Sunteți pe pagina 1din 10

INFORME PREVIO N1 1. Calcular el punto Q de cada transistor en el A. D.

Ilustracin 1

Para calcular el punto de trabajo (Q), debemos trabajar con la componente DC. Sea el circuito equivalente en DC:

Ilustracin 2

Del circuito de la fuente de corriente:

De la ilustracin 2 obtenemos:

( (

) )

Para el transistor de la fuente de corriente:

2. Muestre el circuito para seal y calcule de las formulas dadas en clase la Avmd y Avmc. ANALISIS EN AC: Obtendremos las expresiones de las ganancias e impedancias en modo diferencial y en modo comn para pequea seal. Utilizaremos el modelo de parmetros hbridos simplificado. El circuito equivalente es el mostrado en la ilustracin 3. Debido a que Io es una fuente de corriente continua, para seal la hacemos cero y lo que queda es su impedancia para AC. En dicho esquema Z es la impedancia en AC que ofrece la fuente de corriente.

Ilustracin 3

Para simplificar el circuito utilizamos las tcnicas de transformacin de fuentes del anlisis de la teora de circuitos, con lo que resulta el esquema de la ilustracin 4:

Ilustracin 4

Podemos aplicar ahora reflexin de impedancias: Hacia el lado izquierdo vemos las corrientes ib1 y (hfe ib1) y podemos reflejar un circuito con hie y otro con la fuente (hfe ib), como se muestra en la ilustracin 5:

Ilustracin 5

En la ilustracin 5 vemos que el circuito inferior no nos aporta informacin adicional y podemos prescindir de el, quedndonos solo con los esquemas de la parte superior, como se muestra en la ilustracin 6:

Ilustracin 6

Hacia el lado derecho de la ilustracin 6 vemos las corrientes nuevamente un circuito hacia la resistencia muestra en la ilustracin 7. (

y podemos reflejar , como se

) y otro con la fuente

Ilustracin 7

En esta figura ya hemos despreciado el circuito que se refleja con la fuente de corriente porque no nos da informacin adicional. A continuacin, vemos que todas las resistencias estn multiplicadas por (1+hfe) y las corrientes divididas por (1+hfe). Al multiplicar las corrientes por las resistencias, el factor (1+hfe) desaparece del producto y podemos simplificar ms el circuito multiplicando las corrientes por (1+hfe) y dividiendo las resistencias por (1+hfe). Eliminados estos factores, podemos llegar al esquema de la ilustracin 8:

Ilustracin 8

Adicionalmente, se han representado las seales de entrada (V1 y V2) mediante el modo comn (Vc) y el modo diferencial (Vd). Como el modelo es lineal, podemos aplicar superposicin y hallaremos la ganancia en modo diferencial haciendo cero la seal en modo comn (Vc = 0); luego hallaremos la ganancia en modo comn haciendo cero la seal en modo diferencial (Vd = 0). GANANCIA EN MODO DIFERENCIAL: Aplicando superposicin, se hace cero el modo comn (Vc = 0) y, debido a la simetra, la tensin Ve es cero y este nudo se comporta como tierra virtual (porque su voltaje es cero sin estar conectado a tierra). Para el modo diferencial:

1) A continuacin:

Luego:

Ad1 es la ganancia en modo diferencial cuando tomamos la salida desbalanceada en el colector de Q1. Aqu la salida esta desfasada 180 respecto al modo diferencial. 2) Si tomamos la salida desbalanceada en el colector de Q2:

Luego:

Aqu vemos que la salida esta en fase con el modo diferencial y Ad2 es la ganancia en modo diferencial cuando tomamos la salida desbalanceada en el colector de Q2. 3) Si tomamos la salida balanceada entre los colectores de Q1 y Q2:

Luego:

Aqu vemos que la salida es el doble que en los casos anteriores y Ad12 es la ganancia en modo diferencial cuando tomamos la salida balanceada entre los colectores de Q1 y Q2.

IMPEDANCIA DE ENTRADA EN MODO DIFERENCIAL: En el circuito de entrada vemos que para el modo diferencial: ( Id = corrriente que entrega la fuente Vd GANANCIA EN MODO COMUN: Aplicando superposicin, se hace cero el modo diferencial (Vd = 0) y vemos que en este caso la tensin Ve no es cero (para el modo comn no es tierra virtual) Para el modo comn: ( ( 1) Si tomamos la salida desbalanceada en el colector de Q1: ( Luego: ( ) ) ) ) )

Ac1 es la ganancia en modo comn cuando tomamos la salida desbalanceada en el colector de Q1. Vemos que depende inversamente de la impedancia en AC de la fuente de corriente. Si esta impedancia es muy elevada, podemos minimizar la ganancia en modo comn. 2) Si tomamos la salida desbalanceada en el colector de Q2: ( Luego: )

Aqu vemos que la salida es igual en amplitud y signo que en el colector de Q1 e, igualmente, si la impedancia es muy elevada, podemos minimizar la ganancia en modo comn. 3) Si tomamos la salida balanceada entre los colectores de Q1 y Q2:

Luego:

Esto significa que tomando la salida en forma balanceada podemos disminuir mas la ganancia en modo comn (idealmente se hace cero). IMPEDANCIA DE ENTRADA EN MODO COMUN: En el circuito de entrada vemos que para el modo comn: [ ( ) ]

Vemos que si deseamos tener una alta impedancia de entrada en modo comn Rb debe ser elevado o no debemos colocar esta resistencia. 3. Explicar por que cuando vi(t) > 100 mV distorsiona. Al obtener la expresin:

Utilizando Matlab para algunos casos obtenemos: Syms x ezplot('(1*sinh(1000*x/26))/(1+cosh(1000*x/26))')

(sinh(1000 x/26))/(1+cosh(1000 x/26))

0.5

-0.5

-1

-0.25

-0.2

-0.15

-0.1

-0.05 x

0.05

0.1

0.15

0.2

ezplot('(10*sinh(1000*x/26))/(1+cosh(1000*x/26))')
(10 sinh(1000 x/26))/(1+cosh(1000 x/26))

10

-5

-10

-0.3

-0.2

-0.1 x

0.1

0.2

ezplot('(100*sinh(1000*x/26))/(1+cosh(1000*x/26))')
(100 sinh(1000 x/26))/(1+cosh(1000 x/26))

100

50

-50

-100

-0.3

-0.2

-0.1 x

0.1

0.2

0.3

ezplot('(1000*sinh(1000*x/26))/(1+cosh(1000*x/26))')
(1000 sinh(1000 x/26))/(1+cosh(1000 x/26))

1000

500

-500

-1000

-0.4

-0.3

-0.2

-0.1 x

0.1

0.2

0.3

10

S-ar putea să vă placă și