Laborator 6

S-ar putea să vă placă și

Descărcați ca doc, pdf sau txt
Descărcați ca doc, pdf sau txt
Sunteți pe pagina 1din 2

Circuite 21

Numerice

SERII DE CIRCUITE INTEGRATE TTL 1. SCOPUL LUCRRII Lucrarea prezent face analiza comparativ a diferitelor serii de circuite integrate TTL, prin prezentarea porii fundamentale realizate n tehnologia respectiv. Sunt prezentate caracteristicile constructiv-funcionale i principalii parametri statici i dinamici ai fiecrei serii. 2. CONSIDERAII TEORETICE 2.1 SERIA TTL RAPID
R1 2,8K R2 760 Q5 A B D1 D2 R3 470 R5 4K Q1 Q4 Q2 Q3 Ue y=AB VCC R4 58

Seria TTL rapid (high speed TTL) constituie o variant a seriei normale, la care sau efectuat modificri pentru obinerea unor timpi de propagare mai mici, lucru realizat n detrimentul puterii consumate. Astfel timpii de propagare tipici pentru seria rapid sunt: t pLH = 5,9ns, tpHL = 6,2ns, iar timpul mediu de propagare tp = 6ns, deci prevede o mbuntire cu peste 40% fa de seria normal. n schimb puterea consumat este dubl fa de cea corespunztoare seriei normale, i anume PC =

Fig.3.1 22mW.

Ca structur, poarta fundamental TTL din seria rapid (figura 3.1) este foarte apropiat de cea din seria normal, evideniindu-se cateva modificri. Toate rezistenele din schema porii TTL rapid au valori mai mici, pentru ca ncrcarea i descrcarea capacitilor interne s se fac mai rapid, pentru a se micora timpii de propagare. Aceste aciuni se desfoar ns prin generarea unor cureni mai mari, ceea ce duce la creterea puterii consumate. Poarta rapid nu conine dioda de deplasare de nivel de la ieire, n schimb n partea superioar a invertorului complex de la ieire se folosete un tranzistor compus (montaj Darlington, format din tranzistorul de comand Q5 i tranzistorul Q4) care nu permite intrarea n saturaie a lui Q 4, reducnd astfel

22 3 timpul de deblocare al acestui tranzistor. 2.2 SERIA TTL DE PUTERE REDUS


R1 40K R2 20K R4 500 Q3 A B D1 D2 R3 12K Q1 Q2 D Ue Q4 y=AB VCC

Lucrarea

Seria TTL de putere redus (low power TTL) este destinat aplicaiilor care impun o putere consumat mic. Puterea medie disipat a acestei serii scade la PC = 1mW. Scderea puterii disipate s-a fcut prin mrirea valorilor rezistenelor din schem, ce a dus la micorarea valorilor curenilor de ncrcaredescrcare. n schimb s-au micorat performanele dinamice, valorile timpilor de propagare crescnd. Astfel seria prezint urmtoarele valori tipice pentru timpii de propagare: t pLH = 35ns, t pHL = 31ns, t p =33ns.

Fig.3.3

Constructiv, schema porii fundamentale TTL seria de putere redus (figura 3.2) este identic cu a porii TTL standard. Valorile rezistenelor sunt mrite ns n medie cu un ordin de mrime. 3. MERSUL LUCRRII 3.1. Folosind montajele de la lucrarea referitoare la poarta TTL standard, prin nlocuirea circuitelor TTL standard cu pori aferente fiecrei serii studiate, s se repete paii prezentai la lucrarea respectiv. S se raporteze rezultatele simulate la considerentele teoretice din lucrare. 4. CONINUTUL REFERATULUI 4.1. 4.2. 4.3. 4.4. Prezentarea sumar a caracteristicilor seriilor de circuite TTL studiate. Schemele circuitelor, tabelele cu valorile calculate i graficele reprezentnd caracteristicile ridicate. Graficele obinute n analiza comportrii dinamice a seriilor de circuite TTL. Observaii asupra naturii diferenelor dintre valorile teoretice calculate i rezultatele simulate.

S-ar putea să vă placă și