Sunteți pe pagina 1din 6

FACULTAD DE INGENIERA ELECTRONICA

LABORATORIO DE ELECTRONICA III

INFORME FINAL: N 2. TEMA:


UNILATERALIZACION DE UN CIRCUITO A ALTAS FRECUENCIAS. ING. CARLOS MEDINA RAMOS

DOCENTE:

SECCION: O. ALUMNO:
HURTADO CORDOVA YERSEL BRAY RIVERA UNOCC SERGIO GUTIERREZ TANTARUNA ESAU INGARUCA PUENE MARLON 20081001G 20082556B 20051033H 20072535B

PROCEDIMIENTO: En el informe previo se concluyo que aadir el capacitor Cn, hara que los parmetros de entrada y salida del circuito sean unilaterales, es decir que sean independientes, justamente realizaremos este procedimiento probando con distintos valores de Cn, y verificar lo expuesto en el informe previo. Armamos el circuito:

Una vez armado el circuito procedemos a configurar el voltaje DC y el capacitor, luego tomamos mediciones. Para:

Obtenemos las siguientes frecuencias de corte y la frecuencia central:

Hallamos el factor de calidad con estos datos:

Su seal de salida:

Para:

Obtenemos las siguientes frecuencias de corte y la frecuencia central:

Hallamos el factor de calidad con estos datos:

Su seal de salida:

Para:

Obtenemos las siguientes frecuencias de corte y la frecuencia central:

Hallamos el factor de calidad con estos datos:

Su seal de salida:

Para:

Obtenemos las siguientes frecuencias de corte y la frecuencia central:

Hallamos el factor de calidad con estos datos:

Su seal de salida:

Ahora agruparemos estos datos en una tabla:

-Para el primer caso, vemos que la frecuencia central no es equidistante de las frecuencias de corte, esto se debe justamente a la bilateralidad del circuito, pues se le aadi un el cual es muy grande debido a que debe estar alrededor de los 5pF, ilustramos esto grficamente:

Estamos en el caso del capacitor , ya que nuestro capacitor al ser muy grande, no solo anulara a , sino que adems dejara un nuevo , que tendr efectos capacitivos y para anularlo se requerirn efectos inductivos. -Para el segundo caso aumentamos el voltaje DC, y reducimos el capacitor , esto hace que la frecuencia central sea ms simtrica, a su vez el hecho de aumentar el voltaje DC permite que la red sea ms selectiva aumentando el factor de calidad. -Para el tercer caso, reducimos aun ms el capacitor a , lo que mantiene la mejora que ocurri en el segundo caso, aunque en este caso hay mayor factor de calidad, -Para el cuarto caso se reduce el voltaje DC a , y la capacitancia aumenta a

, se observa que la frecuencia central es simtrica, pero el factor de calidad disminuyo bastante debido a la reduccin del voltaje DC. CONCLUSIONES Y OBSERVACIONES: 1) Para bajas frecuencias, el trmino se desprecia, pero a frecuencias altas, este trmino hace que nuestra red sea asimtrica y menos selectiva, por lo que no debe ser despreciada. 2) Al eliminar , nuestra red se vuelve mas selectiva, es decir mejora el factor de calidad, a la vez que la frecuencia de resonancia aumenta en valor. 3) Se utiliza un capacitor para anular el efecto de , este capacitor debe tener un valor aproximado de , de lo contrario si es muy pequeo o mas grande, el circuito seguir siendo bilateral, empeorando incluso su factor de calidad. 4) El aumento del voltaje DC, aumenta nuestro factor de calidad, haciendo nuestra red ms selectiva, la disminucin del voltaje DC, por el contrario disminuye el factor de calidad. 5) En altas frecuencias, al armar tu circuito en el protoboard, es mejor en desorden de los cables, ya que reduce el efecto de las capacidades parasitas.

S-ar putea să vă placă și