Sunteți pe pagina 1din 3

Universidad Autnoma de Occidente Santiago Ortiz 2106491 Diseo Lgico 1 Salida con colector abierto

Estas salidas estn constituidas por el colector abierto de su ultimo transistor, al que le falta su resistencia que lo conecta con la alimentacin gracias a esto sin esa resistencia este no puede dar un valor lgico alto. sta salida es capaz de dar un 0 lgico, debido a que internamente el transistor si est conectado para este caso logrando saturarse, pero no es capaz de colocar los 5 voltios requeridos para el 1 lgico. Cuando se requiere dar un 1 lgico, el transistor est en corte y la salida est en alta impedancia (si no se tiene la resistencia) sin obtener de ninguna forma el 1 lgico. Si se necesita que esta salida de un 1 lgico, es obligatorio conectar una resistencia externa entre el colector y alimentacin, este tipo de resistencias se le denominan pull-up, que lo que hacen es lograr que el transistor llegue a corte y entregue el voltaje necesario, para el clculo de esta resistencia se tiene que tener en cuenta las corrientes soportadas por la compuerta porque si no se tienen en cuenta puede quemarse.

Las salidas colector abierto suelen utilizarse cuando se desea generar niveles lgicos de 1 a una tensin diferente de la alimentacin de la puerta la cual se establece con el voltaje de la resistencia pull-up o tambin se usan en la lgica cableada.

Circuito con resistencia pull-up

Buffer tristado

En electrnica digital, la lgica triestado permite puertos de salida con valor 0,1 Hi-Z (High Impedance).Es este ltimo estado el que proporciona los buffer triestado. El estado Hi-Z pone la salida en alta impedancia, haciendo que el pin ya no tenga relevancia en el circuito. Normalmente, la intencin de este estado es permitir a varios circuitos compartir el mismo bus o lnea de salida. O tambin, permitir a un dispositivo monitorizar seales sin afectar a la seal Un buffer triestado se disea normalmente de modo que el retardo de habilitacin de salida (de Hi-Z a Alto o Bajo) sea un poco ms largo que el retardo de deshabilitacin de salida (de Alto o Bajo a Hi-Z). As, si un circuito de control activa la entrada de habilitacin de salida de un dispositivo al mismo tiempo que desactiva la entrada de habilitacin de un segundo dispositivo, al tener un retardo de deshabilitacin de salida ms corto se puede asegurar que antes de que el primer dispositivo ponga un nivel Alto o Bajo en el bus, el segundo dispositivo se encontrar en estado de alta impedancia. Los dispositivos de tres estados tienen una entrada de control, que en el Circuito integrado es la (Output Enable); que significa habilitacin de salida. Cuando esta entrada se encuentra en estado 1, la salida queda en estado flotante (z); para que la puerta funcione normalmente es preciso que la entrada de habilitacin (Output Enable) est en 0.

Configuracin interna de una compuerta triestado

Bibliografia:

http://www.elektropage.com/default.asp?tid=90<Visitado 12 de Agosto de 2013> http://materias.fi.uba.ar/6609/docs/Apunte_Familias1_1.pdf<Visitado 12 de Agosto de 2013> Hermosa Donate, Antonio, Electrnica Digital Fundamental: Curso Profesional TeoraPrctica:http://books.google.com.co/books?id=zJ6_RRNOOSgC&pg=PA47 &dq=salida+de+3+estados&hl=es&sa=X&ei=8lAMUpi7Kurj2wW7xoGQAw& ved=0CD8Q6AEwAw#v=onepage&q=salida%20de%203%20estados&f=fals e <Visitado 12 de Agosto de 2013> http://www.cs.umd.edu/class/sum2003/cmsc311/Notes/CompOrg/tristate.ht ml <Visitado 12 de Agosto de 2013>

S-ar putea să vă placă și