Documente Academic
Documente Profesional
Documente Cultură
INDICE: DIA 1
ASPECTOS GENERALES DEL REL SEL-487B ALGEBRA DE BOOLE Concepto Bsico Simulador de logicas Sintaxis en relevadores SEL PROBLEMA 1 (Simulacin de lgicas) El sincronismo en int. Medio ENTABLAR COMUNICACIN CON EL RELE Comandos bsicos (Video-Tutorial) RBOL DE PROGRAMACIN (PORT, GLOBAL, PROTECTION LOGIC, OUTPUT y FRONT PANEL) (Video-Tutorial) PROBLEMA 2 Simule este circuito a lgica SEL Simule los elementos del esquema RBOL DE PROGRAMACION (ALIAS, CT and PT ratios, BREAKERS, Disconnet Input and Timers) (Video-Tutorial) MIRRORED BITS Ejercicio 1 (enviar un bit de comunicacin)
INDICE: DIA 2
PROBLEMA 3 (Comunique las posiciones de cuchillas entre rels por Mirrored Bits) PROBLEMA 4 (Encender y apagar un LED con un solo botn) CUCHILLAS Ejercicio 2 (Observacin de comportamiento de cuchillas, e inyeccin de corrientes, voltajes y su medicin) GOOSE Conceptos bsicos de GOOSE (Video-Tutorial) Ejercicio 3 (Encender un LED entre cajas, Envi de posicin de cuchillas) Analizador de tramas de Goose CONCEPTOS BASICOS DE MATEMATICA Concepto concreto del Logaritmo Concepto geomtrico de la raz cuadrada Numero PI y su concepto geomtrico Ecuaciones de dos incgnitas Velocidad Angular Frecuencia y Periodo
INDICE: DIA 3
LA FUNCION 87B Concepto bsico Relacin de transformacin y TAP Ejercicio 4 (Calcule el Tap para 2 corrientes) Proteccin en la 487B Proteccin Diferencial Ejercicio 5 (Calcule fallas para la pendiente 1) Proteccin Direccional Fault Detection Falla interna y falla externa Elemento sensitivo diferencial Deteccin de TC abierto Zone Supervision Logic Trip Logic SELECCIN DE ZONA ARBOL DE PROGRAMACION (Differential and Directional Elements, Coupler Security Logic, Terminal Out of service, Trip Logic, Terminal Bus-Zone connections, Bus to Bus zone connections, Zone supervision, Zone open CT detector, Current Normalization factors ) (Video-Tutorial) CASO 1 (Barra simple 9 alimentadores)
INDICE: DIA 4 Y 5
LA OSCILOGRAFIA Funcin Event y History la oscilografia en SEL (Video-Tutorial) Movimiento armnico simple Ejercicio 6 (generar y analizar evento) Ejemplo de falla real de oscilografia CONTINUACIN AL CASO 1 CASO 2(Barra principal y barra de transferencia) PROBLEMA 5 (Desarrolle el esquema de proteccin y configuracin para un arreglo de barras de interruptor medio) CASO 3 (Doble barra y barra de transferencia, 9 alimentadores)
SEL-487B
Introduccin
Proteccin de barra y falla de interruptor
Proteccin, Automatizacin y Control
Caractersticas (1)
Proteccin integrada de barra y falla de interruptor Aplicaciones con uno o tres relevadores Proteccin rpida y confiable de barra Seleccin de zona avanzada para aplicaciones de mltiples barras
Caractersticas (2)
Proteccin de sobrecorriente de respaldo Supervisin de voltaje de fases, secuencia cero y secuencia negativa Sincronizacin de tiempo Anlisis simultneo de mltiples eventos
Caractersticas (3)
DTD con comunicaciones por MIRRORED BITS Registrador secuencial de eventos SER de alta resolucin Alias para cantidades analgicas y datos digitales
Zone 1
52
Zone 2
52
400/5
52
800/5
52
3000/5
52
4000/5
FDR_1
FDR_2
FDR_3
FDR_4
52
52
FDR_1
FDR_18
SEL-487B
Interfaces de comunicacin
EIA-232
PORT1, PORT2, PORT3, and PORT F
Velocidad
Operacin subciclo
DE1
External Fault
CON1
ALGEBRA DE BOOLE
Simulador de Logicas
Abra el archivo: Curso 1.Circ
PROBLEMA 1
El sincronismo en el arreglo de interruptor medio
El esquema posee 4 Tps, un rel dedicado al sincronismo para el Int. 93930, as como tambin censa las posiciones de los Ints. 98310 y 92010 as como las posiciones de cuchillas de Trafo y Lnea, El problema consiste en que dependiendo de los elementos cerrados o abiertos (Int. 98310, 92010 y Cuchillas de trafo y lnea), el rel de sincronismo debe de escoger que par de TPs utilizara para sincronizar el Int. 93930, existen muchas combinaciones de cierres y aperturas, determine la cantidad de posibilidades Y la cantidad de soluciones, as como una lgica final que convine todas las posibilidades
COMANDOS BASICOS
Abra el archivo: Comandos bsicos SEL.htm
RBOL DE PROGRAMACION
GLOBAL, PORT, FRONT PANEL, OUTPUT, PROTECTION LOGIC Abra el archivo: rbol de programacin SEL-487B 1.htm
PROBLEMA 2
Simulacin en lgica SEL
Simule los estados de cuchillas e interruptor en la plantilla de lgicas (Protection logic) SEL del siguiente esquema, a si mismo asigne los nombres faltantes de las cuchillas, los interruptores deben ser controlados por botones y las cuchillas por RBs
RBOL DE PROGRAMACIN
ALIAS, CT and PT ratios, BREAKERS, Disconnet Input and Timers Abra el archivo: rbol de programacin SEL-487B 2.htm
MIRRORED BITS
Abra el archivo: Curso bsico MB
PROBLEMA 3
Comunique las posiciones de cuchillas entre rels
PROBLEMA 4
Encienda y apague un LED del rel con solo un Botn
CUCHILLAS
Ejercicio 2
Valide el comportamiento de los estados de cuchilla segn la siguiente lgica
Ejercicio 2
Valide el comportamiento de los estados de interruptor segn la siguiente lgica
MENSAJES GOOSE
Abra el archivo: Goose basico.htm
Ejercicio 3
Repita el problema 3, pero ahora con Mensajes Goose y analice la trama
LA FUNCIN 87B
CONCEPTO BASICO
Ejercicio 4
Calcule Tap para dos elementos RTC1 : 200 RTC2: 120 Inom: 5Amp
te n ie d n e P
I PU Region de restriccin I RT
Ejercicio 5
Calcule Una falla en la pendiente 1, con los siguientes Datos RTC1 : 200 RTC2: 120 SLP1: 25% 0870: 1pu Inom: 5Amp I1: 5 Amp < 0 I2: 15 Amp < 0
PROTECCION DIRECCIONAL
The relay acquires the terminals within each specific protection zone from the zone selection logic. The relay determines the terminals with phase current greater than the 50DSP threshold and selects one of the currents greater than the 50DSP threshold as a reference. The relay establishes fault direction by comparing the direction of current at the reference terminal to that at the remaining terminals in the zone with phase current greater than the 50DSP threshold. Referring to Figure 1.6, consider the case of four terminals in Zone 1, with inputs labeled I01CF, I02CF, I03CF, and I04CF. Further assume that the current magnitude in terminal I04CF is below the 50DSP threshold.
FAULT DETECTION
FALLA EXTERNA
In general, operating and restraint currents increase simultaneously for internal faults; for external faults, only the restraint current increases if there is no CT saturation. By comparing the change in operating current (IOP1R) to the change in restraint current (IRT1R), the relay detects external fault conditions. Because CTs can saturate during external faults, the relay asserts the external fault condition (Relay Word bit CON1) for 60 cycles after detecting an external fault. Figure 1.9 shows the logic for detecting external fault conditions. Asserting CON1 for 60 cycles can slow relay operation for evolving faults (where the fault starts as an external fault and then develops into an internal fault). To prevent delayed tripping, CON1 resets when either the directional element (DE1F) detects an evolving fault or the internal fault detection logic (IFAULT1) confirms an internal fault condition.
Pendiente adaptiva para mayor seguridad en fallas externas. Dicha pendiente se switchea cuando se detecta una falla externa con el bit CON1
FALLA INTERNA
The consecutive measurement fault detection logic declares an internal fault when differential current still exists on a consecutive measurement one-half cycle after the instantaneous differential element asserted. When this logic detects an internal fault, the IFAULT1 Relay Word bit asserts. If surge (lightning) arrestors are installed on busbars, a path to ground exists when these devices conduct, resulting in operating current in the differential elements. The fast fault detection logic qualifies the operating current with a time delay to differentiate between operating current resulting from surge arrestor conduction and operating current because of internal faults. If the fast fault detection logic detects an internal fault, Relay Word bit GFAULT1 asserts.
DETECCION DE TC ABIERTO
The AND gate output asserts when the following conditions are true: IOPnR is a positive value (greater than or equal to 0.05 pu) IRTnR is a negative value (less than 0.05 pu) The sum of IOPnR and IRTnR is very small (less than 0.05 pu) The filtered operating
RSTOCTn asserts when any of the following conditions are true: IOPn is less than 90 percent of group setting S87P IOPn is less than 0.05
TRIP LOGIC
SELECCIN DE ZONA
RBOL DE PROGRAMACIN
(Differential and Directional Elements, Coupler Security Logic, Terminal Out of service, Trip Logic, Terminal Bus-Zone connections, Bus to Bus zone connections, Zone supervision, Zone open CT detector, Current Normalization factors ) Abra el archivo: Curso de programacion SEL-487B 3.htm
CASO 1
Barra simple 9 alimentadores Abra el archivo: Caso 1.doc
LA OSCILOGRAFIA
Abra el archivo: Oscilografia SEL.htm
Ejercicio 6
Genere un evento y analice la oscilografia
Ejemplo
CASO 2
Abra archivo: Caso 2.doc
PROBLEMA 5
(Desarrolle el esquema de proteccin y configuracin para un arreglo de barras de interruptor medio)
Programe el arreglo de barras como se muestra en la fig., en las cajas SEL-487B, utilice todos los elementos aprendidos hasta ahora
CASO 3
(Doble barra y barra de transferencia, 9 alimentadores) Abra el archivo: Caso 3.doc