Sunteți pe pagina 1din 98

UNIVERSIDAD DE PUERTO RICO RECINTO UNIVERSITARIO DE MAYAGUEZ

LABORATORIODEELECTRONICAII

INEL 4512 MANUAL DE EXPERIMENTOS

Revisado por: Jos J. De Jess Lpez Supervisado por: Rogelio Palomera

UNIVERSIDAD DE PUERTO RICO RECINTO UNIVERSITARIO DE MAYAGUEZ

Introduccin
Este manual de Laboratorio ha sido escrito para estudiantes del curso de Electrnica II, enfatizando principalmente en el anlisis de circuitos basados en transistores, aplicaciones y diseo. Este est compuesto por 10 experimentos los cuales estn distribuidos en forma tal que el estudiante aproveche y refuerce eficazmente los experimentos realizados. Los estudiantes al finalizar este curso debern estar en capacidad de: 1. Conocer y ser capaz de usar eficazmente circuitos basados en transistores. 2. Poder corroborar experimentalmente lo que se mide en la practica con respecto a los resultados tericos. 3. Entender que los modelos son aproximaciones para una situacin fsica, por lo que deben ser adaptados y modificados siempre que sea necesario, para hacer que se cumpla segn lo especificado y la realidad. 4. Poder disear circuitos digitales sencillos siguiendo un grupo de especificaciones proporcionados.

Programacin del curso


Seman a
01 02 03 04 05 06 07 08 09 10 11 12 13 16

Actividad

Titulo de experimento

-Experimento 01 Experimento 02 Experimento 03 Experimento 04 Experimento 05

Presentacin del Curso Ancho de banda de un Emisor Comn


Amplificadores realimentados Diseo de osciladores Amplificadores Operacionales y sus aplicaciones Osciladores No lineales con Amplificadores operacionales

Examen parcial
Experimento 06 Experimento 07 Experimento 08 Experimento 09 Experimento 10 Experimento 11 Examen Final (Entrega de proyecto)

Amplificadores tipo Norton Diseo de filtros activos Amplificadores de potencia Otros ejemplos de circuitos integrados I Otros ejemplos de circuitos integrados II
Conversin de datos A/D y D/A

Equipo Por Cada Experimento


Experimento/Equipamiento Osciloscopio Fuente de Voltaje Dual Generador de funciones Multmetro Digital Board 1 x x x x x 2 x x x x x 3 x x x x 4 x x x x 5 x x x x x 6 x x x x 7 x x x x 8 x x x x x 9 x x x x 10 x x x x 11 x x x

Dispositivos requeridos
Dispositivos Semiconductores Circuitos Integrados Resistencias Valores 2N3904, 2N3906, 1N914, Led. LM741, LM3900, LM555, CD4016 47, 100, 150, 180, 330, 870, 1K, 2k, 2.7k, 3.3k, 3.9k, 4.7k, 6.8k, 8k, 8.43k, 10k, 15k, 22k, 27k, 30k, 47k, 100k, 220k, 1M, 2M. 10 K, 100 K. 0.15nF, 1nF, 2.2nF, 3.3nF, 10nF, 22nF, 10F, 1F, 2.2F, 4.7F, 10F, 15F, 47F.

Potencimetros Capacitores

Contenido
Introduccin Programa del curso Equipos por cada experimento Dispositivos Requeridos Experimento 1: Ancho de banda de un Emisor Comn Experimento 2: Amplificadores realimentados Experimento 3: Diseo de osciladores Experimento 4: Amplificadores Operacionales y sus aplicaciones Experimento 5: Osciladores No lineales con Amplificadores operacionales Experimento 6: Amplificadores tipo Norton Experimento 7: Diseo de filtros activos Experimento 8: Amplificadores de potencia Experimento 9: Otros ejemplos de circuitos integrados I Experimento 10: Otros ejemplos de circuitos integrados II Experimento 11: Conversin de datos A/D y D

EXPERIMENTO 01 Ancho de Banda de un Emisor Comn Objetivos 1. Utilizar circuitos RC como modelos para representar la respuesta de frecuencia de un amplificador y graficar experimentalmente dicha respuesta. 2. Entender cmo los condensadores externos al transistor afectan la frecuencia de corte inferior de un amplificador y cmo las capacitancias internas del transistor afectan la frecuencia de corte superior. Equipos Fuente de poder variable Generador de seal Osciloscopio Multmetro Breadboard Dispositivos Resistencias 10 K 4.7 K 150 2.7 K 3.9 K (2) Fundamento Terico La respuesta de un amplificador a una seal dada depende en realidad de la frecuencia que esa seal tenga; esto puede tener un efecto pronunciado sobre el rango de utilidad de una red sencilla o de multietapas. Tpicamente, la respuesta en frecuencia de un amplificador tiene la forma ilustrada en la figura 1-1. Se distinguen tres intervalos de frecuencia, segn se muestra en la figura: frecuencia baja, frecuencia media y frecuencia alta. En frecuencias medias, los capacitores de un ampl. A frecuencias bajas los capacitores de acoplamiento y de emisor ya no pueden aproximarse por un corto circuito, debido al incremento en la reactancia de estos elementos. Capacitores 1 F (3) 10 F (3) 1 nF 0.15 nF Transistor Q2N3904

Figura 1-1. Respuesta de frecuencia de un amplificador Para determinar la frecuencia de corte baja, debida normalmente a las reactancia de los capacitores de acoplamiento o de desvo Cc, Cs y CE, se realiza una analoga con una red de primer orden como la que se muestra en la figura 1-2, y cuya respuesta en frecuencia se tiene en la figura 1-3. Para esta red, la frecuencia en la que deceae la ganancia por un factor de 0.707 es 1/RC rad/s.

Figura 1-2

Figura 1-3 Por analoga con el circuito de la figura 1-2, y suponiendo que las constantes de tiempo estn suficientemente separadas, para determinar la frecuencia baja de corte para el sistema se procede de la manera siguiente:

Se apaga la seal y se cortocircuitan todos los capacitores de acoplamiento o de desvo, excepto uno de ellos. Para el capacitor que no se cortocircuit, se obtiene la resistencia equivalente vista por el capacitor; Se calcula la constante de tiempo RC, y su inversa w=1/RC Se repite el procedimiento para cada uno de los capacitores de acoplamiento y desvo. Si w1, w2,..wn son las frecuencias calculadas, entonces la frecuencia baja fL satisface max(w1, w2, ..wn)/2 < fL < (w1+w2+...wn)/2 .

En el extremo de alta frecuencia hay dos factores que definen el punto de 3 dB; la capacitancias pequeas de la red (parsitas del transistor o introducidas por el diseador) y la dependencia con la frecuencia de h fe ( ). Para determinar la frecuencia de corte superior es necesario el valor practico de f T del transistor. Esta es la frecuencia en donde la ganancia en corriente de un amplificador emisor comn en corto circuito es unitaria. Por lo general esta frecuencia est en el orden de los MHz. Una forma aproximada de calcularla es interpretndola como el producto de la ganancia por el ancho de banda. f T = h fe + f B donde h fe es la ganancia en corriente y f B es el ancho de banda. Pre-Laboratorio 1. Realizar las simulaciones en PSPICE de los circuitos a realizarse y encuentre la frecuencia de corte para cada uno de los condensadores. 2. Calcular la frecuencia de corte de cada uno de los condensadores. Procedimiento 1. Conecte los condensadores externos que determinan la frecuencia de corte superior, como se muestra en la figura 1-2. Utilice una seal de entrada que no cause distorsin en la banda media de frecuencia.

Figura 1-4 2. Determine la frecuencia de corte superior (fH) y la frecuencia de corte inferior (fL) para los valores de las capacitancias que aparecen en la siguiente tabla. C1, C2 (uF) C4, C5 (nF) CE (uF) 10, 10 1, 1 10 10, 10 0.15, 0.15 10 1, 1 1, 1 10 1, 1 0.15, 0.15 1 3. Para trazar las curvas de respuesta de frecuencia para cada caso, vare la frecuencia de la seal de entrada desde 1 KHz hasta una decada despus de la frecuencia de corte superior para cada caso. Establezca un intervalo apropiado para tomar una buena cantidad de valores sin tardar mucho tiempo. 4. Debe observar que a partir de cierta frecuencia la ganancia aumenta y/o disminuye hasta alcanzar un nivel constante. Recuerde que el cambio no es abrupto, por lo que debe tomar valores ms cerca entre s en esta rea para poder determinar con ms exactitud la(s) frecuencia(s) de corte. Referencias 1. Floyd, Thomas L. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 2. MALIK. Electronic Circuits, Prentice Hall. 1995. 3. Gray, Paul & Meyer, Robert. Analysis and Design of Analog Integrated Circuits. Second Edition. Wiley & Sons. 1997. 4. Robert Boylestad and Louis Nashelsky, Electronica Teora de Circuitos. Quinta edicin. Prentice Hall.

10

EXPERIMENTO 01 Ancho De Banda De Un Emisor Comn Hoja de reporte

Nombre:___________________ Seccin:___________________

ID:________________________ Instructor:__________________

1. - Punto de operacin del amplificador. VCE =____________ IC = _____________ IB =__________________

1.1 Datos del amplificador en AC. Vin: ______________ Av. : ______________ Vout: ______________

1.2 Compare los resultados de los puntos 1.1 y sus clculos tericos.

2. Determine la frecuencia de corte superior (fH) y la frecuencia de corte inferior (fL) para los valores de las capacitancias que aparecen en la tabla: No. 1 2 3 4 C1, C2(F) 10,10 10,10 1.0, 1.0 1.0, 1.0 C4, C5(F) 1.0, 1.0 0.15, 0.15 1.0, 1.0 0.15, 0.15 CE (F) 10 10 10 1.0 fL fH

11

3. Trace la curva de transferencia para cada caso, vare la frecuencia de la seal de entrada desde 1KHz hasta 100 MHz. (1)

(2)

12

(3)

(4)

5. - Explique el efecto de cada condensador en relacin con la frecuencia de corte del amplificador. C1, C2:

13

C4 y C5:

CE:

5. Conclusiones.

14

EXPERIMENTO 02 Amplificadores Realimentados Objetivo 1. Estudiar el efecto que tiene la realimentacin en las caractersticas de un amplificador. Equipos Fuente de poder variable Generador de seal Osciloscopio Multimetro Breadboard Parte A. Realimentacin de Transconductancia Dispositivos Resistencias 10 K 4.7 K 150 2.7 K 3.9 K (2) Capacitores 2.2 F (2) 10 F Transistor Q2N3904

Fundamento Terico El amplificador ideal de transconductancia suministra una corriente de salida proporcional a la tensin de la seal, independientemente de los valores de Rs y RL. Este amplificador debe tener una resistencia de entrada Rf infinita y una resistencia de salida R0 tambin infinita. Un amplificador de transconductancia prctico tiene, en realidad, una gran resistencia de entrada ( Ri >> Rs ) y por tanto debe ser excitado por una fuente de pequea resistencia. Tiene una gran resistencia de salida (R0 >> Ri ) y por tanto excita una carga de pequea resistencia. En este laboratorio se analiza un amplificador de transconductancia con realimentacin de topologa corriente serie, como se muestra en la figura 2-1. Este 15

amplificador con esta topologa tiene una resistencia de entrada Rif = Ri D y una resistencia de salida R0 f = R0 (1 + Gm ) donde D = 1 + A .

Figura 2-1 La corriente de carga en un amplificador de realimentacin de corriente serie es directamente proporcional a la tensin de entrada, y tal corriente depende nicamente de RE y de ningn otro circuito o parmetro del transistor. La impedancia de salida con realimentacin de corriente serie puede determinarse aplicando una seal en la salida con Vs en corto, producindose una corriente I, siendo la relacin de V e I la impedancia de salida. Pre-Laboratorio 1. Calcule el punto de operacin para el circuito mostrado en la figura 2-2. 2. Realice la simulacin en PSPICE del circuito a estudiarse. Procedimiento 1. Construya el circuito de la figura 1-2. Al construirlo procure que CE quede en una posicin accesible para que sea fcil de conectarlo y desconectarlo.

Figura 2-2

16

2. Con CE conectado en paralelo a RE aplique una seal senoidal con una frecuencia de 5 KHz y ajuste la amplitud de la seal para obtener mxima salida sin distorsin. 3. Realice las medidas necesarias para determinar la ganancia de voltaje, corriente, resistencia de entrada y resistencia de salida. 4. Elimine el capacitor CE del circuito. Repita las medidas del paso anterior. Parte B. Realimentacin de Corriente Dispositivos Resistencias 825 1 k 3.3 k 7.5 k 10 k (2) 15 k 100 k (2) Fundamento Terico Un amplificador de corriente ideal se definira como un amplificador con corriente de salida proporcional a la corriente de la seal, siendo el factor de proporcionalidad independiente de Rs y RL. Un amplificador de corriente ideal debera tener una resistencia de entrada Ri nula y una resistencia de salida Ro infinita. En la practica, el amplificador tendr una resistencia de entrada baja y una resistencia de salida alta. Debe excitar una carga de baja resistencia (Ro >> RL), y ser excitado por una fuente de resistencia alta (Ri << Rs). La figura 2-3 representa el circuito equivalente de Norton de un amplificador de corriente. En este se observa que Ai I L / I i , con R L = 0, representa la amplificacin en corto circuito, o ganancia. Capacitores 4.7F 10F 47F Transistor Q2N3904 (2)

17

Figura 2-3 Pre-Laboratorio 1. Realice las simulacin en PSPICE del circuito a estudiarse. Procedimiento 1. Construya el circuito de la figura 2-4.

Figura 2-4 2. Aplique una seal senoidal con una frecuencia de 5 KHz y ajuste la amplitud de la seal para obtener mxima salida sin distorsin. 3. Realice las medidas necesarias para determinar la ganancia de voltaje, corriente, resistencia de entrada y resistencia de salida.

18

Referencias 6. Jacob Millman y Christos C. Halkias. Electrnica Integrada. Sptima edicin1986. Editorial Hispano Europea, S.A. 7. Floyd, Thomas L. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 8. MALIK. Electronic Circuits, Prentice Hall. 1995.

19

EXPERIMENTO 02 Amplificadores Realimentados Hoja de respuesta Nombre:___________________ Seccin:___________________ ID:________________________ Instructor:__________________

Parte A. Realimentacin de Transconductancia 1. Punto de operacin del amplificador. VCE =__________ V, IC =__________ A, IB =___________ A

1.1 Existen diferencias entre los valores medidos y los calculados por usted?. Por qu?. Que sugiere usted al respecto, si estos difieren mucho?.

2. Voltaje de salida mximo sin distorsin.

Vout =_____________ V

2.1 Para el circuito en el punto 2, Existe la realimentacin? Por qu?

20

3. Datos del amplificador incluyendo CE: AV =_____________ AI =______________ 4. Datos del amplificador sin incluir CE: AV =_____________ AI =______________ Zin =____________ Zo =____________ Zin =____________ Zo =____________

4.1 Compare los datos obtenidos en el numeral 3 con los del 4. Explique por qu la diferencia de resultados.

5. Qu parmetros, cuando son alterados, logran que la ganancia estabilizada por la realimentacin se altere: el transistor, los condensadores, las resistencias o las fuentes?

6. Conclusiones.

21

Parte B. Realimentacin de Corriente

1. Datos calculados AV =_____________ AI =______________ 2. Datos medidos AV =_____________ AI =______________ Zin =____________ Zo =____________ Zin =____________ Zo =____________

3. Compare los datos obtenidos en el numeral 1 con los del 2. Explique por qu la diferencia de resultados.

4. Qu parmetros, cuando son alterados, logran que la ganancia estabilizada por la realimentacin se altere: el transistor, los condensadores, las resistencias o las fuentes?

5.

Conclusiones.

22

EXPERIMENTO 03 Diseo de osciladores Objetivo 1. Entender el funcionamiento y diseo de un oscilador de corrimiento de fase con transistores, con puente de Wien, y con un amplificador operacional. Equipos Fuente de poder variable Osciloscopio Multimetro Breadboard Parte A. Oscilador De Corrimiento De Fase Con Transistores Dispositivos Resistencias 10 K (2) 22 K 1 M Fundamento Terico Un circuito oscilador proporciona entonces una seal de salida que vara constantemente. Si la seal de salida vara en forma senoidal, el circuito se denomina oscilador senoidal. Si el voltaje de salida aumenta rpidamente a un nivel de voltaje y despus disminuye rpidamente a otro nivel de voltaje, por lo general, el circuito se conoce como oscilador de pulsos o de onda cuadrada. Si se utiliza un transistor como elemento activo de la etapa del amplificador, la salida de la red realimentada se carga de modo apreciable mediante la resistencia de entrada relativamente baja (hie ) del transistor. Desde luego, podra utilizarse una etapa de entrada de emisor - seguidor seguida por una etapa de amplificador de emisor comn. Sin embargo, si se desea slo una etapa de transistor resulta ms apropiado el empleo de una realimentacin de voltaje en paralelo. En esta conexin, la seal de realimentacin se acopla a travs del resistor de realimentacin R en serie con la resistencia de entrada de la etapa del amplificador Ri . La ecuacin para calcular la frecuencia del oscilador es la siguiente: Capacitores 22 nF (3) Transistor Q2N3904

23

f =

1 2RC

6 + 4(RC / R )

(1)

para que la ganancia de lazo sea mayor que la unidad, hay que satisfacer que la ganancia de corriente del transistor es
h fe > 23 + 29 R R +4 C RC R

(2).

Pre - Laboratorio 3. Realice los clculos necesarios para disear un oscilador de corrimiento de fase de 1 Khz. 4. Realice la simulacin en PSPICE del circuito a estudiarse. Procedimiento 1. Construya el circuito de la figura 3-1.

Figura 3-1 2. Mida la frecuencia de salida del oscilador. 3. Mida el desfase de la seal de entrada con respecto a la seal de salida.

4. Observe en el osciloscopio la seal de salida de los condensadores C1, C2 y C3.

24

Parte B. Oscilador con puente de Wien Dispositivos Resistencias 10 K (3) Capacitores 0.01 F (2) Transistor LM741 Potenciometro 10 K

Fundamento Terico El oscilador de puente de Wein es un circuito practico que utiliza un amp-op y un circuito puente RC, con la frecuencia del oscilador fijada por los componentes R y C. Los resistores R1 y R2, y los capacitores C1 y C2 forman los elementos de ajuste de frecuencia, en tanto que los resistores R f y Ri forman parte del circuito de realimentacin. La salida del amp-op est conectada como la entrada del puente (figura 3-2).

Figura 3-2 Despreciando los efectos de carga de las impedancias de entrada y salida del amp-op, el anlisis del circuito puente produce. Rf Ri y = R1 C 2 + R2 C1

fo =

Rf 1 y =2 2RC Ri

25

De tal modo una relacin de R f con Ri mayor que 2 producir la suficiente ganancia de lazo en el circuito para que oscile a la frecuencia calculada. Pre - Laboratorio 1. Realice los clculos necesarios para disear un oscilador de puente Wein. 2. Realice la simulacin en PSPICE del circuito a estudiarse. Procedimiento 1. Construya el circuito de la figura 3-3.

Figura 3-3 2. Vare el potenciometro hasta que la seal del oscilador aparezca sin distorsin. 3. Mida la frecuencia de salida del oscilador. 4. Observe simultneamente el voltaje de salida y de realimentacin positiva del oscilador.

26

Parte C. Oscilador De Corrimiento De Fase Con Amp-OP. Dispositivos Resistencias 1 K (3) 27 K Capacitores 0.1 F (3) OPAM LM741 Potencimetro 10 K

Fundamento Terico En la figura 3-4a es un oscilador por desplazamiento o corrimiento de fase con tres redes de adelanto de fase en la malla de retroalimentacin. El amplificador opera con 180 de desplazamiento de fase porque la entrada se aplica por la terminal inversora. Como se recuerda, la red de adelanto produce un desplazamiento de fase entre 0 y 90, dependiendo de la frecuencia especifica a la cual el desfasamiento total de las tres redes suma 180 (aproximadamente 60 para cada red). En ese momento el desfasamiento total de la malla es de 360, lo que equivale a 0. La figura 3-4b muestra otra opcin de diseo. En este caso se usan tres redes de atraso de fase. El funcionamiento es similar, ya que el amplificador produce 180 de desfasamiento las tres redes contribuyen con otros 180 para cierta frecuencia especfica.

Figura 3-4: Osciladores de corrimiento de fase Si el amp-op brinda ganancia mayor que 29, resulta una ganancia de lazo mayor que la unidad y el circuito acta como oscilador.

27

La frecuencia de salida del oscilador est determinada por la siguiente ecuacin: f0 = PRE - Laboratorio 1. Realice los clculos necesarios para disear un oscilador de corrimiento de fase con Opam-op. 2. Realice la simulacin en PSPICE del circuito a estudiarse. Procedimiento 1. Construya el circuito de la figura 3-5. 1 2RC 6

Figura 3-5 2. Vare el potenciometro hasta que la seal del oscilador aparezca sin distorsin. 3. Mida la frecuencia de salida del oscilador. 4. Desconecte la fuente de poder y mida la resistencia total (Rf) de realimentacin del oscilador. 28

5. Observe simultneamente el voltaje de salida del oscilador y el voltaje de salida del capacitor C3. Referencias 9. Robert Boylestad and Louis Nashelsky, Electrnica Teora de Circuitos. Quinta edicin. Prentice Hall. 10. Jacob Millman y Christos C. Halkias. Electrnica Integrada. Sptima edicin1986. Editorial Hispano Europea, S.A. 11. Howard M. Berln. Electronic Devices. 5ta. edicin. Prentice Hall, New Jersey 1999.

29

EXPERIMENTO 03 Diseo de Osciladores Hoja de respuesta Nombre:___________________ Seccin:___________________ ID:________________________ Instructor:__________________

Parte A. Oscilador De Corrimiento De Fase Con Transistores

1. Cul es la frecuencia de oscilacin del circuito? Existen diferencias entre los valores medidos y los calculados por usted?

2. Cul es el voltaje de salida del oscilador?

30

3. Grfica de la seal de salida del oscilador.

4. Cul es el desfase entre la seal de entrada con respecto a la seal de salida? Por qu?.

Parte B. Oscilador con puente de Wien 1. Cul es el comportamiento del circuito al variar el potenciometro? Por qu ocurre esto?

2. Cul es la frecuencia de oscilacin del circuito? Existen diferencias entre los valores medidos y los calculados por usted?

3. Grfica de la seal de salida del oscilador.

31

4. En el paso 4, qu fraccin del voltaje de salida encontraste al medir el voltaje de realimentacin positiva?

5. Cul es el voltaje de salida del oscilador?

32

Parte C. Oscilador De Corrimiento De Fase Con Amp-OP. 1. Cul es el comportamiento del circuito al variar el potenciometro? Explique porque ocurre esto.

2. Cul es la frecuencia de oscilacin del circuito? Existen diferencias entre los valores medidos y los calculados por usted?

3. Grfica la seal de salida del oscilador.

4. Cul es el voltaje de salida del oscilador?

33

5. Cul es el valor de la resistencia Rf?

6. Cul es el desfase entre la seal de entrada con respecto a la seal de salida? Por qu?.

34

EXPERIMENTO 04 Amplificador operacional y sus aplicaciones. Objetivos 2. Medir el voltaje de entrada de offset, la corriente de polarizacin de entrada, la corriente de entrada de offset, el CMRR y el Slew Rate de un amplificador operacional. 3. Conocer el funcionamiento de un amplificador integrador y un amplificador logartmico. Equipos Fuente de poder variable Generador de seal Osciloscopio Breadboard Parte A. Medicin de parmetros offset, CMRR y Slew Rate de un amplificador operacional. Dispositivos Resistencias 100 (2) 10 K (2) 100 K (2) 1 M Fundamento Terico Un amplificador operacional ideal est perfectamente equilibrado, o sea que Vo = 0 cuando V1 = V2. Un amplificador operacional real tiene un cierto desequilibrio provocado por la falta de apareamiento de los transistores de entrada. Amplificador operacional LM741

35

Este desapareamiento provoca unas corrientes de polarizacin desiguales a travs de los terminales de entrada, y se requiere una tensin de equilibrio entre dichos terminales para tener tambin equilibrada la salida. Los parmetros offset que pueden encontrarse en los terminales de entrada y de salida son los siguientes: Corriente de polarizacin de entrada. La corriente de polarizacin de entrada es la semi-suma de las corrientes separadas que fluyen por los dos terminales de entrada de un amplificador desequilibrado, tal como se muestra en la figura 4-1a. Corriente offset de entrada. La corriente offset de entrada, I io , es la diferencia entre las corrientes separadas que entran en los terminales de entrada de un amplificador equilibrado. Como indica la figura 4-1a, tenemos I io = I B1 I B 2 cuando Vo = 0. Tensin offset de entrada. Es la tension Vio que debe aplicarse entre los terminales de entrada para equilibrar el amplificador, como se muestra en la figura 4-1a. Tensin offset de salida. Es la diferencia entre las tensiones continuas de los dos terminales de salida (o entre el terminal de salida a tierra para un amplificador con una sola salida) cuando los dos terminales de entrada estan conectados a tierra (figura 4-1b).

Figura 4-1

36

El CMRR es la relacin de rechazo del modo comn. El CMRR se define en la ecuacin siguiente AV ( d ) CMRR = 20 log ACM donde AVd es la ganancia de tensin diferencial, y ACM es la ganancia de tensin de modo comn. Slew Rate (SR): Es la mxima frecuencia en el cual el voltaje de salida puede cambiar sin introducir alguna distorsin a la seal, este es medido en V/s. PRE-Laboratorio 1. Realizar las simulaciones en PSPICE de los circuitos a realizarse. 2. Estudiar las hojas de especificaciones del amplificador operacional LM741C. Procedimiento 1. Construya el circuito que se muestra en la figura 4-2.

Figura 4-2 2. Mida el voltaje de salida, Vos. El voltaje offset de entrada es encontrado por divisin del voltaje de salida entre la ganancia de laso cerrado.

37

3. Construya el circuito que se muestra en la figura 4-3 Figura 4-3 4. Mida el voltaje a travs de las resistencias R1 y R2. Utilice la ley de Ohm para calcular la corriente en cada resistencia. 5. Construya el circuito que se muestra en la figura 4-4.

Figura 4-4 6. Coloque el generador a 1 Vpp a una frecuencia de 1 KHz. Mida el voltaje de salida, Vout (cm). 7. Construya el circuito que se muestra en la figura 4-5.

Figura 4-5

38

8. Aplique un voltaje de 5 Vpp con el generador de seal a una frecuencia de 10 KHz. 9. Mida el voltaje de salida Vout (pp). 10. Mida el t, el tiempo en microsegundos que se toma el voltaje de salida en cambiar desde su valor mnimo a su valor mximo y viceversa. Parte B. Integrador con amp-op. Dispositivos Resistencias 10 K (2) 100 K (1)

Capacitor 0.0022F

Amplificador operacional LM741

Fundamento Terico Cuando la realimentacin del amplificador operacional es un capacitor el circuito resultante es llamado integrador. La expresin de la tensin de salida es proporcional a la integral de la seal de entrada e inversamente proporcional a la constante de tiempo (t =RC), que generalmente se hace igual a la unidad. El circuito equivalente de tierra virtual muestra que una expresin entre los voltajes de entrada y de salida puede deducirse a partir de la corriente I, que fluye de la entrada a la salida. La tierra virtual significa que se puede considerar el voltaje en un punto de union de R y C como la conexin a tierra (puesto que V1 0V ), pero que ninguna corriente circula hacia tierra en ese punto.

39

-Laboratorio o PRE1. R Realizar las simulaciones en PSPICE de los circu s E uitos a realizarse.

Proce edimiento 1. C Construya el circuito que se muestra en la figura 4-6.

40

Figura 4-6

2. Aplique un voltaje de 1 Vpp con el generador de seal a una frecuencia de 10 KHz. 3. Mida el voltaje de salida (Vout). 4. Ajuste el generador a una frecuencia de: 4 KHz y repita el paso anterior. 100 Hz y repita el paso anterior. Parte C. El amplificador logartmico. Dispositivos Resistencias 100 K (2) Capacitor 0.01F Diodo 1N4001 Transistor 2N3904 Amplificador operacional LM741

Fundamento Terico

41

Un rango dinmico es definido como la diferencia entre la ms pequea y la ms grande de las seales de inters. Las seales que poseen un rango dinmico grande pueden presentar un problema para convertirse de A/D y para transmisiones. Para algunas seales, el rango dinmico puede ser comprimido con un amplificador logartmico. En otras palabras, un amplificador logartmico es un amplificador no lineal que convierte un cambio grande en la seal de entrada en un cambio pequeo en la seal de salida. Adems, los amplificadores logartmicos pueden realizar ciertas operaciones aritmticas. El amplificador logartmico explota la caracterstica logartmica de una unin pn. Como el voltaje es incrementado a travs de la unin, la corriente crece exponencialmente. El amplificador logartmico bsico est formado por una unin pn colocada en la realimentacin de un amplificador inversor, causando que el voltaje de salida sea proporcional al logaritmo del voltaje de entrada. La seal de entrada es convertida a una fuente de corriente por la resistencia de entrada y la tierra virtual. El diodo convierte esta corriente en un voltaje pequeo que atraviesa la unin. Como resultado, el rango dinmico de la seal de entrada es comprimido ( y es de polaridad opuesta al de la seal de entrada, ya que este es un amplificador inversor). Pre-Laboratorio 1. Realizar la simulacin en PSPICE. 2. Leer el fundamento terico y revisar las referencias.

42

Procedimiento Construya el circuito que se muestra en la figura 4-7.

Figura 4-7 1. Aplique una seal de +1 V hasta +12V de forma triangular a una frecuencia de 1 KHz. 2. Observe la forma de onda de salida del amplificador. 3. Cambie la forma de onda de entrada triangular a una onda senoidal. 4. Observe la forma de onda de salida del amplificador. Referencias 12. Floyd, Thomas L. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 13. David Buchla. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 14. Jacob Millman y Christos C. Halkias. Electrnica Integrada. Sptima edicin1986. Editorial Hispano Europea, S.A.

43

15. Muhammad H. Rashid, Microelectronic Circuits: analysis and design. PWS Publishing Company.

44

EXPERIMENTO 04 Amplificador operacional y sus aplicaciones. Hoja de reporte Nombre:___________________ Seccin:___________________ ID:________________________ Instructor:__________________

Parte A. Medicion de parametros offset, CMRR y Slew Rate de un amplificador operacional. 1. En la figura 4-2, cul es el Voltaje offset de entrada?

2. Cul es el voltaje entre la resistencia R1 y R2? Calcule la corriente en cada resistencia.

3. Determine la corriente de polarizacion de entrada.

4. Determine la corriente offset de entrada.

5. En la figura 4-4, Cul es el voltaje de salida Vout (cm)?

45

6. Determine la ganancia en modo comun.

7. Determine el CMRR en decibeles.

8. Grafique la forma de onda de entrada y salida de la figura 4-5.

9. Cul es el t, el tiempo en microsegundos que se toma el voltaje de salida en cambiar desde su valor minimo a su valor maximo y viceversa? 10. Calcule el Slew Rate, V/t.

46

Parte B. Integrador con amp-op. 1. Cul es el voltaje de salida (Vout)?

2. Realice la grafica del voltaje de entrada y salida del integrador. Entrada

Salida

47

3. Existe desfase en la seal de salida. Si existe, por qu?

4. Qu sucede cuando se disminuye la frecuencia de la seal de entrada?

5. Cul es la frecuencia mnima a la cual el circuito de la figura 4-6 acta como integrador?

Parte C. El amplificador logartmico. 1. Cul es el voltaje de salida (Vout)?

2. Realice la grfica del voltaje de entrada y salida del amplificador logartmico. Entrada

48

Salida

3. Existe desfase en la seal de salida. Si existe, por qu?

4. Realice la grfica de la seccin #4 del voltaje de entrada y salida del amplificador logartmico. Entrada

49

Salida

5. Explique la curva de transferencia para el amplificador logartmico.

50

EXPERIMENTO 05

Circuitos no lineales con Amplificadores Operacionales


Objetivos
1. Aprender las caractersticas y funcionamiento de un Schmitt Trigger 2. Construir un inverting Schmitt Trigger y un no invertting Schmitt Trigger

Equipos
Fuente de poder variable Generador de seal Osciloscopio Multmetro Breadboard

Dispositivos
o

Resistencias 7.5 K 10 K (2) 15 K

Comparador LM741

Fundamento Terico
Un Schmitt trigger compara una forma de onda regular o irregular con una seal de referencia y convierte la forma de onda de entrada a una onda cuadrada o de pulso. Un disparador Schmitt se conoce como un circuito de ajuste. Tambin se conoce como multivibrador biestable, porque tiene dos estados estables, alto y bajo. Puede permanecer en un estado indefinidamente; se mueve al otro estado estable solo cuando se aplica una seal triggering. UN disparador Schmitt trigger utiliza el amplificador operacional aplicando realimentacin positiva y forzndolo a operar en saturacin, con una curva de operacin tipo histresis. El disparador puede ser del tipo No Invertidor (figura 5-1a) o Invertidor (figura 51b). Las curvas de transferencia respectivas se muestran en la figura 5.2

51

52

En la figura 5.2 Vsat es el valor en el cual se satura el amplificador operacional, y para el disparador invertidor: Va = R1 Vsat Rf (1)

Para el disparador no invertidor Vb = R1 Vsat R1 + R f (2)

El proceso de histresis se obtiene de la interpretacin de las curvas: Para el disparador invertidor: Si Vo = Vsat, Vi suficientemente positivo, Vo no cambiar al otro valor estable R Vo = - Vsat hasta que Vi no disminuya al valor Vi = 1 Vsat , una vez que Vo = -Vsat, Rf el valor no cambia mientras Vi < + R1 Vsat se le llama curva de histresis porque el valor R2 de Vi para un cambio de Vo depende de donde provenga Vi y del valor inicial de Vo.

Los valores (1) y (2) provienen del uso del amplificador operacional como comparador.

Para el circuito de la figura (5.1a):

53

V+ =

Rf R1 R f

Vi +

R1 Vo R1 + R f

(4)

Si Vo = + Vsat, el valor de Vi requerido para mantener este estado es

V+ =
o sea Vi >

Rf R1 R f

Vi +

R1 Vsat > 0 R1 + R f
(5)

R1 Vsat = Va Rf

Una vez en Vo = - Vsat, el valor de Vi necesario para mantener este estado es

V+ =

Rf R1 R f

Vi

R1 Vsat < 0 R1 + R f
(6)

o sea Vi <

R1 Vsat = Va Rf

Una anlisis similar para el otro tipo de disparador, con V+ V = R1 V0 Vi R1 + R f (7)

Proporciona el valor de Vb mostrado en (2).

Pre Laboratorio
1. 2. Realizar la simulacin del circuito a realizarse. Leer el fundamento terico

Procedimiento
1. Construya el circuito que se muestra en la figura 5-3.

54

Figura 5-3

2. Aplique con el generador una seal de 10V a una frecuencia de 400 Hz. 3. Observe en el Osciloscopio la seal de salida del circuito. 4. Construya el circuito que se muestra en la figura 5-4.

Figura 5-4. 5. Repita los pasos 2 y 3 del procedimiento.

Referencia

55

1. Muhammad H. Rashid. Microelectronic Circuits: Analysis and Design. PWS publishing company.

56

EXPERIMENTO 05

Circuitos no lineales con Amplificadores Operacionales


Hoja de reporte
Nombre:___________________ Seccin:____________________ ID:________________________ Instructor:__________________

1. Grfica de la forma de onda de salida, paso 3 del procedimiento

2. La seal de salida est desfasada con respecto a la seal de entrada?

57

3. Grfica de la funcin de transferencia del circuito.

4. Calcule la funcin de transferencia del circuito.

5.

Cul es el voltaje de salida? Existen diferencias entre los valores medidos y los calculados por usted?

6. Grfica de la forma de onda de salida, paso 5 del procedimiento

58

7. La seal de salida est desfasada con respecto a la seal de entrada?

8. Calcule la funcin de transferencia del circuito.

9. Grfica de la funcin de transferencia del circuito.

59

10. Cul es el voltaje de salida? Existen diferencias entre los valores medidos y los calculados por usted?

60

EXPERIMENTO 06

Amplificadores tipo Norton


Objetivos
1. Estudiar el amplificador tipo Norton y conocer las diferencias y similitudes de este con el amplificador operacional de voltaje LM741. Conocer la configuracin de un amplificador inversor y no inversor tipo Norton.

2.

Equipos
Fuente de poder variable Generador de seal Osciloscopio Breadboard

Dispositivos
Resistencias 56 220 K 1 M 2 M 47 K Capacitor 1 F Potenciometro 100 K Amplificador operacional LM3900

Fundamento Terico
Existen aplicaciones del amplificador operacional que no requieren la capacidad de proveer salidas con signo positivo y negativo. En estos casos es innecesario y ms costoso proveerle al amplificador operacional con dos fuentes de voltaje (+Vcc y Vcc). A pesar que el amplificador operacional estndar LM741 puede adaptarse a funcionar con una sola fuente con polaridad positiva (+Vcc), los componentes adicionales necesarios para lograrlo lo hacen relativamente costoso, adems de ocupar mayor espacio. Es aqu donde el amplificador operacional tipo Norton surge como una alternativa menos costosa y ms simple. El mismo puede usarse en muchas aplicaciones del amplificador estndar; aunque no puede sustituirse directamente un tipo de amplificador por otro. Para realizar dicha sustitucin es necesario hacer modificaciones al circuito original redisearlo. El amplificador tipo Norton trabaja a partir de la diferencia de corriente a la entrada del terminal invertir, para ello es utilizado un espejo de corriente (current mirror) en la etapa de entrada del amplificador. Luego esta diferencia de corriente fluye por un paso de realimentacin externo para producir el voltaje de salida. Comercialmente este tipo de amplificador lo puede encontrar bajo el nombre de LM-3900 producido por National Semiconductor, o por MC-3401 producido por Motorola. Principales diferencias entre el LM741 y el LM3900:

61

1.

El LM-741 funciona con una diferencia de voltajes en la entrada mientras que el LM-3900 funciona con una diferencia de corriente. El LM-741 necesita dos fuentes de polaridad para funcionar (+Vcc y Vcc), mientras que el LM-3900 solo necesita una (+Vcc). Para frecuencias bajas, la ganancia de lazo abierto del LM-3900 es de 200 x 103 y las del LM-3900 es de 2.8 x 103. Para frecuencias mayores de 1 KHz, el LM-3900 ofrece una amplificacin de 10 dB mayor que la del LM-741. El valor de los voltajes en los terminales de entrada del LM-741 est restringido debido a que el voltaje de modo comn es de 2 Vdc. Para el LM-3900 no hay lmites en los voltajes de entrada, siempre que estos se convierten en corriente por medio de resistencia externas. En la salida del LM-3900 siempre existe un voltaje DC debido a que este amplificador opera solo con una fuente de voltaje externa de polarizacin externa (+Vcc). Por el contrario, en la salida del LM-741 si puede lograrse que el voltaje sea cero ya que existen dos fuentes de voltaje externas, una positiva y otra negativa, logrando un balance en cero. La resistencia de realimentacin en los LM-3900 debe ser mayor de 100 K para conservar la proteccin contra cortocircuito. En el LM-741 no hay restricciones sobre este particular. El LM-3900 siempre requiere una resistencia Rx con un valor del doble que el de la resistencia de realimentacin para completar el circuito de polarizacin. Por el contrario, en el LM-741 no siempre es necesario esa resistencia.

2.

3.

4.

5.

6.

7.

Pre-Laboratorio
2. 3. Realizar las simulaciones en PSPICE de los circuitos a realizarse. Leer el fundamento terico y revisar las referencias.

Procedimiento
1. Construya el circuito de la figura 6-1. Figura 6-1

62

2.

Aplique una seal senoidal de 100Hz y vaya aumentando el valor del voltaje hasta alcanzar una salida sin distorsin. Registre las medidas necesarias para obtener la ganancia en voltaje a 100 Hz, 1 KHz, 10 KHz, 100 KHz. Construya el circuito de la figura 6-2.

3.

4.

Figura 6-2 5. Realice los pasos 3 y 4 del procedimiento con este circuito.

Referencias
16. Floyd, Thomas L. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 17. David Buchla. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 18. Jacob Millman. Miroelectronics. New York, McGraw-Hill, Inc. 1979.

63

EXPERIMENTO 06

Amplificadores tipo Norton


Hoja de reporte
Nombre:___________________ Seccin:____________________
1.

ID:________________________ Instructor:__________________

Tabla de datos para obtener la ganancia de lazo cerrado de la figura 5-2.

Frecuencia (Hz) 100 1K 10K 100K

Vin

Vout

Ganancia

Ganancia(dB) Experimental

Ganancia (dB) Terica

% Error

1.1 Qu sucede con la ganancia a medida que aumenta la frecuencia?

1.2 Existe diferencia entre este amplificador inversor y el amplificador inversor estndar(LM741)?

64

1.3 Grfica de la amplitud de salida contra la frecuencia.

2.

Tabla de datos para obtener la ganancia de lazo cerrado de la figura 5-3.

Frecuencia (Hz) 100 1K 10K 100K

Vin

Vout

Ganancia

Ganancia(dB) Experimental

Ganancia (dB) Terica

% Error

2.1 Qu sucede con la ganancia a medida que aumenta la frecuencia?

2.2 Cul es la funcin de la resistencia variable (potenciometro) en el circuito?

2.3 Existe diferencia entre este amplificador no inversor en y el amplificador no inversor estndar (LM741)? Justifique su respuesta.

65

2.4 Grfica de la amplitud de salida contra la frecuencia.

3.

Conclusiones.

66

EXPERIMENTO 07

Diseo de filtros activos


Objetivos
3. 4. Aprender a disear un filtro activo Butterworth pasa baja y pasa alto. Construir y probar un filtro activo Butterworth pasa baja y pasa alto para una frecuencia especifica.

Equipos
Fuente de poder variable Generador de seal Osciloscopio Breadboard

Dispositivos
Resistencias 6.8 K (2) 27 K 47 K Capacitor 0.0033 F Amplificador operacional LM741

Fundamento Terico
Un filtro activo contiene resistencias, capacitancias y elementos que proveen ganancia, como transistores o amplificadores operacionales. La principal ventaja de los filtros activos es que pueden alcanzar las caractersticas de respuesta de frecuencia casi ideales y para un costo razonable para frecuencias cerca de 100 KHz. A pesar de esto, estn limitados por el ancho de banda. Los filtros activos se pueden disear para optimizar cualesquiera de varias caractersticas. Esto incluye la parte plana de respuesta de un pasabanda, la inclinacin de la regin de transicin, o el desplazamiento de fase mnimo. Un filtro Butterworth tiene la caracterstica ms plana de un passbanda, pero no es tan escarpado como otros filtros y tiene caractersticas pobres de fase.

El orden de un filtro, tambin llamado l numero de polos, gobierna la inclinacin de la transicin fuera de las frecuencias de inters. En general, cuanto ms alto es el orden, ms escarpada es la respuesta. El valor de la pendiente para los filtros depende del tipo de filtro, pero es aproximadamente 20dB/decada para cada polo. Una manera rpida de determinar el nmero de polos es contar el nmero de los condensadores que son usados en una filtro.

La frecuencia de corte est dada por la siguiente ecuacin:

fC =

1 2RC

67

En la frecuencia de corte el voltaje de salida es 0.707 del voltaje mximo de salida.

Para convertir un filtro activo pasa baja en un filtro activo pasa alta solo hay que intercambiar las Resistencias R1 y R2 con los capacitores C1 y C2.

Pre-Laboratorio
1. 2. Realizar las simulaciones en PSPICE de los circuitos a realizarse. Leer el fundamento terico y revisar las referencias.

Procedimiento
11. Construya el circuito que se muestra en la figura 7-1.

Figura 7-1. Filtro Butterwoth pasa baja. 12. Aplique una seal de entrada de 5 Vpp a una frecuencia de 100 Hz. 13. Observe la seal de salida del filtro. 14. Vare la frecuencia del generador como se muestra en la tabla 7-1, manteniendo constante el voltaje de entrada de 5 Vpp. Coloque los resultados obtenidos en la tabla.

68

15. Construya el circuito que se muestra en la figura 7-2.

Figura 7-2. Filtro Butterworth pasa alto


16. Aplique una seal de entrada de 5 Vpp a una frecuencia de 100 Hz. 17. Observe la seal de salida del filtro. 18. Vare la frecuencia del generador como se muestra en la tabla 7-2, manteniendo constante el voltaje de entrada de 5 Vpp. Coloque los resultados obtenidos en la tabla.

Referencias
19. Howard M. Berlin. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 20. David Buchla. Electronics Fundamentals Circuits, Devices, And Applications. Third edition. Prentice Hall, New Jersey 1995

69

EXPERIMENTO 07

Diseo de filtros activos


Hoja de reporte
Nombre:___________________ Seccin:___________________
1.

ID:________________________ Instructor:__________________

Grfica de la seal de salida del filtro Butterworth Pasa Baja.

2.

Respuesta de frecuencia Tabla 7-1.

Frecuencia de Ganancia entrada Vin Vout medida (Hz) Vout / Vin 100 5V 500 600 800 1K 4K 5K 6K 8K 10 K 3. Cul es la frecuencia de corte experimental de este filtro?

Ganancia en dB medida

Ganancia en dB calculada

70

4.

Grfica de la seal de salida del filtro Butterworth Pasa alta.

5.

Respuesta de frecuencia Tabla 7-2. Ganancia medida Vout / Vin

Frecuencia de entrada (Hz) 100 500 600 800 1K 4K 5K 6K 8K 10 K 6.

Vin 5V

Vout

Ganancia en dB medida

Ganancia en dB calculada

Cul es la frecuencia de corte experimental de este filtro?

71

EXPERIMENTO 08

Amplificadores de potencia
Objetivos
5. 6. Construir un amplificador Push-Pull. Predecir y medir el funcionamiento del amplificador Push-Pull.

Equipos
Fuente de poder variable Generador de seal Osciloscopio Breadboard Multmetro

Dispositivos
Resistencias 330 10 K (2) Diodos 1N914 (2) Transistor 2N3904 2N3906

Fundamento Terico
Los amplificadores estudiados hasta ahora son amplificadores de pequea seal polarizados continuamente. Este tipo de amplificador es llamado clase A y no es muy eficiente. Para pequea seal esto no importa, pero cuando una cantidad significativa de potencia debe ser entregada, un amplificador clase B ofrece mejores ventajas. Un amplificador clase B posee dos transistores, los cuales conducen alternadamente durante el medio ciclo positivo y negativo de la seal de entrada. Este tipo de amplificador es el Puss Pull, el cual se muestra en la figura 8-1. Figura 8-1. Amplificador Puss Pull Bsico

El diodo de cada transistor (unin base emisor) requiere aproximadamente 0.7V antes de conducir. La seal de salida es igual a la seal de entrada a excepcin de la cada de 0.7V de los diodos en ambos ciclos, el positivo y el negativo. Esto causa una distorsin en la salida llamada distorsin de cruce por cero. Este problema puede ser eliminado usando dos diodos para polarizar los transistores.

72

Esta polarizacin ofrece otras ventajas, como por ejemplo; si la temperatura aumenta, la corriente de salida tiende a incrementar.

Pre-Laboratorio
1. 2. Investigar los mtodos para verificar el funcionamiento correcto de un transistor NPN y PNP. Realizar la simulacin del circuito a realizarse.

Procedimiento
1. 2. 3. 4. Construya el amplificador Puss Pull bsico que se muestra en la figura 8-1. Ajuste el generador de seal a 10 Vpp a una frecuencia de 1.0 KHz. Observe simultneamente la forma de onda de entrada y salida del amplificador. Construya el amplificador Puss Pull que se muestra en la figura 8-2.

Figura 8-2. Amplificador Push Pull Estabilizado. 5. 6. 7. Sin aplicarle la seal de entrada al circuito mida el voltaje de emisor de los transistores. Realice los pasos 2 y 3 del procedimiento. Mida el voltaje pico de salida del amplificador.

73

Referencias
21. Sedra / Smith. Microelectronic Circuits. Fourth edition. New York, 1998. 22. David Buchla. Electronics Fundamentals Circuits, Devices, And Applications. Third edition. Prentice Hall, New Jersey 1995.

74

EXPERIMENTO 08

Amplificadores de potencia
Hoja de reporte Nombre:___________________ Seccin:___________________
1.

ID:________________________ Instructor:__________________

Grfica de la seal de entrada y salida del amplificador Push Pull bsico. Entrada

Salida

2.

Existe alguna diferencia de amplitud entre la forma de onda de entrada y la de salida? A qu se debe?

75

3.

Grfica de la seal de entrada y salida del amplificador Push Pull Estabilizado. Entrada

Salida

4.

Existe alguna diferencia de amplitud entre la forma de onda de salida del amplificador Push Pull Bsico y la forma de onda de salida del Push Pull Estabilizado? A qu se debe?

76

5.

Datos del anlisis DC del amplificador Push Pull Estabilizado.

Parmetros DC

VE V B1 VB 2
6. Conclusiones

Valor Calculado 0V

Valor Medido

77

EXPERIMENTO 09

El PLL 567, decodificador de tonos


Objetivos
7. 8. Conocer el funcionamiento de un Phase Locked Loop (PLL). Aprender las caractersticas y funcionamiento del PLL 567.

Equipos
Fuente de poder variable Generador de seal Osciloscopio Breadboard

Dispositivos
Resistencias 180 1 K 15 K Capacitores 0.1 F (2) 4.7 F 10 F Diodo Led PLL 567

Fundamento Terico
PLL's. El oscilador enganchado en fase es un sistema de realimentacin consistente en un comparador de fase, un filtro paso bajo, un amplificador de la seal error y un oscilador controlado por tensin (VCO) en el camino de la realimentacin.

Figura 9-1. El esquema de bloques de un sistema bsico PLL

Quizs el punto ms importante a tener en cuenta cuando diseamos el PLL es que es un sistema de realimentacin como cualquier otro y, de lo que se deduce, que est caracterizado matemticamente con las mismas ecuaciones que aplican a los otros sistemas de realimentacin ms convencionales. Sin

78

embargo, los parmetros de las ecuaciones son algo diferentes ya que en los PLL's la seal de error de realimentacin es un error de fase mientras que en los convencionales es una seal error de voltaje o corriente. El principio bsico del funcionamiento de un PLL puede explicarse como sigue: Cuando no hay seal aplicada a la entrada del sistema, la tensin Vd(t) que controla el VCO tiene un valor cero. El VCO oscila a una frecuencia, f0 que es conocida como frecuencia libre de oscilacin. Cuando se aplica una seal a la entrada del sistema, el detector de fase compara la fase y la frecuencia de dicha seal con la frecuencia del VCO y genera un voltaje de error Ve(t) que es proporcional a la diferencia de fase y frecuencia entre las dos de seales. Este voltaje de error es entonces filtrado, ampliado, y aplicado a la entrada de control del VCO. De esta manera, la tensin de control Vd(t) fuerza a que la frecuencia de oscilacin del VCO vare de manera que reduzca la diferencia de frecuencia entre f 0 y la seal de entrada

f i . Si la frecuencia de entrada f i est suficientemente prxima a la de f 0 , la naturaleza de la


realimentacin del PLL provoca que el oscilador VCO sincronice y enganche con la seal entrante. Una vez enganchado, la frecuencia del VCO es idntica a la de la seal de entrada a excepcin de una diferencia de fase finita. Esta diferencia de fase neta es f E , donde:

f E = f0 - fi
es la diferencia de fase necesaria para generar el voltaje de error corrector Vd para conseguir el desplazamiento de la frecuencia libre del VCO para igualarse a la frecuencia f i de la seal de entrada y as mantener el PLL enganchado. Esta capacidad de autocorreccin del sistema tambin permite al PLL "encarrilar" los cambios de frecuencia con la seal de entrada una vez se ha enganchado. La gama de las frecuencias sobre las que el PLL puede mantener el enganche con una seal de entrada se define como gama de enganche o cierre del sistema. La banda de las frecuencias sobre las que el PLL pueden engancharse con una seal de entrada conocida como gama de captura del sistema y nunca es mayor que la gama de enganche. El porcentaje del ancho de banda est determinado por la siguiente ecuacin:

f2 f4 100 f0 El rango de enganche es la diferencia entre f 2 - f 4 y el rango de captura es la diferencia entre f 3 % bandwidth =

f1 .

79

Pre - Laboratorio
4. 5. Realizar las simulaciones en PSPICE de los circuitos a realizarse. Leer el fundamento terico, revisar las referencias y la hoja de datos del 567 (data sheet).

Procedimiento
1. Construya el circuito que se muestra en la figura 9-2.

Figura 9-2. PLL 567, decodificador de tonos 2. 3. Ajuste el generador de seal a 2 Vpp a una frecuencia de 200 Hz. Incremente lentamente la frecuencia del generador de seal hasta que el Led se apague. Verifique la frecuencia f 1 de entrada en que se apag el Led. Incremente lentamente la frecuencia del generador de seal hasta que el Led se encienda. Verifique la frecuencia f 2 de entrada en que se encendi el Led. Ajuste la frecuencia del generador a 2KHz y luego decremente lentamente la frecuencia hasta que el Led se apague. Verifique la frecuencia f 3 de entrada en que se apag el Led. Decremente lentamente la frecuencia hasta que el Led se encienda. Verifique la frecuencia f 4 de entrada en que se encendi el Led. Ajuste el generador a 200 Hz y mida la frecuencia f 0 en el pin 5 del decodificador de tonos 567.

4.

5.

6.

7.

Referencias
23. Howard M. Berlin. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999.

80

EXPERIMENTO 09

El PLL 567, decodificador de tonos


Hoja de reporte
Nombre:___________________ Seccin:___________________
1. Cul es el voltaje de salida del circuito?

ID:________________________ Instructor:__________________

2.

Complete la tabla 9-1

f1 f2 f3 f4 f 0 medida

Hz Hz Hz Hz Hz Hz %

f 0 calculada
% Ancho de banda

3.

Existe diferencia entre la f 0 calculada y la medida? Por qu?

4.

Cul es la frecuencia que se observa el pin 5 del decodificador de tonos 567?

5.

Determine el rango de enganche del circuito.

81

6.

Determine el rango de captura del circuito.

7.

Conclusiones

82

EXPERIMENTO 10

Ejemplos de CI
Objetivos
9. Conocer y entender la operacin del 555 bajo la configuracin de monoestable en un circuito multivibrador.

10. Estudiar la operacin de una Compuerta de Transmisin CMOS y su aplicacin en un circuito muestreador.

Equipos
Fuente de poder variable Generador de seal Osciloscopio Breadboard

Parte A. Multivibrador Aestable con el CI 555


Dispositivos
Resistencias 1 K 3.3 K 15 K Capacitores 0.01 F 1 F IC 555 Diodos 1N914 (2)

Fundamento Terico
Como se puede observar en la figura 10-1 el 555 est formado por dos comparadores de voltaje, un flip flop, una etapa de salida de corriente, un divisor de voltaje resistivo y un transistor de descarga. En la figura 10-1 se puede observar que la red de resistencias que forman el divisor de voltaje, fija e 1/3 Vcc y 2/3 Vcc los puntos de referencia de los dos comparadores de voltaje internos. Dependiendo de la amplitud de las seales externas que se apliquen, los niveles de salida de los comparadores cambian, provocando que el flip flop cambie el estado de salida y/o active el transistor de descarga.

83

Figura 10-1
Normalmente la red externa (figura 10-2) para la configuracin Aestable est compuesta por dos resistencias y un capacitor, el cual indica la seal de salida del 555, alto (carga de C) o bajo (descarga de C).

Figura 10-2

Fcilmente podemos comprobar que el proceso de carga se realiza a travs de Ra, Rb y C, y el de descarga solamente a travs de Rb y C, por lo que se hace un tanto difcil tener una buena manipulacin del Duty Cicle de la seal de salida. Para solucionar este problema, podemos alterar un poco la red de la figura 10-2 introduciendo dos diodos que permitan separar los pasos de carga y descarga del condensador. 84

En esta configuracin se ha logrado separar el paso de carga (Ra y C) con el de descarga (Rb y C). Basndonos en lo anterior podemos definir las siguientes ecuaciones:

t H = 0.693( Ra C ) t L = 0.693( Rb C ) Ra Duty Cicle = Ra + Rb


donde t H es definido como el tiempo necesario para que el capacitor se cargue desde 1/3 de Vcc hasta 2/3 de Vcc.

Pre Laboratorio
5. 6. Realice la simulacin en PSPICE del circuito a estudiarse. Leer la siguiente referencia:

Floyd, Thomas L. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999

Procedimiento
8. Construya el circuito que se muestra en la figura 10-3.

9.

Figura 10-3 Observe la forma de onda de salida del circuito.

10. Mida la frecuencia de salida del circuito. 11. Intercambie las resistencias R1 y R2. R1 ahora es de 15 K. 12. Repita los pasos 2 y 3 del procedimiento.

85

Parte B. Compuertas Anlogas de (4016); Circuitos De Muestreo


Dispositivos
Resistencias 50 1 K Capacitores 15 F CI CD4016 Amplificador Operacional LM741

Transmisin

Fundamento Terico
Un circuito especial que no tiene contraparte TTL o ECL es la compuerta de transmisin o interruptor bilateral, el cual acta esencialmente como un interruptor de un solo disparo y un solo polo controlado por un nivel lgico de entrada. En la figura 10-4 encontramos la configuracin bsica del interruptor bilateral. Este consta de un P-MOSFET y un N-MOSFET en paralelo de modo que ambas polaridades de voltaje puedan ser cambiadas. La entrada de control y su inverso se utilizan para encender el interruptor (cerrado) y/o apagarlo (abierto). Cuando el control est en high, ambos MOSFET se encienden y el interruptor se encuentra cerrado. Cuando el control est en low, ambos MOSFET se apagan y el interruptor est abierto. Idealmente, este circuito opera como un relevador electromecnico. En la practica, no es un corto circuito perfecto cuando el interruptor est cerrado, su resistencia es generalmente de 200. En el estado abierto, la resistencia del interruptor es bastante grande, comnmente del orden de 1012, que para la mayora de los propsitos es un circuito abierto. A este circuito se le llama interruptor bilateral puesto que los terminales de entrada y salida pueden ser intercambiados. Las seales aplicadas a la entrada pueden ser digitales o analgicas, siempre y cuando estn dentro del nivel de VDD. El circuito integrado 4016 contiene 4 interruptores bilaterales. Cada interruptor est controlado de manera independiente por su propia entrada de control. Dado que los interruptores son bidireccionales cualesquiera de sus terminales puede servir como entrada o salida. Estos interruptores son utilizados para hacer un muestreo de las seales, ya que cumplen los siguientes requerimientos: Una elevada resistencia de aislamiento cuando los interruptores (transistores)estn desconectados. Una baja resistencia si los interruptores estn conectados o cerrados. Una elevada velocidad de conmutacin entre los dos estados de los interruptores.

El teorema de muestreo de Nyquist es el siguiente:

86

Si una seal continua, S(t), tiene una banda de frecuencia tal que fm sea la mayor frecuencia comprendida dentro de dicha banda, dicha seal podr reconstruirse sin distorsin a partir de muestras de la seal tomadas a una frecuencia fs siendo fs > 2 fm.

En la figura 10-4 se ofrece las formas de las tres seales principales:


seal muestreadora S(t) seal a muestrear S (t) seal muestreada

Figura 10-4 Debe tenerse en cuenta que para la reconstruccin de la seal original, a partir de la muestreada, se emplea un filtro de paso bajo, el cual deber tener una funcin de transferencia.

Pre Laboratorio
6. 7. Realizar las simulacin en PSPICE de los circuitos a realizarse. Leer el fundamento terico, revisar las referencias y la hoja de datos del 4016 (data sheet).

Procedimiento

87

1.

Construya el circuito que se muestra de la figura 10-5.

Figura 10-5

2.

Aplique una seal de reloj con una frecuencia de 10 KHz., ajuste el generador de seal a muestrearse a una frecuencia de 1 KHz y una amplitud mxima de 400 mV. Observe la forma de onda de salida y si esta no est estabilizada vare la frecuencia del generador hasta que la salida se estabilice. Vare la frecuencia de la seal a muestrearse hasta que la frecuencia de la muestreadora sea menor o igual que 2 veces la muestreada. Coloque a la salida del circuito de la figura 10-5 el filtro pasa baja que se muestra en la figura 10-6.

3.

4.

88

Figura 10-6. Filtro pasa baja

5.

Observe la forma de onda de salida y vare el potenciometro hasta que la seal salida sea igual a la seal de entrada (VG) del muestreador.

Referencias
1. Floyd, Thomas L. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999 2. Howard M. Berlin. Electronic Devices. Fifth edition. Prentice Hall, New Jersey 1999.

89

EXPERIMENTO 10

Ejemplos de CI
Hoja de reporte Nombre:___________________ Seccin:___________________ ID:________________________ Instructor:__________________

Parte A. Multivibrador Aestable con el CI 555


1. Grfica de la seal de salida.

2.

Cul es la frecuencia de salida del circuito? Existe diferencia entre la frecuencia medida y la calculada?

90

3.

Determine el Duty Cicle de la seal de salida del circuito.

4.

Grfica de la seal de salida.

5.

Cul es la frecuencia de salida del circuito? Existe diferencia entre la frecuencia medida y la calculada?

91

6.

Conclusin

Parte B. Compuertas Anlogas de (4016); Circuitos De Muestreo


1. Grfica de la seal de salida del paso 2 del procedimiento.

Transmisin

92

2.

Grfica de la seal de salida del paso 3 del procedimiento.

3.

Qu problemas pueden surgir si no se cumple el teorema de Nyquist?

4.

Cul es el valor de Rf? Rf =_______ .

5.

Explique el valor de esta resistencia.

6.

Conclusin

93

EXPERIMENTO 11

Conversin de datos de Digital a Anlogos y de Anlogos a Digital


Objetivos
11. Estudiar y entender el funcionamiento de un convertidor de digital a anlogo utilizando el convertidor de tipo escalera. 12. Estudiar y entender el funcionamiento de un convertidor de anlogo a digital.

Equipos
Fuente de poder variable Breadboard Multmetro

Dispositivos
Resistencias 1 K (3) 2 K (6) 10 K 30 K 100 Amplificador Operacional LM741 Potenciometros 10 K (2) Diodo Led

Fundamento Terico
Muchas de las seales de voltaje y corriente que se presentan en electrnica son lineales, con relacin a que varan continuamente dentro de cierto intervalo de valores. En los dispositivos y computadoras digitales las seales son a uno o dos niveles que representan los valores binarios de uno o cero. Si las seales que se utilizan en algunas operaciones digitales son voltajes lineales (analgicos), por ejemplo, voltajes DC que representan temperatura, presin o posicin, un circuito debe convertir este voltaje analgico en un valor digital; siendo este circuito un convertidor analgico digital (A/D). Cuando una computadora tiene un valor digital y se requiere como voltaje analgico en la salida, se utiliza un convertidor digital- analgico. La conversin digital - analgica puede lograrse empleando diversos mtodos. Uno de los esquemas ms comunes que se estudiar en esta practica utiliza una red de resistores, llamada red en escalera ( ver figura 11-1 ). Una red de este tipo acepta entradas de valores binarios, por lo comn, 0V o Vref, y brinda un voltaje de salida proporcional al valor de entrada binario el cual, es luego amplificado por la configuracin no invertidora formada por el amplificador operacional 741. En el circuito que se muestra en la figura 11-2 para la conversin de anlogo a digital el experimentador aparece como parte del circuito (indicador lgico). El funcionamiento se explica brevemente: la salida del comparador determina si el valor anlogo de entrada es mayor o menor que el

94

valor de referencia. El experimentador interpretar la salida del comparador y decidir si debe o no cambiar la entrada del convertidor a anlogo para equiparar lo ms posible el voltaje de entrada y el de referencia. Las dos formas en la cual se puede controlar este convertidor se explica brevemente a continuacin: 1. Aproximacin tipo escalera: se comienza comparando la entrada con el nivel 0000, si la entrada es mayor entonces se incrementa de 0000 a 0001; si aun la entrada es mayor entonces se va incrementando sucesivamente (0010, 0011, 0100, etc.) hasta que la salida del convertidor D/A exceda el voltaje de entrada. Aproximacin Sucesiva: se comienza comparando la entrada con el valor 1000, si la entrada es mayor entonces el bit ms significativo es 1; si es menor entonces ese bit es 0. Ahora se compara la entrada con el nivel correspondiente 1100 0100 segn lo determinado anteriormente. Si la entrada es mayor al nivel en cuestin entonces el segundo bit ms significativo es 1; si la entrada es menor entonces este bit es 0. En forma similar se van comparando los bits restantes.

2.

Procedimiento
1. Construya el circuito que se muestra en la figura 11-1. La referencia de voltaje es de 5V para la escalera. Los interruptores representan la facilidad de cambiar el nivel de voltaje para cada bit individualmente. Figura 11-1. Convertidor D/A tipo escalera

2. 3. 4.

Coloque en la entrada la combinacin binaria 0001. Mida el voltaje de salida equivalente. Siga controlando la entrada del convertidor en aproximacin sucesiva.

95

5.

Construya el circuito de la figura 11-2.

Figura 11-2. Convertidor Anlogo Digital 6. 7. 8. Vare los potenciometros para variar el voltaje de entrada para el comparador. Mida el voltaje de entrada Vin. Determine la combinacin binaria que representa dicho nivel por el mtodo de aproximacin sucesiva. Mientras ms alto es el voltaje de entrada, mayor es el numero de pasos necesarios para conseguir la combinacin.

Referencias
1. 2. Malik, Electronic Circuit, Prentice Hall. 1995. Mauro, Robert. Engineering Electronics a Practical Approach. Prentice Hall, New Jersey, 1989.

96

EXPERIMENTO 11

Conversin de datos de Anlogos a Digital y de Digital a Anlogos


Hoja de reporte Nombre:___________________ Seccin:___________________ ID:________________________ Instructor:__________________

1. Utilizando el mtodo de conversin digital - analgica de aproximacin Sucesiva, determine el nivel lgico de la entrada. Llene la tabla con los resultados obtenidos.

#Digital 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111

Valor Terico

Aproximacin Sucesiva

% Error

1.1

Explique el funcionamiento del circuito

97

2. Realice una lista de valores para las resistencias Ra y Rb, y determine el nivel lgico correspondiente al voltaje Vin mediante el mtodo de aproximacin Sucesiva. A) Mtodo de aproximacin Sucesiva. Resistencia () Ra 1 2 3 4 3. Explique el funcionamiento del circuito. Rb

Numero
Binario

Vin (Volts)

4. Conclusiones

98

S-ar putea să vă placă și