Sunteți pe pagina 1din 6

Subiectul 1: 0.

5p
Funcii logice 1. Minimizai funcia exprimat n forma canonic: f (a, b, c ) = P0 + P1 + P5 + P6 + P7 . 2. Minimizai funcia exprimat n forma canonic: f (a, b, c ) = P2 + P3 + P4 + P7 . 3. Minimizati funcia logic f=P0+P1+P4+P6.Variante: orice funcie de 3 variabile. 4. Minimizai funcia exprimat n forma canonic: f (a, b, c, d ) = P0 + P1 + P2 + P5 + P7 + P8 + P12 + P13 + P15 . Variante: orice funcie de 4 variabile. 5. Completai tabelul de adevr pentru funcia SAU-EXCLUSIV de 2 variabile. 6. Completai tabelul de adevr pentru funcia SAU-EXCLUSIV-NEGAT de 2 variabile. 7. Completai tabelul de adevr pentru funcia SAU-NU de 3 variabile. Variante de funcii cu 2 sau 3 variabile. 8. Completai tabelul de adevr pentru funcia SI-NU de 3 variabile. Variante de funcii cu 2 sau 3 variabile. 9. Completai tabelul de adevr pentru funcia SAU de 3 variabile. Variante de funcii cu 2 sau 3 variabile. 10. Completai tabelul de adevr pentru funcia SI de 3 variabile. Variante de funcii cu 2 sau 3 variabile. 11. Determinai forma canonic a funciei: f (a, b ) = a + b . 12. Determinai forma canonic a funciei: f (a , b ) = ab + bc + ca .
13. Determinai forma canonic a funciei: f (a , b ) = a + bc + a b . Variante pentru alte funcii de 2 sau 3 variabile. 14. Determinai forma canonic a funciei: f (a, b, c ) = a + c(a b ) . 15. Artai c a+ab=a. 16. Aratai c a + ab = a + b 17. Definii formulele lui De Morgan pentru funciile de dou variable.

Pori logice

18. Desenai schema cu pori SI-NU a funciei XOR de 2 variabile. 19. Desenai schema cu pori SI-NU a funciei XNOR de 2 variabile. 20. Desenai simbolul porilor SI-NU cu 3 intrri i a celei SAU-EX cu 2 intrri; Variante cu pori SAU-NU, SI, SAU, XNOR CU 2 sau 3 intrri. 21. Implementai funcia SI-NU de trei variabile cu pori SI-NU cu 2 intrri. Variante 4 variabile cu pori cu 3 intrri, etc. 22. Implementai funcia SAU-NU de trei variabile cu pori SI-NU cu 2 intrri. Variante 4 variabile cu pori cu 3 intrri , etc. 23. Implementai funcia SI de trei variabile cu pori SI cu 2 intrri. Variante 4 variabile cu pori cu 3 intrri , etc.

24. Implementai funcia SAU de trei variabile cu pori SAU cu 2 intrri. Variante 4 variabile cu pori cu 3 intrri , etc. 25. Implementai funcia SI de patru variabile cu pori SI-NU cu 2 intrri. Variante 8 variabile cu pori cu 4 intrri , etc. 26. Implementai funcia SAU de patru variabile cu pori SAU-NU cu 2 intrri. Variante 8 variabile cu pori cu 4 intrri , etc.
Bistabile

27. Desenai schema cu pori SAU-NU a bistabilului RS asincron 28. Desenai schema cu pori SI-NU a bistabilului R S asincron 29. Desenai schema cu pori SI-NU a bistabilului R S sincron pe palier. 30. Descriei schema i funcionarea bistabilului RS MS 31. Descriei schema i funcionarea bistabilului JK format cu RS MS 32. Artai cu diagram de semnale cum funcioneaz bistabilul D activ pe front negativ 33. Artai cu diagram de semnale cum funcioneaz bistabilul D activ pe front poztiv 34. Artai cu diagram de semnale cum funcioneaz bistabilul JK activ pe front negativ. 35. Artai cu diagram de semnale cum funcioneaz bistabilul JK activ pe front pozitiv. 36. Artai cu diagram de semnale cum funcioneaz bistabilul RS asincron. 37. Artai cu diagram de semnale cum funcioneaz bistabilul D; (sau JK) 38. Diagrama de semnale care descrie funcionarea bistabilului R S asincron 39. Diagrama de semnale care descrie funcionarea bistabilului RS sincron MS 40. Un bistabil JK este comandat cu semnalele 0 i 1 pe intrrile K, respectiv J. Dac starea curent a bistabilului este 1, care va fi starea viitoare a circuitului? 41. Descriei tabelul de adevr pentru bistabilul RS, R S , D, JK, etc.
Numrtoare

42. Descriei cum semnalizeaz numrtorul 74163 cu ieirea de transport Carry. 43. Care este rolul pinului/semnalului de ieire Cy pentru numrtorul 74162. 44. Descriei cum semnalizeaz numrtorul 74193 cu ieirea de mprumut Borrow 45. Care este rolul pinului/semnalului de ieire Br pentru numratorul 74193. 46. Descriei cum semnalizeaz numrtorul 74163 cu ieirea de transport Carry 47. Descriei cum semnalizeaz numrtorul 74193 cu ieirea de mprumut Borrow
Circuite MUX,DCD, DMUX

48. Desenai schema cu pori a unui MUX cu 2 canale. Variant cu 4 canale. 49. Desenai schema cu pori a unui DCD cu 4 ieiri. 50. Desenai schema cu pori a unui DCD cu 8 ieiri.

Subiectul 2: 1p
Pori logice

1. Implementai funcia f = P0 + P1 + P4 + P6 + P10 + P13 + P14 + P15 folosind pori logice SI - NU. 2. Minimizai funcia votului majoritar de 3 variable. Implementai aceast funcie utiliznd pori SI-NU. 3. Realizai funcia f=P0+P1+P4+P6 folosind numai pori SI-NU 4. Realizai funcia f=P0+P1+P4+P6 folosind pori logice 5. Implementai funcia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind numai pori SINU 6. Implementai funcia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind pori logice 7. Minimizai funcia votului majoritar de 3 variable i implementai numai cupori SI-NU. 8. Minimizai funcia care compar dou cuvinte de 2 bii A i B i d valoarea 1 cnd A>B i implementai numai cu pori SI-NU. 9. Implementai cu pori SI-NU funcia exprimat n forma canonic: f (a, b, c, d ) = P0 + P2 + P5 + P7 + P8 + P10 + P13 + P15 . 10. Implementai cu pori SI-NU funcia exprimat n forma canonic: f (a, b, c, d ) = P0 + P1 + P2 + P5 + P7 + P8 + P12 + P13 + P15 . Variante: orice funcie de 4 variabile
Circuite MUX,DCD, DMUX

11. Implementai funcia f = P1 + P3 + P5 + P6 + P10 + P12 + P15 folosind un multiplexor cu 2 adrese. 12. Implementai funcia f = P0 + P2 + P3 + P4 + P7 + P9 + P14 + P15 folosind dou decodificatoare BCD/zecimal cu ieiri active pe 0. 13. Implementai funcia f = P0 + P1 + P4 + P6 + P10 + P13 + P14 + P15 folosind dou decodificatoare BCD/zecimal cu ieiri active pe 0. 14. Implementai funcia f = P0 + P1 + P4 + P6 + P10 + P13 + P14 + P15 folosind dou decodoare BCD cu ieiri active pe 0. 15. Implementai funcia f = P1 + P3 + P5 + P6 + P10 + P12 + P15 folosind un multiplexor cu 2 adrese. 16. Implementai funcia f = P0 + P1 + P4 + P6 + P10 + P13 + P14 + P15 folosind un multiplexor cu patru canale. 17. Desenai structura intern cu pori logice a unui circuit MUX4:1. 18. Implementai funcia f = P0 + P1 + P4 + P6 + P10 + P13 + P14 + P15 folosind un singur multiplexor cu patru canale.

19. Implementai funcia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind numai MUX de 4 canale; 20. Fiind date dou numere A(a1a0) i B(b1b0), determinai circuitul care utilizeaz un MUX8:1 i pori pentru a implementa ecuaia A>B. 21. Determinai forma canonic a funciei: f (a, b, c ) = a b + c i implementai cu 1 MUX cu 4 canale. folosind dou 22. Implementai funcia f = P1 + P3 + P5 + P6 + P10 + P12 + P15 decodoare BCD cu ieiri active pe 0. 23. Desenai implementarea funciei votului majoritar de 3 variable utiliznd numai MUX cu dou canale. 24. Determinai forma canonic a funciei: f (a, b ) = a b i implementai numai cu MUX cu 2 canale. 25. Implementai funcia f=P0+P1+P4+P6 folosind un MUX cu 8 canale 26. Implementai funcia f=P0+P1+P4+P6 folosind un MUX cu 4 canale 27. Implementai funcia f=P0+P1+P4+P6 folosind numai MUX cu 2 canale 28. Implementai funcia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind un MUX de 8 canale; 29. Implementati functia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind numai MUX de 4 canale; 30. Implementai funcia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind dou DMUX de 8 canale; 31. Implementai funcia f=P0+P1+P4+P6+ P10+P13+P14+P15 folosind dou DCD BCD zecimale cu ieiri active pe 0; 32. Determinai forma canonic a funciei : f(a,b,c)=ab+bc i implementai numai cu MUX cu 2 canale. Variante de funcii de 3 variabile. 33. Determinai forma canonic a funciei : f(a,b,c,d)=ab+bd+acd i implementai cu 1 MUX cu 4 canale.. Variante de funcii de 3 variabile.. 34. Desenai schema cu multiplexoare cu dou canale necesare implementrii unui multiplexor cu opt canale. 35. Desenai schema unui MUX16:1, apoi desenai schema acestui multiplexor 16:1 format din blocuri MUX2:1. Utilizai aceleai denumiri n cazul celor dou circuite pentru semnalele corespondente. 36. Determinai numrul de multiplexoare cu dou canale necesare implementrii unui multiplexor cu opt canale.

Bistabile
37. Desenai schema unui numrtor asincron pe 4 bii, realizat cu bistabile JK care acioneaz pe front negativ. 38. Desenai schema unui numrtor pe 4 bii, asincron, activ pe front negativ, realizat cu bistabile D. 39. Descriei funcionarea (n cuvinte) i schema cu pori a bistabilului JK MS format cu bistabile RS . 40. Desenai un divizor de frecven cu 4 realizat cu bistabile D. 41. Desenai schema unui numrtor pe 3 bii, asincron, realizat cu bistabile JK. 42. Desenai schema unui numrtor asincron pe 5 bii, realizat cu bistabile JK.

43. Un numr de patru bistabile JK sunt conectate serial astfel nct ieirea Q a fiecrui bistabil s fie legat la intrarea de ceas a celui urmtor (J3K3, J2K2, J1K1, J0K0,). Determinai frecvena semnalelor de la ieirile Q ale bistabilelor, dac bistabilul J3K3 este comandat cu un semnal de ceas de 256 MHz. Toate intrrile de comand J i K sunt conectate la 1 logic. 44. Un numr de trei bistabile D sunt conectate serial astfel nct ieirea Q a fiecrui bistabil s fie legat la intrarea celui urmtor cu excepia ultimului, a crui ieire negat Q este legat la intrarea primului bistabil. Determinai (desenai) prin cte stri separate trece circuitul, dac se presupune c starea iniial este 000. 45. Descrieti funcionarea (n cuvinte) i desenai schema cu pori a bistabilului JK MS format cu bistabile RS . 46. Un numr de patru bistabile JK sunt conectate serial astfel nct ieirea Q a fiecrui bistabil s fie legat la intrarea de ceas a celui urmtor (J3K3, J2K2, J1K1, J0K0,). Determinai frecvena semnalului de la ieirea Q2, dac bistabilul J3K3 este comandat cu un semnal de ceas de 256 MHz. Toate intrrile de comand sunt conectate la 1 logic. 47. Un numr de trei bistabile D sunt conectate serial astfel nct ieirea Q a fiecrui bistabil s fie legat la intrarea celui urmtor cu excepia ultimului, a crui ieire negat Q este legat la intrarea primului bistabil. Determinai (desenai) prin cte stri separate trece circuitul, dac se presupune c starea iniial este 000. 48. Un numr de patru bistabile JK sunt conectate serial astfel nct ieirea Q a fiecrui bistabil s fie legat la intrarea de ceas a celui urmtor (J3K3, J2K2, J1K1, J0K0,). Determinai frecvena semnalului de la ieirea Q1, dac bistabilul J3K3 este comandat cu un semnal de ceas de 64 MHz. Toate intrrile de comand sunt conectate la 1 logic. 49. Descriei principiul master-slave, aplicat pentru a obine un bistabil RS activ pe front (negativ) de ceas. Schema de circuit. 50. Descriei funcionarea (n cuvinte) i schema cu pori a bistabilului JK MS format cu bistabile RS . 51. Un numr de trei bistabile D sunt conectate serial astfel nct ieirea Q a fiecrui bistabil s fie legat la intrarea celui urmtor cu excepia ultimului, a crui ieire negat Q este legat la intrarea primului bistabil. Determinai (desenai) prin cte stri separate trece circuitul, dac se presupune c starea iniial este 0000. 52. Schema numrtorului asincron cu 2 bistabile JK (front pozitiv/negativ) cu diagrama de semnale 53. Schema numrtorului asincron cu 2 bistabile D (front pozitiv/negativ) cu diagrama de semnale

Numrtoare
54. Desenai schema unui numrtor pe 4 bii, asincron, activ pe front negativ, realizat cu bistabile D. 55. Desenai schema unui divizor de frecven cu numrul 5 realizat cu un numrtor 74163, folosind intrrile de ncrcare DCBA i ieirea Carry.

56. Un numrtor 74162 care lucreaz pe frecvena de ceas fclk comand adresa unui decodificator BCD/zecimal. Determinai care este frecvena semnalului cules pe ieirea O6 a decodificatorului. 57. Realizai un numrtor de 8 bii folosind dou circuite 74163 legate n cascad. 58. Desenai schema unui divizor de frecven cu numrul 7 realizat cu un numrtor 74193 care numr napoi, folosind intrrile de ncrcare DCBA i ieirea Carry. 59. Un numrtor 74162 care lucreaz pe frecvena de ceas fclk comand cu ieirile pinii de adresa ai unui decodificator BCD/zecimal. Determinai care este frecvena semnalului cules pe ieirea O5 a decodificatorului. 60. Pentru un numrtor 74163 care are ieirea Carry conectat prin intermediul unui inversor la intrarea Load, iar pe intrri se aplic valoarea binar (0101), determinati cu ct este divizat semnalul de la ieirea Carry fa de frecvena semnalului de ceas. 61. Un numrtor 74162 care lucreaz pe frecvena de ceas fclk comand cu ieirile pinii de adres ai unui decodificator BCD/zecimal. Determinai care este frecvena semnalului cules pe ieirea O5 a decodificatorului. (licenta 2002) 62. Un numrtor 74162 care lucreaz pe frecvena de ceas fclk comand adresa unui decodificator BCD/zecimal. Determinai care este frecvena semnalului cules pe ieirea O6 a decodificatorului. 63. Realizai un numrtor de 8 bii folosind dou circuite 74163 legate n cascad. 64. Un numrtor 74162 care lucreaz pe frecvena de ceas fclk comand cu ieirile pinii de adres ai unui decodificator BCD/zecimal. Determinai care este frecvena semnalului cules pe ieirea O6 a decodificatorului. 65. Pentru un numrtor 74163 care are ieirea Carry conectata prin intermediul unui inversor la intrarea Load, iar pe intrri se aplic valoarea binar (1msb100), determinai cu ct este divizat semnalul de la ieirea Carry fa de frecvena semnalului de ceas. 66. Realizai un numrtor de 8 bii folosind dou circuite 74193 legate n cascad. 67. Realizai un numrtor de 8 bii folosind dou circuite 74192 legate n cascad. 68. Realizai un numrtor de 8 bii folosind dou circuite 74163 legate n cascad. 69. Pentru un numrtor 74163 care are ieirea Carry conectat prin intermediul unui inversor la intrarea Load, iar pe intrri se aplic valoarea binar (0msb110), determinai cu ct este divizat semnalul de la ieirea Carry fa de frecvena semnalului de ceas.

S-ar putea să vă placă și