Sunteți pe pagina 1din 3

UBB Facultatea de Fizic Laborator ELECTRONIC Lucrarea nr.

10

STUDIUL CIRCUITELOR LOGICE Partea a II-a

Scopul lucrrii nelegerea principiilor de funcionare a unor circuite logice combinaionale i secveniale de baz. Materiale necesare 1 generator de semnale de tact 2 formatoare de cuvinte logice pe 4 bii 4 MUX cu dou intrri 1 buffer de ieire 2 registre pe 4 bii 2 CBB-JK 4 pori I cu dou intrri 2 numrtoare MOD-16 2 display LED cu un digit plac de interconexiuni cabluri de conexiune Metodologia efecturii lucrrii (a) Multiplexarea Se realizeaz circuitul din figur. Se formeaz dou informaii diferite pe patru bii (nu neaprat cele din figur). Se aplic, pe rnd, un semnal de nivel logic 1 i apoi unul de nivel logic 0 la intrarea de selecie (comun pentru cele patru multiplexoare), se compar informaia de la ieire cu cele de la intrri i se concluzioneaz.

Prima informaie pe 4 bii

INTRARE DE SELECIE EA, EB A B A 4-BIT INPUT 0V 50:1 2:1 60:1 B ADAPTER/CLOCK INTRRI DE DATE 4-MUX 4-BIT OUTPUT B A B A 0

4-BIT INPUT

A doua informaie pe 4 bii

UBB Facultatea de Fizic Laborator ELECTRONIC Lucrarea nr. 10

(b) Transferul de date. Registrul de deplasare. (b1) Transferul serial. Se realizeaz circuitul din figur, care conine dou registre de deplasare coenctate n cascad (serie), prin conectarea ieirii ultimului circuit al primului registru la intrarea serial a celui de al doilea registru. Pentru ca funcionarea regitrilor n regim serial s fie corect, bornele M se conecteaz la 0 logic. Se introduce bit cu bit o informaie pe patru bii n primul registru (s spunem 1011). Introducerea se face prin intrarea serial. Procedura de introducere este urmtoarea: se stabilete nivelul logic al primului bit i se genereaz manual un semnal de tact. El se va regsi la ieirea primului CBB al primului multiplexor. Se procedeaz n mod similar pentru ceilali trei bii i apoi se fixeaz la 0 logic semnalul de intrare. Se genereaz succesiv patru semnale de tact i se observ evoluia informaiei. Se noteaz i se comenteaz cele observate.

REGISTRU DE DEPLASARE TRANSFER SERIAL


0 M M 0

0V 50:1 2:1 60:1 ADAPTER/CLOCK 4-BIT INPUT DS 4-BIT REGISTER DS 4-BIT REGISTER

(b2) Transferul paralel. Se realizeaz circuitul din figur, care conine un registru de deplasare coenctat astfel nct n el s fie introdus o informaie pe patru bii n cel mai scurt timp (toi biii informaionali sunt nscrii simultan). Pentru aceasta se conecteaz fiecare linie de intrare, reprezentnt informaia pe patru bii, la intrrile corespunztoare ale registrului. Pentru ca fincionarea n regim paralel s fie corect borna M se las neconectat exterior. Se conecteaz intrarea de semnal de tact a registrului la generatorul manual de semnale de nivel logic 0 sau 1.Se genereaz o informaie pe patru bii folosind comutatoarele de nivel logic. Se genereaz un singur semnal de tact i se observ strile ieirilor registrului. Se noteaz i se comenteaz cele observate.

TRANSFER PARALEL
0 M

0V 50:1 2:1 60:1 ADAPTER/CLOCK 4-BIT INPUT DS 4-BIT REGISTER

(c) Circuitul basculant bistabil JK.

0V 50:1 2:1 60:1 ADAPTER/CLOCK 4-BIT INPUT JK-FLIP-FLOP 4-BIT OUTPUT

UBB Facultatea de Fizic Laborator ELECTRONIC Lucrarea nr. 10

Dup realizarea circuitului din figur se construiete tabelul de adevr al circuitului basculant bistabil i se formlez propoziiile logice care s i descrie ntr-un mod ct mai corect funcionarea. (d) Numrtorul asincron. Decodarea informaiei. Pentru simplitate, folosind doar dou CBB-JK i patru pori I se construiete un numrtor binar pe doi bii (MOD-4), precum i circuitul de decodare a informaei binare. Acesta din urm este succedat de un buffer de ieire cu patru leduri pentru a observa mai lesnicios strile logice de la ieirea circuitului de decodare. Se conecteaz ieirea de 1 Hz a generatorului de semnal periodic la intrarea de tact a primului CBB. Se observ evoluia n timp a strilor logice de la ieirile numrtorului si de la cele ale decodorului i se face corelarea dintre ele. Daca dorii putei genera manual impulsurile de intrare i observarea se poate face mai lesnicios. NUMRTOR ASINCRON MOD-4

0V 50:1 2:1 60:1 ADAPTER/CLOCK

2
JK-FLIP-FLOP

JK-FLIP-FLOP

& & & &


4-BIT INPUT 4-AND 4-BIT OUTPUT

0 1 2 3 DECODER

(e) Conectarea n cascad a numrtoarelor. Se conectez n cascad (serie) dou numrrtoare MOD-16, conectnd ieirea ultimului CBB a primului numrtor la intrarea de numrare a celui de al doilea. Ieirile fiecrui numrtor sunt conectate la intrrile corespunztoare ale cte unui display cu un digit pentru a observa mai bine succesiunea de numrare i corespondena dintre reprezentrile binar i respectiv zecimal. Se conecteaz ieirea de 1 Hz a generatorului de semnal periodic la intrarea de numrare a primului numrtor. Se observ evoluia n timp a strilor ieirilor celor dou numrtoare i se concluzioneaz.

0 E E E E

0V 50:1 2:1 60:1 ADAPTER/CLOCK R 4-BIT COUNTER RBI RBO R 4-BIT COUNTER RBI RBO

LED DISPLAY

LED DISPLAY