Sunteți pe pagina 1din 4

SCAD Curs 8

11.12.2002

Convertoare analog numerice cu integrare n 4 pante Integrarea n 4 pante se utilizeaz pentru reducerea erorilor ce apar la integrarea n 2 pante. Erorile sunt datorate: Derivelor tensiunii de decalaj (offset) Curentul de polarizare a intrrilor Curentul de pierderi a condensatorului de integrare Primele 2 erori sunt pentru A.O. Principiul integrrii n 4 pante const n 2 procese de integrare n 2 pante a unor tensiuni de referin i a unei tensiuni de intrare. Schema bloc:

K2

Ui Uref 1

K1

C R _ + UI COMP

Uref 2

Dispozitiv de comand

fo Generator tact 409,6kHz

N1 (N1)

N2 (4N1)

N3 (N3)

N4 (NX)

UI

Uref2

K2 nckis

II

III

IV

t1

t2

t3 4N1t0

t4

t5 N3t0

t6 N t t7 X 0

1 - perioada impulsurilor de tact f0 =RC Etapa O: Dup inceperea conversiei k2 este deschis, k1 pe poziia Uref1, i tensiunea la ieirea integratorului ajunge la 0 la momentul t2. n acel moment N1= N2= N3= N4=0 t0=

Etapa I: K1 pe poziia 0V(mas), impulsurile de durat t0 sunt numrate de N1 care ajunge la capacitatea maxim i se anulaez la momentul t3 Numrtorul N2 contorizeaz impulsurile cu perioada t0 Etapa II: K1 pe poziia Uref1 , la momentul t3 cnd tensiunea de integrare UI devine 0 (la momentul t4 ) comparatorul comut pe K1pe poziia Ui ncepnd astfel etapa III. Etapa III: ncepe la t4 cnd K1 este pe poziia Ui, impulsurile cu durata t0 sunt aduse la N3. Cnd N2 a ajuns la valoarea maxim (4N1) K1 este comutat pe Uref1. momentul t5 ncepnd astfel etapa IV. Etapa IV: K1 pe poziia Uref1 , tensiunea la ieirea integratului UI devine 0 momentul t6 , comparatorul permite accesul impulsurilor t0 la intrarea numrtorului N4 i se nchide comutatorul K2. Momentul t7 este impus de numrtorul N3 i este sfritul conversiei (EOC = End Off Conversion). Rezult sfritul conversiei cnd impulsurile t0 sunt blocate la intrarea lui N4 care s-a oprit la NX care este rezultatul conversiei.
2

Formula final se bazeaz pe: U N N X = i 1 2 N1 + 3 U 2 ref 1 N X =K1 U i + K 2 U ref 1 2 exemple: N1 = 4352; U ref 2 =

N3 = 25600;

O condiie care se pune pentru rejecia perturbaiilor cu frecvena reelei se impune ca intervalul de integrare a tensiunii Ui s fie egal cu perioada reelei. Convertorul delta sigma Se bazeaz pe utilizarea unui convertor anlogic numeric ntr-o structur care funcioneaz n regim de supraeantionare i cuantizare diferenial cu scopul crererii rezoluiei prin reducerea de cuantizare. 90% din structura convertorului sunt circuite numerice care ofer urmtoarele avantaje: Creterea raportului performan pre. Creterea stabilitii Creterea fiabilitii Se folosesc n: Sisteme audio video performante Sisteme de achiziie de date pentru prelucrri complexe i de precizie Avantaj: - nu necesit filtre antialias complexe Dezavantaj: - nu permite multiplexarea semnalelor de intrare Convertor analog numeric cu supraeantionare
Sc CAN N bii Kfe Kfe fe FNTJ Decimator Se NS bii fe e

Ui

FNTJ filtru numeric trece jos 1 N S = N + log 2 k 2 unde: k = multiplu frecvenei de supraeantionare.
3

Pe acest principiu se realizeaz convertoarele delta sigma cu supraeantionare conform schemei urmtoare:
Modulator delta - sigma Ui + Integrator UC +Ur -Urr K Kfe UI COMP 1 bit Kfe fe CAN 1 bit FN Decimator NS bii fe

UC tensiune de corecie AD1879 covertor ( ) - Analog Devices de ordinul 5 Rezoluie de 18 bii Factor de supraeantionare k=64 Kfe = 3,072MHz fe max = 55kHz filtru cu rspuns finit la rspuns 4096 de coeficieni pe 22 bii

Ui <U r

4 Modulator delta - sigma

S-ar putea să vă placă și