Sunteți pe pagina 1din 5

(Abreviatura de Complementary Metal Oxide Semiconductor pronunciado see-moss en ingls). Tipo de tecnologa de semiconductores ampliamente usado.

Los semiconductores CMOS utilizan circuitos NMOS (polaridad negativa) y PMOS (polaridad positiva). Dado que slo un tipo de circuito est activo en un tiempo determinado, los chips CMOS requieren menos energa que los chips que usan slo un tipo de transistor. Esto los hace particularmente atractivos para el uso en dispositivos que usan bateras como notebooks.

Esta tecnologa lleva el nombre en ingls de Complementary Metal Oxide Semiconductor, y es mayormente conocido gracias a su acrnimo, CMOS, estando presente no solo en este campo de la informtica sino tambin en la fabricacin de los distintos Circuitos Electrnicos Integrados,

conocidos popularmente como Chip o Microchip. Este material de tipo Semiconductor (es decir, que dependiendo de ciertas condiciones permite o no el paso de energa elctrica) es el utilizado por excelencia en la fabricacin de los Procesadores, contando con dos circuitos que representan una doble polaridad: Por un lado el

polo Negativo (NMOS) y por otro lado su opuesto Positivo (PMOS) Su funcionamiento sigue la premisa fundamental del menor consumo energtico posible, logrado cuando solo uno de los circuitos est funcionando en un momento inespecfico, por lo que es apto para poder ser utilizado en Dispositivos con Bateras, y lgicamente en una amplia gama de Ordenadores Porttiles no tan sofisticados. La principal ventaja est, tal como hemos dicho, en que tiene un Bajo Consumo Elctrico, lo que genera una alta impedancia de entrada y

solamente contar con Corrientes Parsitas cuando est en estado de reposo, sin tener conexin directa con la fuente de donde proviene la corriente elctrica y la descarga a tierra. Si bien la tecnologa de fabricacin tiene un altsimo desarrollo, los circuitos CMOS son muy fciles de disear, adems de ser

perdurables y resistentes al ruido o la degradacin de seal, debido al metal que es utilizado en los circuitos y por contar con

una funcionalidad regenerativa. Como inconveniente encontramos que la velocidad de los CMOS es

ligeramente inferior respecto a la de otras tecnologas, adems de una vulnerabilidad al fenmeno conocido como Latch-Up, que consiste en una baja resistencia a la corriente elctrica que proviene de la Fuente de Alimentacin, lo que hace que lgicamente el dispositivo se destruya. Esto ha sido solucionado con el paso del tiempo con la incorporacin de mejores tcnicas de diseo, mejorando las conexiones tanto

de Alimentacin como de Masa que estn presentes en el CMOS, lo que tambin contribuye a la disminucin de las corrientes

parsitas anteriormente mencionadas.

desde mastermagazine http://www.mastermagazine.info/termino/4308.php#ixzz2H y9X638F

Emitter-coupled logic
Emitter Coupled Logic (lgica de emisores acoplados) pertenece a la familia de circuitos MSI implementada con tecnologa bipolar; es la ms rpida disponible dentro de los circuitos de tipo MSI.

Historia
Puertas con diseos ECL se han implementado hasta con tubos de vaco, y por supuesto con transistores discretos. Y la primera familia con diseo ECL, la ECL I, apareci en el ao 62 con las primeras familias de circuitos integrados. Ya en aquella poca se trataba de la familia ms rpida (un retardo de propagacin tpico de 8ns.), y tambin, era ya, la que ms disipaba. En la actualidad puede parecer que 8 ns es mucho cuando hay circuitos CMOS que con un consumo muy bajo (sobre todo esttico) superan con creces esta prestacin, pero en realidad la tecnologa ECL tambin ha evolucionado tanto en diseo como en fabricacin, y en la actualidad se consiguen retardos netamente inferiores al nanosegundo, con un consumo alto pero no desorbitado.

Introduccin
A pesar de su limitada utilizacin, se trata de unas de las familias lgicas de ms raigambre, y rancio abolengo, dentro de las tecnologas digitales. Incluso se podra decir que dentro de la electrnica en general, pues el par diferencial, en el que se basa la familia, domina ampliamente los circuitos integrados analgicos. Como familia bipolar que es, el margen de ruido no es bueno. En este caso no slo es reducido en margen a nivel bajo, sino que tambin lo es el margen a nivel alto. Esto es consecuencia de la reducida excursin lgica. Y la razn es que para conseguir velocidad deben variar poco los valores de tensin. El principio que gua a la familia es tratar de evitar a toda costa que los transistores que configuran el circuito entren en saturacin. Por lo que las conmutaciones sern entre corte (o casi corte) y conduccin. Por lo tanto siempre vamos a tener transistores conduciendo, con lo que el consumo es continuo. Es decir no slo hay picos de corriente en las transiciones, sino que siempre tendremos un consumo apreciable en el circuito. Por otro lado la presencia de corrientes significativas en el circuito en todo momento, hace que elfan-out sea bueno. Es la forma de lgica ms rpida, ya que los dispositivos activos se las arreglan para trabajar fuera de la saturacin. Tambin se hace aun mucho ms rpida haciendo que las variaciones de seal lgicas sean aun menores (Dt=800mV), eso hace que el tiempo de carga y descarga de C de carga y parasitas sean aun menores...

El circuito ECL se basa en el uso de un interruptor de direccin de corriente, que se puede construir con un par diferencial, que se polariza con un voltaje Vr y de corriente I cte ambos. la naturaleza diferencial del circuito lo hace menos suceptible a captar ruido. Existen 2 formas conocidas, la ECL 100k y la ECL 10K, la 100k es ms rpida pero consume mayor corriente.

Estructura

Circuito tpico de una puerta de la familia ECL 10,000 de Motorola.


La estructura ECL se basa en un par diferencial (Q1-Q2 y Q3) en el que una rama se conecta a una tensin de referencia, que determina el umbral ALTO / BAJO y la otra rama con n transistores en paralelo a las n entradas. Del diferencial se pueden obtiener simultneamente dos salidas con la salida y la salida negada y muy bajo jitter entre ellas. Estas salidas se llevan, finalmente, a sendos seguidores de emisor para proporcionar ganancia en corriente y el fan-outadecuado, que en muchos casos pueden alimentar lneas de 50 directamente. Es comn la presencia de pines de alimentacin separados para estos ltimos transistores ya que, a diferencia del par diferencial, su corriente varia con la seal si no estn los dos transistores conectados a impedancias iguales. Alimentndolos separadamente se evita que estas variaciones alcancen el par diferencial. Esta estructura produce simultneamente la salida OR /NOR: cualquier entrada a nivel alto provoca que el emisor de Q5 pase a nivel alto y el de Q6 a nivel alto. Por comparacin, la estructura TTL slo produce la funcinNAND.

A diferencia de otras tecnologas (TTL, NMOS, CMOS), la ECL se alimenta con el positivo (Vcc) conectado a masa, siendo la alimentacin entre 0 y -5'2V, habitualmente. Algunas familias permiten que VEE sea -5V, para compartir la alimentacin con circuitos TTL.

Aplicaciones
Adems de las familias lgicas ECL I, ECL II, ECL III, ECL10K y ECL100K, la tecnologa ECL se ha utilizando en circuitos LSI:

Matrices lgicas Memorias (Motorola, Fairchild) Microprocesadores (Motorola, F100 de Ferranti) Para mejorar las prestaciones de la tecnologa CMOS, la ECL se incorpora en ciertas funciones

crticas en circuitos CMOS, aumentando la velocidad, pero manteniendo bajo el consumo total.

S-ar putea să vă placă și