Sunteți pe pagina 1din 24

Instituto Tecnolgico de Saltillo.

Reporte de prcticas: Electrnica Digital.


Ing. Alejandro Bentez Gutirrez.
Jos Pedro Francisco Palomino Espinoza.

13

Reporte de prcticas: Electrnica Digital.

Practica 1.
Compruebe el funcionamiento de las compuertas lgicas. Material (C.I.): AND 74LS08 OR 74LS32 NOT 74LS04 NAND 74LS00 NOR 74LS02 XOR 74LS86 LED. REISTENCIAS DE 330 . FUENTE DE 5V.

AND: A 0 0 1 1 B 0 1 0 1

74LS08 X 0 0 0 1

Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la entrada B estn en "1".

OR: A 0 0 1 1 B 0 1 0 1

74LS32 X 0 1 1 1

Se puede ver claramente que la salida X es "1" (1 lgico, nivel alto) cuando la entrada A o la entrada B estn en "1". Jos Pedro Francisco Palomino Espinoza Pgina 1

Reporte de prcticas: Electrnica Digital.


NAND: A 0 0 1 1 B 0 1 0 1 X 1 1 1 0 74LS00

Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A como la entrada B estn en "1".

NOR: A 0 0 1 1 B 0 1 0 1

74LS02 X 1 0 0 0

Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la entrada B estn en "0".

XOR: A 0 0 1 1 B 0 1 0 1

74LS86 X 0 1 1 0

Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A es distinta a la B. NOT: 74LS04

A X
0 1 1 0

Jos Pedro Francisco Palomino Espinoza

Pgina 2

Reporte de prcticas: Electrnica Digital.


Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A est en "0" o en BAJA, mientras que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A est en "1" o en ALTA.

CONEXIONES DE LA PRCTICA: 74LS86 74LS00 74LS02

74LS32

74LS08

CONCLUSION:
CON ESTA PRACTICA SE OBSERVO EL COMPORTAMIENTO LOGICO DE LAS COMPUERTAS, CON ESTO PODEMOS COMENZAR A REALIZAR FUNCIONES LOGICAS, IMPLEMENTANDOLAS EN CIRCUITOS PARA ASI COMPRENDER EL ARREGLO QUE SE PUEDE HACER AL UTILIZAR DIFERENTES DE ELLAS.

Jos Pedro Francisco Palomino Espinoza

Pgina 3

Reporte de prcticas: Electrnica Digital. PRACTICA 2.


Hacer cada una de las compuertas (AND, OR, NAND, NOR Y XOR) con 4 entradas usando los circuitos integrados serie 74LS.

AND: 74LS08 A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 X 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1

Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A, B, C y D estn en "1".

Jos Pedro Francisco Palomino Espinoza

Pgina 4

Reporte de prcticas: Electrnica Digital.


OR: 74LS32 A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 X 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1

Se puede ver claramente que la salida X es "1" (1 lgico, nivel alto) cuando cualquiera de las entradas A, B, C o D estn en "1".

Jos Pedro Francisco Palomino Espinoza

Pgina 5

Reporte de prcticas: Electrnica Digital.

NAND: 74LS00 A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 X 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0

Se puede ver claramente que la salida X es "0" (0 lgico, nivel bajo) cuando todas las entradas A, B, C y D estn en "1".

Jos Pedro Francisco Palomino Espinoza

Pgina 6

Reporte de prcticas: Electrnica Digital.


NOR: 74LS02 A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 X 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

Se puede ver que la salida X es "1" (1 lgico, nivel ALTO) cuando todas las entradas A, B, C y D estn en "0".

Jos Pedro Francisco Palomino Espinoza

Pgina 7

Reporte de prcticas: Electrnica Digital.


XOR: 74LS86 A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 X 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0

Se observa que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entradas A, B, C y D son distintas entre ellas.

Conclusin: Esta prctica sirve para saber cmo utilizar completamente los circuitos integrados serie 74, los cuales no siempre cumplen con la cantidad de entradas necesarias para dichas aplicaciones, as que tenemos que buscar La forma de como conectarlas y as generar el nmero de entradas buscadas obteniendo el mismo funcionamiento de una compuerta lgica.

Jos Pedro Francisco Palomino Espinoza

Pgina 8

Reporte de prcticas: Electrnica Digital.


Practica 3. Universalidad de las Compuertas.
Realizar todas las compuertas lgicas usando solamente compuertas NAND Y NOR. Material: NAND 74LS00 NOR 74LS02 LED RESISTECIA DE 330 OHMS.

Universalidad de las Compuertas: NAND (SUMA DE PRODUCTOS)


*(~): NEGACION.

AND: F= ~(~(a b) ~(a b))

A 0 0 1 1

B 0 1 0 1

X 0 0 0 1

OR: F= ~(~(a a) ~(b b))

A 0 0 1 1

B X 0 0 1 1 0 1 1 1

Jos Pedro Francisco Palomino Espinoza

Pgina 9

Reporte de prcticas: Electrnica Digital.


NOT: F= ~(a a)

A X
0 1 1 0

NOR: F= ~(~(~(a a) ~(b b)) ~(~(a a) ~(b b)))

A 0 0 1 1

B 0 1 0 1

X 1 0 0 0

XOR: F=~(~(a ~(b b)) ~(~(a a) b))

A 0 0 1 1

B 0 1 0 1

X 0 1 1 0

NXOR: F=~(~(~(a ~(b b)) ~(~(a a) b)) ~(~(a ~(b b)) ~(~(a a) b)))

A 0 0 1 1

B 0 1 0 1

X 1 0 0 1

Jos Pedro Francisco Palomino Espinoza

Pgina 10

Reporte de prcticas: Electrnica Digital.


BUFFER: F= ~(~(a a) ~(a a))

A X
0 1 0 1

UNIVERSALIDAD DE COMPUERTAS: NOR (PRODUCTO DE SUMAS)

AND: F= ~(~(a + a) + ~(b + b))

A 0 0 1 1

B 0 1 0 1

X 0 0 0 1

OR: F=~(~(a + b) + ~(a + b))

A 0 0 1 1

B 0 1 0 1

X 0 1 1 1

NOT: F=~(a + a)

A X
0 1 1 0

Jos Pedro Francisco Palomino Espinoza

Pgina 11

Reporte de prcticas: Electrnica Digital.


NAND: F=~(~(~(a + a) + ~(b + b)) + ~(~(a + a) + ~(b + b)))

A 0 0 1 1

B 0 1 0 1

X 1 1 1 0

XOR: F=~(~(~(~(a + a) + b) + ~(a + ~(b + b))) + ~(~(~(a + a) + b) + ~(a + ~(b + b))))

A 0 0 1 1

B 0 1 0 1

X 0 1 1 0

NXOR: F=~(~(~(a + a) + b) + ~(a + ~(b + b)))

A 0 0 1 1

B 0 1 0 1

X 1 0 0 1

BUFFER: F=~(~(a + a) + ~(a + a))

A X
0 1 0 1

Jos Pedro Francisco Palomino Espinoza

Pgina 12

Reporte de prcticas: Electrnica Digital.

CONEXIONES: UNIVERSALIDAD: NAND

UNIVERSALIDAD: NOR

Jos Pedro Francisco Palomino Espinoza

Pgina 13

Reporte de prcticas: Electrnica Digital.


CONCLUSION: Estas compuertas se dicen que son universales ya que con cada una de las dos familias podemos realizar las funciones lgicas. Con esto se busca reducir al mnimo el nmero de C.I. utilizados al conectar una funcin; con esto se ahorrara espacio teniendo una conexin ms eficiente. Para reducir una suma de productos se usa la compuerta lgica NAND, y para reducir un producto de sumas se utiliza la compuerta lgica NOR.

Jos Pedro Francisco Palomino Espinoza

Pgina 14

Reporte de prcticas: Electrnica Digital. Practica 4.


Conectar la siguiente funcin; se conectara sin reducir la expresin y despus reduciendo la expresin usando algebra de booleana.

F= a ~b d + a ~b ~d
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 X 0 0 0 0 1 1 0 0

DESPUES DE UTILIZAR ALGEBRA BOOLEANA PARA REDUCIR LA EXPRESION, NOS QUEDA: F= a ~b d + a ~b ~d

= a ~b(d+~d) = a ~b a b X

0 0 0 0 1 0 1 0 1

1 1 0

Jos Pedro Francisco Palomino Espinoza

Pgina 15

Reporte de prcticas: Electrnica Digital.


Conexin

Conclusin:
Esta prctica nos ayuda a comenzar a armar nuestras propias funciones, reducindolas utilizando algebra booleana, para reducir el nmero de circuitos integrados al conectar el circuito, con esto ahorramos considerable espacio y hacemos ms eficiente nuestra funcin.

Jos Pedro Francisco Palomino Espinoza

Pgina 16

Reporte de prcticas: Electrnica Digital. Practica 5.


Conectar la siguiente funcin; se conectara sin reducir la expresin y despus reduciendo la expresin usando algebra de booleana. F=ABC+ A ~B(~(~A~C)) A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 X 0 0 0 0 1 1 0 1

DESPUES DE UTILIZAR ALGEBRA BOOLEANA PARA REDUCIR LA EXPRESION, NOS QUEDA: F=ABC+ A ~B(~(~A~C)) = ABC+ A ~B(~~A~~C) = ABC+ A ~B+A~B C =AC(B+~B)+ A ~B =A( C+ ~B) A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 X 0 0 0 0 1 1 0 1

Jos Pedro Francisco Palomino Espinoza

Pgina 17

Reporte de prcticas: Electrnica Digital.


CONEXION

Conclusion:
Esta prctica nos ayuda a comenzar a armar nuestras propias funciones, reducindolas utilizando algebra booleana, para reducir el nmero de circuitos integrados al conectar el circuito, con esto ahorramos considerable espacio y hacemos ms eficiente nuestra funcin. Cabe destacar que a veces se puede reducir ms la funcin, pero que es necesario observar el nmero de puertas lgicas resultantes en la ltima expresin, lo que se busca es reducir al mnimo el uso de distintos circuitos integrados.

Jos Pedro Francisco Palomino Espinoza

Pgina 18

Reporte de prcticas: Electrnica Digital. Practica 6. Decodificador BCD a 7 segmentos usando puertas lgicas.
Este circuito decodifica la entrada en BCD para presentar en un display de 7 segmentos el nmero de dicho cdigo como se muestra en el circuito, Siendo su tabla de verdad como sigue:
Decimal

0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15

A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

a 1 0 1 1 0 1 1 1 1 1 X x X x X x

b 1 1 1 1 1 0 0 1 1 1 x x x x x x

c 1 1 0 1 1 1 1 1 1 1 x x x x x x

d 1 0 1 1 0 1 1 1 0 1 x x x x x x

e 1 0 1 0 0 0 1 0 0 0 x x x x x x

f 1 0 0 0 1 1 1 0 0 1 x x x x x x

g 0 0 1 1 1 1 1 1 0 1 x X x X X X

Obtener cada una de las funciones utilizando mapas de karnaugh. Una vez obtenidas las funciones de cada segmento, proceder a armar el circuito para conectar el display.

Para segmento a:

C 1 1 A x 1 x 1 1 1 x x D 1 1 X x B

a= ~B ~D + C + B D + A

Jos Pedro Francisco Palomino Espinoza

Pgina 19

Reporte de prcticas: Electrnica Digital.


Para segmento b:

C 1 1 1 A x 1 x 1 1 1 x x D X x 1 B

b=~B + ~C ~D + C D

Para segmento c:

C 1 1 1 A x 1 1 x 1 1 1 x x D 1 X X B

c=~C + D + B

Para segmento d:

C 1 1 A x 1 x 1 x x D 1 1 1 X X B

d=~B ~D + ~B C + C ~D + B ~C D + A

Jos Pedro Francisco Palomino Espinoza

Pgina 20

Reporte de prcticas: Electrnica Digital.


Para segmento e: e=~B ~D + C ~D

C 1 1 1 A x 1 x x x D X X B

Para segmento f:

C 1 1 A x 1 1 X 1 x x D 1 X X B

f= ~C ~D + B ~C + B ~D + A

Para segment g:

C 1 1 1 x x D X X B

g=~B C + C ~D + B ~C + A

1 A x 1

1 X 1

Jos Pedro Francisco Palomino Espinoza

Pgina 21

Reporte de prcticas: Electrnica Digital.


Una vez teniendo las funciones para cada segmento construiremos el circuito, en este caso lo constru en base a puras compuertas NAND, para ver si poda reducir el nmero de circuitos integrados y ahorrar espacio.

Jos Pedro Francisco Palomino Espinoza

Pgina 22

Reporte de prcticas: Electrnica Digital. Conexiones.

Conclusin:
Con esta prctica aprendimos como crear una decodificador BCD, utilizando la lgica de las compuertas, asi bien implementamos mapas de karnaugh en la reduccin de funciones booleanas.

Jos Pedro Francisco Palomino Espinoza

Pgina 23