Sunteți pe pagina 1din 8

Circuite de Es antionare s i Memorare (Ret inere) (Sample and Hold)

I. NOT IUNI TEORETICE Simbolul utilizat n scheme pentru circuit de es antionare s i memorare s i formele de unda care i caracterizeaza funct ionarea ideala sunt date in figura 1.

Figura 1 Simbolul s i formele de unda caracteristice pentru circuitele S/H

n figura se indica s i init ialele cuvintelor din limba engleza , larg acceptate s i utilizate s i n literatura tehnica romneasca , cu care este nominalizat acest circuit: S de la SAMPLE (es antioneaza ) s i H de la HOLD (ret ine, memoreaza ). Un circuit S/H cunoas te doua moduri fundamentale de funct ionare, determinate de valoarea semnalului logic prezent pe intrarea de control (vezi figura 1.): - Intr-unul din ele - es antionare (SAMPLE) circuitul achizit ioneaza rapid (in mod ideal instantaneu) semnalul de la intrare, reproducndu-l fidel la ies ire. Semnalul de la ies ire urma res te (TRACK n limba engleza ) semnalul de la intrare. - ndata ce semnalul de control s i schimba valoarea, circuitul trece rapid (n mod ideal instantaneu) n cela lalt mod de lucru - memorare (HOLD) - oferind la ies ire valoarea pe care o avea semnalul de intrare n momentul tranzit iei comenzii din S n H. Rezulta , deci, ca un circuit S/H urma res te fidel semnalul analogic de la intrare, semnalul de ies ire "nghet nd" la o valoare instantanee a semnalului de la intrare corespunza toare momentului n care are loc tranzit ia semnalului de comanda . n mod curent, aceste circuite se ntlnesc sub denumirile (SAMPLE/HOLD)(S/H) s i TRACK/HOLD (T/H). Deci, n mod evident, cea de a doua denumire este corecta , ele se utilizeaza , totus i, amndoua . O funct ionare de tip S/H indica faptul ca durata comenzii de es antionare este foarte mica fat a de scara de timp a semnalului, n timp ce o funct ionare de tip T/H arata ca durata comenzii de es antionare este comparabila cu scara de timp a semnalului. Circuitele S/H s i ga sesc o larga aplicare n sistemele n care prelucrarea semnalelor este discontinua , avnd loc la intervale de timp egale, pe baza nivelului curent al semnalului. n acest fel nu se urma res te ntreaga variat ie a semnalului (ceea ce ar ncarca n mod nejustificat unitatea de prelucrare a datelor), ci numai segmente de durata finita (es antionare). Prelucrarea acestora

are loc n intervalul de timp care urmeaza es antiona rii, cel de memorare (sau ret inere), interval n care se poate face, de exemplu, o conversie analog-digitala a valorii es antionului pentru a realiza prelucrare numerica . Alte aplicat ii tipice sunt acelea n care semnale rapid variabile trebuie multiplexate s i transmise unui sistem de achizit ie de date. De asemenea, ca aplicat ii se pot enumera eliminarea vrfurilor tranzitorii (glitch n limba engleza ) de la ies irea unui convertor D/A, distribut ia datelor, detectarea extremelor pozitive s i negative ale unui semnal, ma surarea raportului a doua variabile mediate n timp ,etc. Schema de principiu a unui circuit S/H este data n figura 2.

Figura 2 Ilustrarea funct iona rii unui circuit S/H. Aceasta schema principiala reflecta esent a modului de funct ionare a unui circuit S/H. Aceasta este de fapt un comutator analogic care la comanda de es antionare preia valoarea instantanee a semnalului de la intrare s i o ret ine sub forma unei tensiuni de curent continuu memorata de o memorie analogica (un capacitor). Urma rind aceasta imagine rezulta cerint ele care se impun unui circuit S/H de calitate: - Capacitorul de memorare (C n figura 2) trebuie sa se ncarce s i sa ajunga la valoarea finala a tensiunii ct se poate de repede; fie ct mai mica - n etapa de memorare variat ia n timp a tensiunilor vO, vO/t trebuie sa posibil. Schema din figura 3. ra spunde acestor cerint e reducnd la minimum influent a pe care o exercita sursa de semnal s i sarcina.

Figura 3 Utilizarea a doua repetoare n schema de S/H.

Circuitul este relativ rapid, dar, datorita faptului ca cele doua amplificatoare lucreaza independent, erorile introduse de fiecare din ele se aduna . Daca precizia de urma rire la frecvent e joase este mai importanta dect viteza de lucru solut ia consta n a include n bucla de react ie ambele amplificatoare, ca n schema din figura 4.

Figura 4 Includerea celor doua AO n bucla de react ie. Din examinarea schemei se constata ca n pozit ia S a comutatorului vOvI indiferent de mne "neidealita tile" comutatorului analogic K. n pozit ia H a comutatorului K amplificatorul AO1 ra cu bucla deschisa , ies irea sa se satureaza , fapt care conduce la o reintrare lenta n regimul de es antionare. n regim de memorare (H) capacitorul C se descarca cu un curent

Ip

IA

IK o f f

IC

(1)

rii amplificatorului AO1, curentul rezidual al unde : IA este curentul de polarizare al intra comutatorului K n starea de blocare (KH) s i IC curentul de fuga al capacitorului. Presupunnd I=constant rezulta o viteza de variat ie a tensiunii memorate:

vO t

I C

Circuitul de es antionare/memorare studiat n aceasta lucrare are schema de principiu din figura 5 (comutatoarele sunt figurate n pozit ia corespunza toare es antiona rii - S).

Figura 5 Schema de principiu a circuitului S/H utilizata n lucrare n intervalul de es antionare comutatoarele K2 s i K3 sunt nchise, iar comutatorul K1 deschis. Amplificatorul operational AO2 lucreaza astfel ca repetor; la fel lucreaza s i amplificatorul bucla de react ie prin K2 s i AO2). Att AO1 ct s i AO2 trebuie sa aiba viteza AO1 care are nchisa maxima de variat ie a semnalului de la ies ire (slew rate) suficient de mare pentru a putea urma ri fronturile semnalului. De remarcat faptul ca viteza de nca rcare a capacitorului C1 poate fi limitata rcat prin K3. de valoarea maxima a curentului de ies ire a AO1. Capacitorul C2 este desca i AO2 sunt ideale s i se tine Daca se presupune ca amplificatoarele operat ionale AO1 s seama de faptul ca ele lucreaza n regim liniar rezulta ca :

vC

vo

vi

Cu alte cuvinte, n intervalul de es antionare ies irea reproduce identic intrarea. Abaterile de la relat ia (3) sunt date de neidealita tile AO (att statice ct s i dinamice). i K3 se deschid, iar comutatorul K1 se n intervalul de memorare comutatoarele K2 s nchide. ie globala se ntrerupe; amplificatorul Prin deschiderea comutatorului K2 bucla de react mne nsa cu bucla nchisa deoarece comutatorul K1 se nchide (n acest fel se evita AO1 ra saturarea ies irii AO1). s-a Memorarea se realizeaza cu ajutorul capacitorului C1. Avndu-se n vedere faptul ca urma rit realizarea unei memora ri ct mai bune fa ra a se face apel la amplificatoarele operat ionale cu curent i de polarizare ai intra rilor de valoare mica (de tip super-beta sau cu tranzistoare cu ia efect de cimp la intrare) trebuie redus termenul dat de IA n expresia curentului IP - vezi relat (1); curentul este minimizat prin realizarea comutatoarelor cu ajutorul unor tranzistoare cu efect toare a de cmp cu grila jonct iune de comutat ie, iar curentul IC prin alegerea corespunza rilor capacitorului C1. Modul n care se reduce efectul dat de curentul de polarizare al intra din figura 6; n intervalul de memorare n bucla de react ie a amplificatorului AO2 rezulta amplificatorului AO2 se introduce un capacitor C2 identic cu C1.

Figura 6 Mod de reducere a efectului dat de curentul de polarizare al AO2 din figura 5

S RII II. DESFA URAREA LUCRA Schema montajului de laborator este data n figura 7. Se identifica componentele s i localizarea lor pe cablaj. n cursul diferitelor determina ri se va respecta teorema es antiona rii care fie de cel put in de arata ca frecvent a semnalului de es antionare (a semnalului de control, vC) sa doua ori mai mare dect frecvent a celei mai mari armonice din spectrul semnalului es antionat. 1. Din potent iometrul P1 se regleaza ofsetul de tensiune al circuitului. , n acest scop circuitul S/H se pune n regim de es antionare, vC=0 (intrarea E/M la masa (se conecteaza pinul 1 cu pinul se conecteaza pinul 13 cu pinul 14). Intrarea vI se pune la masa surare se utilizeaza un un milivoltmetru de c.c. 2). Se urma res te anularea tensiunii vO; Pentru ma pinul 1 cu 2. Se es antioneaza un semnal sinusoidal ( Vi vv=2 V, f=100Hz, se conecteaza pinul 2) aplicnd la intrarea de control (se conecteaza pinul 13 cu pinul 6) un semnal TTL cu factorul de umplere 1:1 s i o frecvent a fe=2kHz. pinul 5 cu pinul 8), v13 Se vizualizeaza formele de unda ale tensiunilor v1 (se conecteaza (se conecteaza pinul 7 cu pinul 8), v12 (se conecteaza pinul 12 cu pinul 8), v11 (se conecteaza pinul 21 pinul 11 cu pinul 8) s i ale tensiunilor de colector ale tranzistoarelor Q4 (se conecteaza pinul 22 cu pinul 8). Se vor nota oscilogramele formelor de cu pinul 8) s i Q5 (se conecteaza semnal, la scara , n amplitudine s i timp. 3. Se repeta determina rile de la punctul II.2. modificnd frecvent a semnalului de la intrare toare a frecvent ei semnalului de es antionare. Se la fi=2KHz, alegindu-se o valoare corespunza vor explica diferent ele care apar ntre formele de semnal obt inute la punctele II.2. s i II.3. 4. Se determina curentul maxim de nca rcare al capacitorului de memorare. Circuitul se pinul 13 cu pinul 14). La intrare se aplica un pune n regim de es antionare (vC=0, se conecteaza pinul 1 cu semnal dreptunghiular (Vi vv=5V, fi=1kHz) cu factorul de umplere 1:1 (se conecteaza pinul 4). i amplitudinea semnalului de Cu ajutorul osciloscopului se ma soara durata frontului (tr) s Curentul de inca rcare se determina cu relat ia: la bornele condensatorului (V12 vv).

Figura 7 Schema montajului de laborator

Imax

C1

V12 v v tr

Valoarea obt inuta se compara cu valoarea maxima a curentului de ies ire a amplificatorului operat ional AO1 (Io max 2025mA) s i cu valoarea maxima a curentului prin tranzistorul cu efect de cimp (IDSS 50mA). Se va compara s i valoarea vitezei de variat ie a semnalului de ies ire (V12 vv/tr) cu viteza maxima de variat ie a semnalului de la ies irea AO (aproximativ de 0.5V/s). Se vizualizeaza tensiunea dintre cele doua intra ri ale AO1. Pentru aceasta se conecteaza unul dintre canalele osciloscopului la intrare (se conecteaza pinul 1 cu pinul 8) s i cela lat canal pinul 19 cu pinul 9). Se trece osciloscopul n regim de diferent a la ies irea lui AO2 (se conecteaza dintre canale (comutatoarele de "MODE" pe pozit iile "BOTH", "CH 2 INVERT" s i "ADD"). Se vor nota oscilogramele pentru frecvent a de intrare de 100Hz, 1kHZ s i 10kHZ. Similar se studiaza diferent a de tensiune dintre intra rile AO2. 6. Pentru determinarea curentului total de pierderi se aplica la intrare o tensiune continua pinul 1 cu pinul 3). Se conecteaza voltmetrul numeric la VI de aproximativ 5V (se conecteaza ies irea circuitului circuitului de es antionare s i memorare (se conecteaza pinul 10 cu pinul 11). Se trece din regim de es antionare n regim de memorare (de durata nedefinita ) la snd n gol intrarea de control (E/M) (pinul 13) care init ial era pusa la masa (conectat pinul 13 cu pinul 14). Se i se determina IP cronometreaza timpul t n care tensiunea vO scade cu o valoare vO=0.5V s utilizndu-se relat ia (2). 7. Se reia punctul 6 dupa ce se scoate din funct iune circuitul de reducere a efectului pinul 18 cu pinul curent ilor de polarizare prin scurtcircuitarea condensatorului C2 (se conecteaza 19). Se va determina curentul de polarizare al intra ri neinversoare a AO2. 8. n condit iile de la punctul 7 se va studia influent a inelului de garda prin conectarea i R18 la VEE (se conecteaza pinul 15 cu pinul 16). Cele doua rezistent e vor rezistent elor R17 s simula astfel efectul unor impurita ti conductoare apa rute n mod accidental pe cablaj. Se trece din regim de es antionare n regim de memorare (de durata nedefinita ) la snd n gol intrarea de control (E/M) (pinul 13) care init ial era pusa la masa (conectat pinul 13 cu pinul 14). Se va determina timpul de sca dere la juma tate a tensiunii de ies ire vO. pinul 17 cu pinul 20). Apoi se conecteaza inelul de garda la ies irea AO2 (se conecteaza Se reia ma sura toarea de la punctul 7. Se vor trage concluzii asupra eficient ei inelului de garda . RI III. NTREBA 1. Sa se estimeze gama de valori n care se poate plasa amplitudinea semnalului de la intrare pentru circuitul S/H din figura 7. 2. Sa se cerceteze stabilitatea circuitului S/H din figura 7 s tiind ca rezistent a comutatorului n stare de conduct ie este rds,on 100 ohmi. Se presupune P2 neglijabil (P2=0). 3. Ce factori impun valoarea maxima s i minima a capacitorului C1? 4. Indicat i ce fel de tip de condensator se poate utiliza pentru C1: electrolitic, cu tantal, cu policarbonat, cu aer, cu mica , cu polistiren, ceramic. Sa se justifice. 5. Care este valoarea absoluta minima a sursei VEE? i D3 ? 6. Ce rol au diodele D1, D2 s

7. Ce rol are rezistent a R5? Care sunt criteriile de determinare a valorii sale ? Circuitul poate funct iona s i n condit iile n care R5=0? 8. Sa se explice funct ia de translatare de nivel pe care o realizeaza tranzistoarele Q4, Q5 s i Q6. Sa se arate ca intrarea de comanda este compatibila cu nivele logice TTL. 9. ntre ce limite se poate regla din potent iometrul P1 tensiunea de ofset a circuitului S/H? ia (1) - conteaza numai 10. Presupunnd ca n expresia curentului de pierderi Ip - vezi relat curentul de polarizare al intra rilor amplificatorului 301. Sa se determine viteza de sca dere n timp a tensiunii n condit iile tipice s i n condit iile cele mai nefavorabile - n conformitate cu datele de i pentru cazul n care nu catalog - pentru cazul n care n schema este conectat capacitorul C2 s este conectat. ? Dat i 11. n regimul de memorare amplificatorul AO2 nu este cumva cu bucla deschisa o descriere a modului de funct ionare a circuitului din figura 6. n curent continuu s i n regim variabil la semnal mic. i K3 din figura 5. se putea face s i ca n figura 8. 12. Comanda comutatoarelor K1, K2 s

Figura 8 Alta varianta de comanda a comutatoarelor Ce modifica ri apar n funct ionarea circuitului ? Este necesar sa existe o anumita ordine i K3 la trecerile n ceea ce prives te succesiunea n timp a modificarii sta rii comutatoarelor K1, K2 s S->H s i H->S? 13. Referindu-ne la schema de alimentare din figura 7 sa se estimeze care este valoarea se compare cu rezultatul maxima a curentului pe care il poate da la ies ire amplificatorul AO1. Sa obt inut la punctul II.4. 14. Ce se modifica n circuitul din figura 7. daca se alimenteaza de la o singura sursa pozitiva ? Dar daca alimentarea se face de la o singura sursa negativa ? 15. Ce rol are potent iometrul P2? 16. Sa se estimeze driftul cu temperatura, n regimul de memorare a tensiunii Vo, pentru circuitul din figura 7. 17. Cum se manifesta interact iunea care apare ntre semnalul de comanda s i calea de semnal intrare-ies ire? Care sunt factorii care determina aceasta interact iune ? 18. Circuitul S/H din figura 7. este neinversor. Desenat i o schema de circuit S/H inversor. 19. Plecnd de la un circuit S/H s i un comparator, desenat i o schema de detector de vrf. 20. Desenat i o schema de distribut ie de date care sa se bazeze pe utilizarea unor circuite S/H.

S-ar putea să vă placă și