Documente Academic
Documente Profesional
Documente Cultură
lunes, 7 de octubre de 2013, 21:15 lunes, 7 de octubre de 2013, 21:54 38 minutos 34 segundos 7.5/10 18.8 de un mximo de 25 (75%)
Question1
Puntos: 1
En la fabricacin de circuitos integrados (CI) lgicos se utilizan diferentes tecnologas siendo las ms comunes TTL, CMOS, NMOS y ECL; cada una de ellas difiere en el tipo de circuito que emplea para efectuar la operacin lgica. El circuito bsico de la tecnologa CMOS, es:
Seleccione una respuesta. a. b. La Compuerta AND. El Inversor. Correcto. El inversor es el circuito lgico bsico de la tecnologa CMOS.
c. d. Correcto
Cuando en un Latch S-R es construido mediante la interconexin realimentada de compuertas lgicas NOR y se quiere poner un cero 0 a la salida, se debe tener en cuenta:
a.
Correcto. Para asegurar un cero lgico "0" a la salida en un Latch S-R construido mediante la realimentacin de compuertas NOR se debe poner la entrada R en "1" para que realice el Reset.
b.
Los dispositivos combinacionales comunes que funcionan como un selector de datos y que tiene 2n lneas de entrada de datos, n lneas entrada de control y una sola salida, se conocen con el nombre de:
Seleccione una respuesta. a. Multiplexores. Correcto. Los multiplexores son dispositivos combinacionales comunes que funcionan como un selector de datos y que tiene 2^n lneas de entrada de datos, n lneas entrada de control y una sola salida.
b. c. d. Correcto
Con el circuito lgico de la siguiente figura, donde se genera una salida Z activa en bajo, que se utiliza para activar circuitos integrados de la memoria de una microcomputadora, determine los valores de entrada que deben tomar las variables (R,S,T, U) para que se active la salida Z.
Z = Activa en bajo.
Seleccione una respuesta. a. Z se activa cuando R=1 y al menos una de las otras variables de entrada son 0 b. Z se activa cuando R=0 y al menos una de las otras variables de entrada son 1 c. Z se activa cuando R=1 y al menos una de las otras variables de entrada son 1 d. Z se activa cuando R=0 y al menos una de las otras variables de entrada son 0 Incorrecto Incorrecto. Se recomienda profundizar un poco ms sobre Simplificacin de circuitos.
Algunas de las caractersticas temporales de los biestables son el tiempo de propagacin, el tiempo de set-up (establecimiento), el tiempo de hold (mantenimiento) y la frecuencia de reloj. El siguiente enunciado: Tiempo mnimo que la entrada debe permanecer estable despus de la seal de reloj,corresponde a:
a. b. c. d. Incorrecto
Tiempo de hold (mantenimiento). Frecuencia mxima de reloj. Retardo de Propagacin. Tiempo de set-up (establecimiento). Incorrecto. Debe realizar las lecturas nuevamente para reforzar los conceptos.
El biestable tipo T tiene una sola entrada y es conocido como Toggle, sus principales caractersticas son:
Seleccione al menos una respuesta. a. La seal de salida no cambia Correcto. Las principales caractersticas del biestable T o Toggle son porque la seal de salida no cambia si la entrada est inactiva "0" y la seal de salida cambia si la entrada est activa en "1".
b.
si la entrada est activa 1. c. La seal de salida cambia si la Correcto. Las principales caractersticas del biestable T o Toggle son porque la seal de salida no cambia si la entrada est inactiva "0" y la seal de salida cambia si la entrada est activa en "1".
d. Correcto
Los
pasos
que
debemos
seguir
para
la
construccin de
los
circuitos
combinacionales
son
fundamentales para que el circuito al ser implementado funcione correctamente, el orden correcto es: A. Obtencin de tablas de verdad. B. Implementacin de las funciones lgicas. C. Montaje del circuito fsicamente.
Seleccione una respuesta. a. b. c. d. EDABC E A D B C DECBA DAEBC Correcto. Los pasos para la construccin de circuitos combinacionales son: Estudio de las especificaciones iniciales, obtencin de las tablas de verdad, simplificacin de las funciones booleanas, implementacin de las funciones lgicas y montaje del circuito fsicamente.
Correcto
El lenguaje de descripcin de hardware VHDL nos permite modelar y disear circuitos electrnicos digitales. El siguiente cdigo o algoritmo nos muestra el proceso de implementacin de un biestable JK activado por: library ieee; architecture archbiestJK of biestJK is begin p: process(clk,J,K,set,reset) begin if reset='1' then q<='0'; elsif set='1' then q<='1'; elsif clk'event and clk='1' then q<=d; end if; end process; end; Seleccione una respuesta. a. Implementacin y activacin de un biestable J-K por flanco
c. bajo. d.
de subida. Correcto
Correcto. EL cdigo o algoritmo en VHDL nos muestra la implementacin de un biestable J-K activado por flanco de subida.
Seleccione una respuesta. a. b. c. d. Correcto Q = 1 y se pone en estado de SET. Q = 0 y se pone en estado de Reset. Q = 0 y se pone en estado de Set. Q = 1 y se pone en estado de Reset.
Los dos tipos de memoria comnmente utilizados en la construccin e implementacin de circuitos lgicos son los Latches y los Flip-flops; algunas diferencias de los Latches con respecto a los Flip-flops son:
Seleccione al menos una respuesta. a. El Latch cambia de estado inmediatamente Correcto. Las seales de entrada controlan el estado del dispositivo y el latch cambia su estado inmediatamente segn la seal de entrada, son las principales diferencias entre los Latch y los Flip-flops. Incorrecto. Debe realizar las lecturas nuevamente para reforzar los conceptos.
b.
de reloj.
c. d. Parcialmente correcto
Tiene una seal de control llamado reloj. Las seales de entrada controlan el estado del
dispositivo.