Sunteți pe pagina 1din 11

TRABAJO DE SISTEMAS DIGITALES BASICOS ACTIVIDAD 6 TRABAJO COLABORATIVO 1 GRUPO: 201417_55

ENTREGAR A: ING. DIANA VICTORIA

PERTENECE A: Sergio luis rodriguez

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA CEAD DUITAMA 2013

INTRODUCCION

En este trabajo es importante tener en cuenta que vamos abordar temas importantes de la electrnica, veremos las compuertas lgicas, tablas de verdad, ecuaciones hechas con las compuertas, entre otras ms. . En la primera parte se explica mediante el simulador montado en un protoboard una compuerta AND de tres entradas y OR de cuarto entradas, entendiendo primero el concepto de funcionamiento de cada uno de ellos, simulando estados lgicos, posteriormente se representa un sumador con estas condiciones pero debido a fallas presentadas en el simulador esta teora no se logro plasmar ya que al realizar uniones en las compuertas NOT estas no la aceptaban, se verifico manualmente el estado de las compuertas al plasmarlas en el diagrama obteniendo resultados satisfactorios.

DESARROLLO DE LA PRCTICA

Compuerta AND de tres entradas

X = A*B*C

Compuerta OR de cuatro entradas

Tabla de verdad Diagrama Lgico

X=A+B+C+D SUMADOR

ENTRADAS

A3, A2, A1, A0

B3, B2, B1, B2

SALIDAS

C5, C4, C3, C2, C1

SOLO SUMADOR BINARIO CON COMPUERTAS AND, OR Y NOT.

Tabla bsica de un sumador

|A |B |S (Suma) |C (arrastre) | 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1

S= abc+abc+abc+abc

= c ( ab+ab)+c(ab+ab)

= c(a + b) +c (a + b)

= c + (a + b)

Cout = abc+ abc+ abc,+abc = ab + c (a + b)

A U1B

B 7404N U2A

2 7408N

6 U4A

7432N

U1C10 9

740U41ND

U3A 13 11 7408N

U3B

U5B

S U1A 1

74404N

3 U2B

7408N U2C

7404N 12

U3C

14

7408N

15 7432N

Entrada acarreo

7408N 7408N

U4B

7432N

out

SUMADOR 2

ENTRADAS , SALIDAS |C |A |B |S |C | |0 |0 |0 |0 |0 | |0 |0 |1 |1 |0 | |0 |1 |0 |1 |0 | |0 |1 |1 |0 |1 | |1 |0 |0 |1 |0 | |1 |0 |1 |0 |1 | |1 |1 |0 |0 |1 | |1 |1 |1 |1 |1 |

A' A' A A C' C' B' B B B' S = A B C + A B C + A B C + A B C. Este montaje lo realice en el simulador pero no funciono el realizar las uniones en la compuerta NOT OBSERVACION: Hay que empalmar cuatro sumadores sencillos e implementar el sumador completo. MULTIPLICADOR Como sabemos la multiplicacin de 2 nmeros binarios se hace por medio de sumas sucesivas y corrimientos, como lo muestra el siguiente ej: 1001 9

X 10 2 0000 1001 10010 18 Un multiplicador de 4x2 bits se realiza de la siguiente manera: A3 A2 A1 A0 Multiplicando A X B1 B0 Multiplicador B A3 B0 A2 B0 A1 B0 A0 B0 +++ A3 B1 A2 B1 A1 B1 A0 B1 C0 S4 S3 S2 S1 S0 Para realizar el circuito se necesitan 8 compuertas AND lo que equivale a 2 circuitos integrados SSI y 4 sumadores completos lo que equivale a 1 CI MSI. Salidas del multiplicador binario , Nmero a sumar X4, las cuales son las siguientes: X4 = S4S3S2S1 + C0 X3 = S4S3S2 + S4S3S2 + S4S2S1 + C0S3 X2 = C0S4S3S1 + S4S3 + S4S2 + C0S3S2S1 X1 = C0S4S3S1 + C0S4S3S2 + S4S3S2 + S3S2S1 + C0S3 X0 = 0 Las salidas XO se suman con el resultado del multiplicador. En el laboratorio se realiz el montaje en el protoboard del multiplicador binario el cual conlleva la suma binaria, no nos extendimos en el montaje del sumador y multiplicador binario de cuatro dgitos ya que se extendera a 8 protoboard aproximadamente.

A B C SALIDA

|0 |0 |0 |0 | |0 |0 |1 |0 | |0 |1 |0 |0 | |0 |1 |1 |0 | |1 |0 |0 |0 | |1 |0 |1 |0 | |1 |1 |0 |0 | |1 |1 |1 |1 | |A |B |C |D |SALIDA | |0 |0 |0 |0 |0 | |0 |0 |0 |1 |1 | |0 |0 |1 |0 |1 | |0 |0 |1 |1 |1 | |0 |1 |0 |0 |1 | |0 |1 |0 |1 |1 | |0 |1 |1 |0 |1 | |0 |1 |1 |1 |1 | |1 |0 |0 |0 |1 | |1 |0 |0 |1 |1 | |1 |0 |1 |0 |1 | |1 |0 |1 |1 |1 | |1 |1 |0 |0 |1 | |1 |1 |0 |1 |1 | |1 |1 |1 |0 |1 | |1 |1 |1 |1 |1 |

CONCLUSIONES

En casos donde se necesiten compuertas de varias entradas podemos partir de compuertas bsicas para realizar los montajes.

El simulador bsico empleado es una herramienta til de trabajo pero presenta ciertas debilidades

REFERENCIAS USADAS

MODULO DE SISTEMAS DIGITALES BASICOS

S-ar putea să vă placă și