Documente Academic
Documente Profesional
Documente Cultură
PCB
2014
PCB
El trazo de pistas de manera eficiente es una tarea compleja, requiere destreza y paciencia.
Gua de diseo de PCB con EAGLE by Hector Torres is licensed under a Creative Commons Reconocimiento-NoComercialCompartirIgual 4.0 Internacional License.
2014
PCB
TABLA DE CONTENIDOS
TARJETA DE CIRCUITO IMPRESO (PCB) ........................................................................... 3 DEFINICIONES GENERALES PARA EL PCB ............................................................................. 4 Esquemtico .................................................................................................................... 4 Boardfile Layout ........................................................................................................... 4 Pad en diseo .................................................................................................................. 5 Footprint Landpattern .................................................................................................. 5 Pad en el PCB ................................................................................................................... 5 Soldermask ...................................................................................................................... 6 Silkscreen ......................................................................................................................... 6 Stackup ............................................................................................................................ 6 Net - Seal ....................................................................................................................... 7 Via en diseo ................................................................................................................... 8 Via en PCB ....................................................................................................................... 8 Layer ................................................................................................................................ 9 REGLAS DE DISEO GENERALES ................................................................................... 10 ETAPAS DE DISEO DE UN PROYECTO .......................................................................... 12 DISEO DE UN PROYECTO ........................................................................................... 15 CREACIN DE BIBLIOTECAS ............................................................................................... 16 DISEO DEL DIAGRAMA ESQUEMATICO ........................................................................... 34 DISEO DEL BOARDFILE .................................................................................................... 40
2014
PCB
2014
PCB En la figura 1.1 se observa el diseo de un PCB en donde se pueden ver ambas capas de la tarjeta, en la mayora de los casos estaremos limitados a trabajar con una o dos capas de conexiones, pero hoy en da hay procesos de manufactura que permiten ms de 26 capas siendo 24 internas.
Esquemtico
El esquemtico o diagrama esquemtico, representa una visualizacin de las interconexiones de los elementos del circuito a realizar. Para los programas de diseo las conexiones se les conocen como Nets. Es recomendable realizar pruebas en una tarjeta de prototipos de ser posible para validar la funcionalidad del esquemtico, o hacer uso de software de simulacin como lo son aquellos derivados de SPICE.
Boardfile Layout
El Boarfile es el archivo en donde se realiza el diseo fsico de la tarjeta. El diseo de la misma se le conoce como Layout. Se puede observar en la figura 1.1 el boardfile, que es el archivo en general, el layout del boardfile es la manera en que se trazaron las seales o pistas en la tarjeta. Estos conceptos van de la mano. Cuanto se habla del archivo se hace referencia al boardfile y cuando se habla del diseo en particular se hace referencia al layout.
2014
PCB
Pad en diseo
El pad es la zona en la tarjeta o diseo de la misma donde se colocara el pin de algn componente, los pads suelen ser rectangulares para elementos de montaje superficial, y redondos para los componentes through-hole y vas. En el diseo el pad se suele representar de manera visual solamente como un elemento que parece ser que traspasa toda la PCB. En la figura 1.3 se observan algunos pads en diseo.
Figura 1.3. Pads para diferentes elementos (el pad se encuentra remarcado con las lneas diagonales).
Footprint Landpattern
El footprint es diseo de los pads para un elemento en particular, existen estndares para diferentes empaquetados, como lo son, SOIC, SSPO, TQFP, QFN, etc. para circuitos integrados o SOT-23, 1206, 0603, etc. para otros componentes. En las hojas de datos de los dispositivos o componentes electrnicos los fabricantes suelen poner las dimensiones de los componentes con lo que se puede generar un footprint o en su defecto tambin hay unos que incluyen el diseo recomendado del footprint. Se puede observar en la figura 1.3 que el circuito integrado del centro recae dentro de los pads que se pusieron ah para crear su footprint determinado para ese dispositivo. Ya que se manejan estndares ese footprint podra servir para todos los dispositivos que son del mismo empaquetado.
Pad en el PCB
En el PCB el pad es aquel elemento o segmento de cobre que conecta una net con un componente de montaje o de through-hole, as como conecta el barrel o centro de la via con la capa. Entre las caractersticas generales esta que los pads son el principal contacto entre las conexiones del PCB con el exterior a travs de los pads se sueldan los componentes de montaje superficial y through-hole. El soldermask es una capa que cubre todo el PCB menos los pads, para finalmente ser estaados.
2014
PCB
Silkscreen
Pads
Soldermask
Via
Figura 1.4. PCBs terminadas y fabricadas, se observan varias partes de las mismas.
Soldermask
El soldermask es la capa fsica semitransparente que cubre el PCB en las caras superior e inferior. El soldermask se pone sobre la PCB para evitar oxidacin del cobre. El soldermask recubre toda la cara de la PCB a excepcin de los pads y suele tener color verde, aunque puede ser de otros colores dependiendo del fabricante. En la mayora de los programas de diseo el soldermask viene de la mano con los pads ya que a menos que se especifique lo contrario este es un negativo de la capa de pads (visto los pads desde el punto de vista del PCB).
Silkscreen
El silkscreen es una capa de serigrafa que sirve como indicador sobre la PCB, se recomienda imprimir el nombre del componente, el valor del componente, as como el contorno del componente. Aqu se puede imprimir texto con informacin como la revisin, diseador, cdigo de barras, etiquetas, licencias, marca, institucin, entre otras cosas.
Stackup
El Stackup es la definicin de las caractersticas generales de la PCB a realizar, como anchos de trazas para seales diferenciales o single-ended, ancho de PCB, material del conductor, material del dielctrico o del ncleo (PCBs con mayor nmero de capas llevan un ncleo de material dielctrico rgido y capas de resina de dielctrico), entre otras caractersticas. Los programas de diseo de PCBs suelen tener opciones para declarar el stackup a pesar de que solo se recomienda hacerlo para tarjetas de alta velocidad y mayor a 4 capas. Para las PCBs de mltiples capas el
2014
PCB diseo del stackup se vuelve algo engorroso. La mayor cantidad de fabricantes tienen el servicio de disear el stackup con las caractersticas que el cliente desee.
Net - Seal
El concepto de Net es un concepto general para la seal a trazar sin importar desde que punto de vista se vea, ya sea en esquemtico o en layout, o si esta trazado el segmento de cobre o no. Una Net por definicin solo se limita a un segmento de una lnea de comunicacin, la misma est limitada por una conexin a un elemento sin importar si es pasivo o activo. El concepto resulta un poco abstracto por la carencia de una representacin fija. Net en esquemtico. Dentro de un diagrama esquemtico en la mayora de los programas y herramientas de diseo disponibles, la net, es limitada por un elemento activo o pasivo. La net tiene un nombre definido (ej. N$15, DATA_2, USB_R_P) por lo que no es indispensable realizar una conexin real o visual. Es posible etiquetar las nets y separar por segmentos el diagrama esquemtico. Rat Una Rat no es ms que una net en el boardfile que no se encuentra trazada por cobre. Una rat no tiene ancho ni un camino especifico. Es un vector que va de elemento a elemento y es definido por el software. El conjunto de rats que se encuentran en el boardfile antes de ser trazadas se le conoce como ratsnets. Traza El concepto ms importante y con mayor peso dentro de lo que es una net, es la traza de cobre. Al realizar el routeo o el trazo de cobre para realizar la conexin de 2 elementos es posible controlar una gran cantidad de aspectos electromagnticos y trminos de una PCB. La geomtrica y los espaciamientos con otras seales as como los materiales que se utilizan para el diseo y la fabricacin de la PCB definen aspectos que determinan la calidad final de la seal.
Figura 1.5. La misma Net representada en el diagrama esquemtico, como rat y como traza.
2014
PCB
Via en diseo
La va en el diseo se utiliza para transferir una traza o net entre diferentes capas, la misma tiene como parmetros de diseo el dimetro del pad y el dimetro de la perforacin o drill. En el diseo la via se limita a las transiciones de capa pero en el PCB fsico tambin se le conoce como via a la perforacin en los componentes through-hole.
Via en PCB
La va es comnmente utilizada en PCBs para montaje de componentes through-hole o para interconectar lneas de transmisin en capas diferentes. Tradicionalmente los efectos de las vas para tarjetas single-layer y multi-layer (una capa o varias capas) son despreciados para los casos de frecuencias menores a las decenas de Mhz, para casos en los que supere los 100 Mhz se requiere tomar en cuenta las reglas de diseo bajo la integridad de seal. Las vas consisten en un barrel, pad y antipad. El Barrel es un elemento en forma de tubo el cual es conductivo y llena las paredes de la perforacin. El Pad conecta cada extremo del barrel a la capa deseada de la PCB este a su vez puede conectarse a un trazo de cobre, a un plano o dejarse sin conectar. El Antipad es el espacio sin cobre entre el pad y algn otro segmento de cobre que no pertenezca a la seal del pad. Microvia PCBs de alta densidad multi-layer pueden tener microvias, las cuales pueden ser blind vias o burried vas. La Blind via se encuentra expuesta solo de un lado de la tarjeta, esta via suele conectar de una capa externa a una capa interna, es por esto su nombre de blind o ciego, ya que no se ve a travs de las capas externas, solo de una. La Burried via Conecta capas internas sin ser expuesta a la superficie, estas vas no tienen contacto con el exterior, representan an ms problemas de manufactura que la blind via, y solo se utilizan cuando son estrictamente necesarias. Castellated vias Las castellated vias es una caractersticas de las vias las cuales son posicionadas en la orilla de la PCB para que queden cortadas a la mitad, exponiendo el barril o barrel de la via para crear una perforacin parcial con el propsito de acoplar PCBs de manera lateral, o montar PCBs sobre otras a manera de circuito impreso. Este tipo de vas se utilizan como los pines de una PCB para hacer uso de la misma como si fuese un circuito integrado el cual se puede montar sobre otra PCB. Este tipo de vas se utilizan en gran medida en componentes de comunicacin inalmbrica, como mdulos de WiFi, Bluetooth, RF, GPRS, etc.
2014
PCB
2 1 3
Layer
Capa de diseo la cual corresponde a un proceso en la fabricacin del PCB. Las capas o layers de cobre se refieren a las capas que sern impresas en el PCB como trazas de cobre. Capas names, values, place corresponden a la serigrafa o silkscreen en el PCB. Existen capas de diseo que no se contemplan para la fabricacin, entre las que se encuentran docu, info que sirven de apoyo en el diseo. Las capas de drills, holes indican las coordenadas y dimetros de las perforaciones. La capa dimention define el borde y geometra de la tarjeta. El nombre de las capas cambia para diferentes programas de diseo, por lo que es recomendable ver los manuales de dichos programas.
2014
PCB
10
2014
PCB Asignar valores a todos los componentes de la tarjeta. Esto es altamente recomendable para la documentacin y anlisis del proyecto en general, tambin informar en el esquemtico si el componente no ser posicionado por el fabricante, esto se puede hacer a travs de alguna leyenda en el esquemtico o con el nombre ej. R5_NP. Mantener el trazo de las seales con ngulos de 45, los ngulos rectos de 90 generan ms ruido en la seal. Podran trazarse las seales con curvas pero esto aade un mayor grado de trabajo en la tarjeta. En caso de utilizar ms de una capa, tratar de mantener una para las seales de GND en donde estas se trazan hasta el ltimo con la intencin de mantener todas las seales en la capa inferior. Tomar en cuenta el ancho de las seales para el diseo. Si por la seal pasara una seal lgica de comunicacin, I2C, SPI, UART, USB, el ancho de la seal puede ser el mnimo determinado por las limitaciones de diseo (suponiendo que para este caso sea mayor a 0.010 pulgadas). Para el caso de seales de potencia como en el caso de relevadores, transistores, buffers, controladores de motores, las seales que salen de esos dispositivos se recomienda cambiar el ancho de las seales (aproximadamente 0.020 a 0.050 pulgadas).
11
2014
PCB
12
2014
PCB
6. Realizar una lista de componentes tomando principal inters en el aspecto fsico del mismo. En el aspecto fsico se refiere al empaquetado a utilizar para elementos pasivos (ej. 0603, 0805, 1206, etc) y elementos activos (QFN, TQFT, DIP, SOIC, SSOP). El diseador puede definir los tamaos de los dispositivos dependiendo de los requerimientos de potencia, espacio, manufactura, etc. que se tengan en el diseo del proyecto. 7. Tomar en cuenta las caractersticas elctricas de los elementos, voltaje y corriente mximas, disipacin de potencia, etc. Es necesario ver si los elementos que estamos utilizando van a soportar las corrientes que se puedan presentar, o a las temperaturas a las que se sometern. Principal atencin con esto ya que existen dispositivos como los microcontroladores que estn limitados a solo unidades de miliampers para cada pin y solo un par de cientos de miliampers para todo el dispositivo. 8. Revisar la biblioteca principal de dispositivos para verificar la existencia de los elementos a utilizar en el proyecto. Para el EAGLE da la opcin de filtrar por componentes de montaje y adems cualquier bsqueda se puede realizar con un comodn en el texto que es el asterisco, por lo que una bsqueda de un LED puede entregar una cantidad de resultados menor que una bsqueda de LED*. 9. Si la biblioteca tiene los elementos es recomendable realizar una lista de los elementos a utilizar, si no, identificar cules van a ser necesario crear o cuales se pueden sustituir por otros elementos, por ejemplo, un transistor NPN especifico, puede ser sustituido por otro con la misma distribucin de pines, o alguna tarjeta externa puede ser sustituida por una tira de pines en el diseo. 10. Si la biblioteca no tiene el componente que el proyecto requiere es necesario crear el dispositivo a utilizar, creando el smbolo y el footprint (landpattern). En caso de ser necesario ms adelante se describe como realizar esto a travs del EAGLE. 11. Iniciar poniendo todos los elementos que se vayan a utilizar en el PCB (a excepcin de que el proyecto sea demasiado grande, es necesario agrupar los elementos respecto al diagrama a bloques realizado). 12. Una vez colocado los elementos a utilizar, comenzar a realizar la conexin de los elementos en el esquemtico y asignarles nombres a las nets. Recordando siempre visualizar el nombre de la net.
13. Una vez conectado el segmento que se requiere trazar, o de ser posible haber conectado todo el circuito, pasar a la ventana de la tarjeta para visualizar el archivo boardfile. Mas
13
2014
PCB adelante en la etapa de diseo se mencionan algunas actividades generales para optimizar un poco el esquemtico entre las cuales se encuentran mostrar los valores de los elementos, organizar el esquemtico y sus etiquetas, etc. 14. Si ya todos los elementos fueron insertados de manera previa, los mismos estarn alineados sobre la cuadricula o grid de 50 mils. Por lo que ya no tendremos que volver a insertar componentes, en caso de requerirlo, regresar al esquemtico e insertarlos. 15. Comenzar a posicionar los elementos (mantener el grid de 50/25 mils) como mejor convenga para el trazo de la nets, recordando siempre dar prioridad a las nets con ms restricciones de diseo. Para realizar esto basarse en las rats que aparecen en el boardfile. 16. 10- Una vez posicionado los dispositivos se puede bajar el grid (50/25 a 25/12.5 mils) aunque se recomienda para primeros diseos mantenerlo en el valor default. 17. Seleccionamos el ancho de la traza que vayamos a utilizar. Esto depende en gran medida de las restricciones que tiene la seal, as como de las limitaciones mecnicas del mtodo de fabricacin a utilizar. Este paso es necesario hacerlo cada que se requiera un cambio del grosor de la traza (ej. Con las Nets de GND suelen tomarse valores ms anchos, especialmente si hay elementos que consuman ms de 1W). 18. Comenzar a trazar la Nets, tomando en cuenta la direccin de la misma, esto lo podemos ver gracias a las rats. Recordando realizar trazos a 45 solamente. 19. Iterar los pasos 11 al 18 segn sea conveniente por cualquier cambio que se haya realizado en esquemtico o por que se requiera seguir otro camino de traza. 20. Una vez terminado es recomendable posicionar planos de GND (y de VCC si se puede) esto se hace seleccionando primero el espaciamiento entre las seales y el plano, con el comando isolate, un valor recomendado es mantenerlo arriba de los 12 mils. 21. Es recomendable darle una inspeccin visual al diseo, filtrando por capas (ej. Visualizar solo capas Top, Pads, Vias solamente, o visualizar solo la capa Unruted). 22. Antes de finalizar, es indispensable correr el DRC (Design Rule Check) antes de generar los archivos de fabricacin.
14
2014
PCB
DISEO DE UN PROYECTO
A manera de aplicar los pasos previamente mencionados se realizara una PCB de ejemplo, la cual consiste en un microcontrolador de la familia de Microchip PIC con algunos componentes del sistema mnimo y una conexin USB. Para este caso usaremos un dispositivo (smbolo y footprint) en EAGLE creado por nosotros. En cuanto a la idea general del proyecto quedara como el siguiente diagrama a bloques descrito en la figura 1, en donde se puede observar que ya se tiene definido un tamao y una serie de puertos que se utilizaran para futuros proyectos y/o que se necesitan para alguna aplicacin en especfica. Es necesario tambin para este punto haber definido de una manera muy general que tipo de elementos pasivos y activos sern utilizados as como las capas que se requieren.
Analgicos
REQUERIMIENTOS: Max: 10x5 cm Capas: 2 Componentes: SMT
Digitales
USB
Figura 4.1. Diagrama a bloques del proyecto.
El dispositivo consta de un microcontrolador PIC18F2550 y su sistema mnimo de componentes (ver la hoja de datos para ms informacin) as como el conector USB y una fila de conectores hembra. Como se observa en los requerimientos necesita ser de mximo 5x10 cm y tener un numero de capas de cobre menor de 2, as como usar componentes de montaje superficial (para este caso los pines se usaran como through hole). El dispositivo est planeado para que sea til en un proyecto donde se requiere adquirir datos de algn sensor analgico o digital (temperatura, humedad, presin) y visualizarlo en la computadora a travs del puerto USB. Se utiliza solamente el conector USB conectado al microcontrolador y las entradas analgicas y pines digitales se mandan a conectores estndar de 2.54 mm de espaciamiento. El diseo presentado es un diseo didctico y no cumple con ciertas normas por lo que se utilizara solo como prototipo, es recomendable que una tarjeta como estas lleve un circuito de proteccin o fusible, asi como la posibilidad de utilizar alguna fuente externa para no usar solamente la energa proveniente del puerto USB de nuestra computadora.
15
2014
PCB
Como el propsito de esta gua no es de ver mtodos de simulacin o realizar el prototipo real, saltaremos el paso nmero 2. La lista de componentes para el dispositivo es la siguiente, ntese que se agreg la columna del tipo de empaquetado, la misma lista puede cambiar dependiendo los requerimientos del proyecto, pero se recomienda trabajar con una similar para proyectos de menos de 25 elementos. Es necesario reiterar que la siguiente lista es solo de planeacin ya que los programas CAD de diseo de PCBs generan una lista de elementos con mayor cantidad de detalle, esta lista es tambin conocida como BOM (Bill of Materials).
Tabla 4.1. Lista de materiales a utilizar.
CREACIN DE BIBLIOTECAS
Asumiendo que las bibliotecas del software que se est utilizando (en este caso Eagle), no incluya el dispositivo que necesitamos es necesario disearlo. Para eso como primera etapa vamos a descargar la hoja de datos del dispositivo, y vamos a buscar el footprint o dimensiones del empaquetado que vamos a utilizar, en este caso el SOIC. La gran mayora de dispositivos electrnicos tienen las medidas fsicas del componente y/o el footprint recomendado para ser implementado en el diseo del PCB en la hoja de datos. En la figura 2 se muestra el diseo del empaquetado fsico para el dispositivo a realizar. Primero que nada se identifican las unidades de medida, para este caso tenemos pulgadas y milmetros, en este ejemplo nos basaremos en las pulgadas. Una vez detectada la unidad de medida el segundo paso es identificar las dimensiones que ms nos interesan para el diseo de la PCB. Las medidas ms importantes son E y E1 para la separacin entre los pads de un lado del circuito con el otro, B la cual nos da una idea de que tan ancho debe ser el pad, usualmente un poco ms que el ancho del pin, L que da una idea de la superficie de contacto del pin con el pad, y por ultimo p que nos dar el pitch o distancia de centro a centro del pad.
16
2014
PCB
Con las medidas previamente mencionadas es posible disear un patrn de pads para el circuito integrado. Para hacer esto en el programa vamos a File-New-Library como se muestra a continuacin en la figura 3.
17
2014
PCB
En la ventana que aparece tendr en el men de herramientas los siguientes 3 botones que se muestran en la figura 4:
En donde corresponden en orden de aparicin a: Device: Este botn corresponde a la edicin del dispositivo general, es la unin del smbolo y del empaquetado, y aqu se define la relacin que tendrn los pads del empaquetado con las conexiones del smbolo. Package: Esta instruccin sirve para habilitar la ventana de diseo del empaquetado del circuito, se refiere al diseo del footprint en donde se montara el circuito en el PCB. Para este proceso es necesario buscar en la hoja de datos las dimensiones fsicas del dispositivo. Symbol: Esta instruccin sirve para habilitar la ventana de diseo del smbolo del circuito, el diseo de este no est limitado con muchas restricciones por lo que podemos agregar o descartar pines as como agruparlos para representar mejor el dispositivo en el esquemtico. Para comenzar se diseara el smbolo, para esto, es necesario conocer el nombre de los pines, si no se tienen a la mano, es recomendable recurrir a la hoja de datos para observar cmo es que estn distribuidos los pines con los nombres asignados por el fabricante.
18
2014
PCB
Para comenzar se presiona en el botn de symbol y se le asigna el nombre que corresponda al smbolo, para este caso se pondr la matricula del circuito y le damos clic en ok. Para el diseo de otros dispositivos el symbol puede llevar el nombre de DIODE, RES, o algo ms genrico, ya que es ms fcil identificarlos de esa manera o incluso reutilizarlos para otros dispositivos.
Con la herramienta Wire se traza un rectngulo (no importa el tamao se puede ajustar despus). El rectngulo servir como una representacin del cuerpo principal del circuito. Se recomienda trazar el cuadro alrededor del centro marcado por una cruz, ya que este identificara el centro del smbolo una vez se pase al diseo del dispositivo. Al presionar el botn derecho del mouse el tipo de traza cambiara, lo que resulta muy prctico para diseo de smbolos irregulares.
19
2014
PCB
Figura 4.7. Diseo del rectngulo de referencia para el smbolo. Una vez realizado el rectngulo, se insertan los 28 pines necesarios para el dispositivo. Se selecciona la herramienta de Pin (se puede observar en la parte inferior izquierda en la figura 7). Se insertan los pines en el diseo del smbolo a gusto del diseador, es recomendable que la punta que no es entrada/salida marcada como una lnea roja, este en contacto con el recuadro previamente realizado. Como recomendacin general se recomienda ir insertando los pines respecto a la numeracin del fabricante ej. En este caso se insertaron los pines de la parte superior izquierda primero para terminar con la parte superior derecha como se muestra en la figura 8. Una vez se hayan insertado los pines, se toma la herramienta Select y se selecciona la mitad del dispositivo, tomando todos los pines de un solo lado, posteriormente se toma la herramienta Move y se le da clic derecho sobre cualquier espacio libre en el diseo y se selecciona Move Group esto nos ayuda a darle forma al dispositivo, de igual manera es posible mover elementos de manera independiente.
20
2014
Figura 4.8. Insertar pines al diseo y realizar arreglos del smbolo.
PCB
Para asignar una leyenda de los nombre de los pines al smbolo es necesario nombrar cada pin. Se toma la herramienta Name y al darle clic en cada pin se asignara un nombre al mismo. El nombre puede depender del diseo, y puede ser cualquiera que el diseador recomiende apropiado, se recomienda mantener los nombres lo ms similar a la hoja de datos como sea posible.
Se observa en la figura 10 cmo se realizaron algunos cambios en la estructura general del diseo final as como cabe sealara dos puntos importantes: Los pines se movieron de lugar despus de haber sido colocados, por lo que el nmero de pin se mantiene ej. El pin VDD es el 1, el pin VUSB es el 14. Para los circuitos integrados o dispositivos que tengan ms de un pin asignado a una misma conexin como en este caso el pin GND es necesario asignar un smbolo de @ para indicar que es la misma conexin, el arroba va previo a un nmero que incrementa segn los pines, ej. GND@1, GND@2, etc.
Se asignan las etiquetas para nombre y valor del dispositivo, para hacer esto se selecciona la herramienta de texto marcada por un icono con una T, y se escribe el texto >NAME y se
21
2014
PCB cambia la capa a 95 Names y se inserta, se aplica igual para >VAULE en la capa 96 Values, como se observa en la figura 11.
El smbolo est terminado, se recomienda guardar el mismo. Dado que esta biblioteca es nueva preguntara donde se requiere guardar y con qu nombre. Es recomendable guardar la biblioteca en una carpeta aparte as como guardar las revisiones de la misma. Para este caso particular se guardara en el directorio de las dems bibliotecas de EAGLE.
Se prosigue a trabajar en el diseo del footprint para el empaquetado del dispositivo. Se selecciona el botn de Package para que el programa habilite la ventana de diseo de footprints, se inserta el nombre y se le da clic en ok. Primero que nada es necesario definir el Grid que se va a utilizar as como preferentemente seleccionar Display: on y Style: Lines en la herramienta Grid como se puede observar en las figuras 13 y 14. Se recomienda mantener los valores default a menos de que se requiera realizar cambios manuales al diseo.
22
2014
PCB
Antes de comenzar es necesario tener en cuenta el tamao del pin, haciendo referencia a la figura 2 en done se observa las medidas para el ancho estn definidas por B, el largo est definido por (E-E1)/2 y la separacin entre los pines es de centro a centro de p. y de hilera de pines izquierda a derecha de centro a centro es E1 mas la mitad de lo largo del pin de cada lado. Para crear el pad donde se posicionaran los pines de manera individual se selecciona la herramienta Change que se aprecia como una llave de tuercas y se selecciona SMD, se seleccionan los tres elementos para definir el tamao del pin y se introduce el valor de 0.022 x 0.080. Cabe destacar que es un valor sugerido ntese que no corresponde exactamente con los valores de los pines, footprint es un poco ms ancho y considerablemente ms largo, esto para facilitar el poner los dispositivos de montaje en la tarjeta.
23
2014
PCB
Figura 4.15. Cambio a un pad con tamao especifico. Una vez se tiene definido el tamao del pad, hay varias formas de posicionar los mismo, la ms comn es cambiando el grid al espaciamiento entre pin y pin correspondiente a p y poner los pines de manera manual, lamentablemente el grid nos limita a trabajar con los dos ejes con el mismo espaciamiento y se vuelve algo engorroso, a pesar de que con ms practica puede ser una opcin ms rpida. Para este caso se tomara en cuenta la posibilidad de introducir comando a travs del programa, lo que se busca es encontrar los centros de cada uno de los pads respecto al centro del dispositivo para insertar los pads de manera de coordenadas.
24
2014
PCB
Figura 4.16. Funciones para obtener las medidas de los centros de pads respecto al centro del dispositivo.
Como se muestra en la figura 16, se observa qu relacin hay entre la distancia entre pines, la geometra de los mismos y el nmero de pines, en donde es posible obtener una tabla como la que se muestra a continuacin que relacione el centro de cada pad con el centro del dispositivo. En la tabla inferior se puede observar que solamente se est cambiando para un eje el nmero del pin (1, 2, 3 14) y para el otro eje el signo (+ o -).
Tabla 4.2. Funcin para encontrar las coordenadas del centro de cada pin respecto al centro del dispositivo.
Izquierda
(0.050/2)+(0.050*(7-1)) (0.050/2)+(0.050*(7-2)) (0.050/2)+(0.050*(7-3)) (0.050/2)+(0.050*(7-4)) (0.050/2)+(0.050*(7-5)) (0.050/2)+(0.050*(7-6)) (0.050/2)+(0.050*(7-7)) (0.050/2)+(0.050*(7-8)) (0.050/2)+(0.050*(7-9)) (0.050/2)+(0.050*(7-10)) (0.050/2)+(0.050*(7-11)) (0.050/2)+(0.050*(7-12)) (0.050/2)+(0.050*(7-13)) (0.050/2)+(0.050*(7-14)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2)) -((0.295/2)+(0.08/2))
Derecha
(0.050/2)+(0.050*(7-1)) (0.050/2)+(0.050*(7-2)) (0.050/2)+(0.050*(7-3)) (0.050/2)+(0.050*(7-4)) (0.050/2)+(0.050*(7-5)) (0.050/2)+(0.050*(7-6)) (0.050/2)+(0.050*(7-7)) (0.050/2)+(0.050*(7-8)) (0.050/2)+(0.050*(7-9)) (0.050/2)+(0.050*(7-10)) (0.050/2)+(0.050*(7-11)) (0.050/2)+(0.050*(7-12)) (0.050/2)+(0.050*(7-13)) (0.050/2)+(0.050*(7-14)) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2) (0.295/2)+(0.08/2)
A continuacin se presenta la tabla resuelta, la cual est en valores de pulgadas, la misma tabla se puede hacer en milmetros.
Abajo
Arriba
25
2014
Tabla 4.3. Solucin para la tabla 2, ejes coordenados para cada pin. 0.3250 -0,1875 0.3250 0,1875 0.2750 -0,1875 0.2750 0,1875 0.2250 -0,1875 0.2250 0,1875 0.1750 -0,1875 0.1750 0,1875 0.1250 -0,1875 0.1250 0,1875 0.0750 -0,1875 0.0750 0,1875 0.0250 -0,1875 0.0250 0,1875 -0.0250 -0,1875 -0.0250 0,1875 -0.0750 -0,1875 -0.0750 0,1875 -0.1250 -0,1875 -0.1250 0,1875 -0.1750 -0,1875 -0.1750 0,1875 -0.2250 -0,1875 -0.2250 0,1875 -0.2750 -0,1875 -0.2750 0,1875 -0.3250 -0,1875 -0.3250 0,1875
PCB
Cabe destacar, que la agrupacin de los datos en la tabla se realiza conforme al acomodo de los pines, esto no es necesario pero ayuda a no generar confusiones futuras. La nomenclatura a utilizar en las instrucciones de EAGLE es la siguiente:
(-0.1875 0.3250) (-0.1875 0.2750) (-0.1875 0.2250) (-0.1875 0.1750) (-0.1875 0.1250) (-0.1875 0.0750) (-0.1875 0.0250) (-0.1875 -0.0250) (-0.1875 -0.0750) (-0.1875 -0.1250) (-0.1875 -0.1750) (-0.1875 -0.2250) (-0.1875 -0.2750) (-0.1875 -0.3250) (0.1875 -0.3250) (0.1875 -0.2750) (0.1875 -0.2250) (0.1875 -0.1750)(0.1875 -0.1250) (0.1875 -0.0750) (0.1875 -0.0250) (0.1875 0.0250) (0.1875 0.0750)(0.1875 0.1250) (0.1875 0.1750) (0.1875 0.2250) (0.1875 0.2750) (0.1875 0.3250) Para poder insertar lo pads con las instrucciones previas, damos clic en la herramienta SMD la cual nos selecciona el pad con el tamao que previamente habamos configurado, escribimos la instruccin y se le da enter. Automticamente el sistema posiciona los pads en las coordenadas introducidas como se observa en la siguiente figura.
26
2014
PCB
Se aplica la misma lgica para dibujar el outline o contorno del dispositivo, en este caso solo se necesitan los 4 puntos extremos del dispositivo. Hay que resaltar la necesidad de escribir los puntos en el diseo alrededor ya que si se ponen de manera aleatoria el resultado no ser un rectngulo. Como se observa en el desarrollo en la parte inferior coordenadas a obtener son las mismas solo que con los cambios de signo correspondientes a la posicin (arriba-izquierda, abajoizquierda, abajo-derecha, arriba-derecha). E1*D 0.295*0.704 (-0.295/2 0.704/2) (0.295/2 0.704/2) (0.295/2 -0.704/2) (-0.295/2 -0.704/2) (-0.1475 0.352) (0.1475 0.352) (0.1475 -0.352) (-0.1475 -0.352)
27
2014
PCB
Por ltimo se realizara la misma dinmica para dibujar los pines como referencia de diseo, cabe destacar que para el proceso de fabricacin este siguiente paso no se ver reflejado de ninguna manera, solamente es como referencia de diseo pero se recomienda realizar este ltimo paso. Vamos a extraer las dimensiones de los pines y generar un rectngulo con la instruccin Rect el cual se dibujara sobre diseo. Vamos a tomar el diseo con el centro del pin como referencia y las instrucciones quedaran como se muestra a continuacin. Para este caso vamos a utilizar la capa 51 tDocu, capa que como se mencionaba no corresponde ni al silkscreen ni a ninguna parte fsica. LARGO DEL PIN = (E-E1)/2 ANCHO DEL PIN = B (0.056 0.017) (0.028 0.0085) (-0.028 -0.0085)
Se posiciona los pines como se muestra en la siguiente figura. Para este caso, como los pines solamente son de referencia y el grid se encuentra alineado con el dispositivo (ntese como todos los pads recaen en el centro del grid que es de 0.050 pulgadas y el alternativo es de 0.025), por lo que pondremos el primer pin en el primer pad, recordando presionar el botn ALT para que se active el grid alterno. Se copiara el pin recin generado y colocado con el botn Copy y se inserta en el siguiente pad, este proceso se repetir para todos los pines, en este caso no importa como sean insertados. El resultado se muestra en la figura 20.
28
2014
PCB
Se copiara el pin recin generado y colocado con el botn Copy y se inserta en el siguiente pad, este proceso se repetir para todos los pines, en este caso no importa como sean insertados. Para identificar una vez que se mande a fabricar la tarjeta como es que el circuito estar orientado, es recomendado insertar un identificador, en este caso y para los circuitos integrados se recomienda utilizar un punto (la mayora de los circuitos integrados de montaje superficial incluyen este punto grabado en bajo relieve o con serigrafa, los tipo dip suelen tener una muesca en un extremo).
29
2014
PCB
Al igual que en el diseo de los smbolos es necesario incluir la definicin del nombre y del valor, se har de la misma manera insertando en las capas de Names y Values.
30
2014
PCB
Se procede a generar el dispositivo o Device, se asigna un nombre determinado, en este caso se us PIC18F2550_SOIC. Una vez dentro de la ventana de Device, se importara el smbolo previamente diseado, el cual tiene por nombre PIC18F2550. Una vez cargado se posiciona el smbolo en el centro de la ventana.
31
2014
PCB El footprint se carga al presionar el botn new. Aparecer una ventana con todos los empaquetados diseados en la librera acta, (en este caso solo aparece uno), seleccionamos el empaquetado y le damos clic en ok.
Figura 4.25. Relacin final de pads con pines (izquierda) Configuracin de pines (derecha).
Presionamos el botn Connect para que aparezca la ventana de conexiones. Se observa que en una columna aparece la lista de los pines asignados al smbolo y en la otra columna se observa los pines nombrados en el diseo del footprint, los cuales se dejaron con los nombres por defecto. Con ayuda de la hoja de datos se realizara la conexin pin con pad del dispositivo. En este caso particular, por ejemplo, el pin 1 se observa en la hoja de datos que corresponde al VPP, entonces el P$1 se conecta con el G$1.VPP, y as sucesivamente. Importante recalcar que en este momento se puede apreciar la relacin de haber posicionado los pines en el diseo del footprint con orden de aparicin igual a la numeracin de los mismos. En caso de no haberlo hecho de esta manera se recomienda renombrar los pines en la ventana del diseo del empaquetado.
32
2014
PCB
Por ltimo se recomienda poner el Prefijo del dispositivo creado, en este caso como es un circuito integrado se le pondr IC, para una resistencia seria R, para un capacitor seria C, y asi.
33
2014
PCB Para comenzar el proyecto, se crea un nuevo proyecto en la carpeta definida dado clic derecho en New Project. Ya en la carpeta del proyecto generado damos clic derecho y seleccionamos new Schematic.
Si se va a utilizar una nueva biblioteca es necesario aadirla al sistema, en este caso seleccionamos el botn Use library que abre una ventana del navegador del sistema operativo en donde se selecciona la biblioteca que se quiera aadir, en este caso, la que se acaba de crear.
34
2014
PCB
Para aadir un dispositivo se presiona el botn Add en donde saldr la lista de las bibliotecas y dispositivos disponibles.
Como se describi previamente el planteamiento del problema los componentes que se necesitan son los siguientes, en la tabla aparece el nombre con el que se pueden encontrar en las bibliotecas que EAGLE tiene por defecto. En la Tabla 4 se puede encontrar los nombres en el EAGLE.
35
2014
PCB
Al posicionar los componentes se recomienda agrupar los mismos cerca de donde sern conectados, en los programas de diseo ms complejos con nmero de componentes alto, se suele usar un parmetro que define el rea donde sern colocados, por ejemplo, en una tarjeta madre que tiene 250 capacitores 100 se asignan a el microcoprocesador, 100 al PCH, y 50 para otras zonas. En el diseo propuesto solamente se agruparan de manera visual, como se puede observar en la Figura 32.
36
2014
PCB
Para realizar la conexin de los elementos es necesario realizarlo con la herramienta Wire, en donde seleccionamos un extremo del pin y llevamos la net hasta el componente que se desea conectar.
En la figura 34 se observa cmo es que quedan los componentes conectados y como es que se fueron posicionando.
37
2014
PCB
38
2014
PCB
En las figuras 33 a 37 se observa el proceso de detalle de la creacin del esquemtico. Se recomienda observar y seguir los pasos que se observan en las figuras en donde se aprecia que se realizan las conexiones y se agrupan los componentes, as como se muestran los valores en el esquemtico, para esto es necesario usar la herramienta values y si se requiere cambiar algn nombre con la herramienta names. Para poder mover un nombre o valor de algn componente es necesario previamente seleccionar el mismo con la herramienta smash. Tambin se puede seleccionar todos los elementos del esquemtico y con el clic derecho sobre una parte del esquemtico dar smash all.
39
2014
PCB
Para el diseo de boardfile, es necesario repasar que significa cada capa, ya que el diseo depender de visualizar o esconder varias capas en el programa. Esto se puede realizar seleccionando la opcin view- layer settings Se describen algunas de las ms importantes a continuacion: Top: Muestra los trazos de cobre en la PCB desde la vista superior, aqu se observan los pads de los elementos smt insertados y las trazas realizadas por el diseador. Bottom: Al igual que el top, esta capa muestra el diseo de cobre sobre el PCB pero de la parte inferior. Los componentes SMT que hayan sido insertados se pueden pasar a la parte inferior con la herramienta mirror. Pads: Muestra el circulo de cobre que se encuentra alrededor de los componentes troug hole. A pesar de que los componentes tienen pads no se muestran en esta capa solo los
40
2014
PCB que corresponden a componentes trough hole. La forma de estos pads vienen desde la biblioteca no se pueden modificar en el editor. Vias: Muestra el pad de la via insertada en el diseo, estas pueden cambiar de dimetro del pad o de la perforacin asi como la forma (cuadrada, octagonal, redonda) dentro del mismo editor del boardfile. Unrouted: Muestra las rats del diseo, aquellas nets que no han sido trazadas. Dimension: Muestra el tamao y forma de la tarjeta. tPlace/bPlace: Muestra el diseo que se imprimir en la tarjeta con serigrafa una vez se manufacture. tOrigins/bOrigins: Muestra el centro del elemento, es necesario mostrar esta capa para seleccionar/mover el dispositivo. tNamex/bNames: Muestra el nombre de los elementos. tValues/bValues: Muestra el valor de los elementos. tDocu/bDocu: Solo se usa como referencia de diseo, aqu se insertan los pines de los elementos u otros elementos que no se requiere que se impriman pero se consideran importante considerar para el diseo. Se procede a realizar un reacomodo de los elementos, siempre tomando en cuenta las rats las cuales nos darn una idea de cul es la mejor opcin de acomodo, se puede refrescar las rats seleccionndose la herramienta Tools- Ratsnest. En la figura 40 se puede observar una agrupacin definida la cual se considera que segn lo que muestran las rats es una opcin viable para realizar las trazas de una manera limpia y ordenada.
41
2014
PCB
Antes de comenzar a realizar alguna traza es recomendable seleccionar el ancho de la misma, esto puede depender de varios factores como de requerimientos de impedancias, limitaciones por procesos de manufactura, etc. Para este diseo se considera una traza de 0.010 pulgadas, pero se recomienda que si la PCB se realizara de manera casera se eleve el nmero a por lo menos 0.016 pulgadas (con practica es posible realizar PCBs caseras con anchos de 0.010 pulgadas). Posteriormente se recomienda seleccionar el grid, para este caso seleccionamos 0.050 y 0.0125 como secundario y se seleccion el tipo de visualizacin del grid por lneas. Es importante recalcar que el grid secundario se selecciona mientras se mantenga presionado el botn de ALT. Para las tarjetas a disear que contengan trazos de seales diferenciales se trazan de manera conjunta, si se necesita seleccionar caractersticas especiales de impedancia y geometras es necesario revisar las opciones para seales diferenciales en el programa. En este caso se trazan las seales con las opciones por defecto como se observa en la figura 41. Para hacer esto es necesario seleccionar la opcion Route que est representada por una lnea roja con puntos verdes en los extremos. Una vez seleccionada la herramienta se le da clic sobre el pad o rat a trazar y automticamente se genera la traza, la misma que con cada clic se fija al diseo, el tipo de curva a seguir se selecciona cuando la traza esta activa con el clic derecho. Para este caso seleccionamos las vueltas de 45. Para finalizar se busca llegar sin tocar ningn otro pad o traza hasta el otro extremo.
42
2014
PCB
Para las seales diferenciales se puede medir la diferencia de fase con la herramienta Meander en caso de que haya quedado muy desfasado es recomendable realizar un ajuste en alguna net, para borrar una net trazada se puede eliminar por segmentos con la herramienta EditRipup dndole click en la net a borrar. Se observa en la figura 42 que se realizaron pequeos ajustes a una de las trazas para evitar desfasamiento de fase.
43
2014
PCB
Se procede el trazo de la nets del cristal, se recomienda que las trazas sean geomtricas para mantener las mismas distancias de los pines del cristal a los pads del microcontrolador. En este caso que se est utilizando una PCB de 2 capas cabe destacar que el pin del cristal tiene pads por ambos lados de la tarjeta por lo que puede ser trazado desde cualquier capa. Se trazan las dems seales que corresponden a elementos pasivos y las seales analgicas y digitales del circuito, por recomendacin se dejan al ltimo las seales de VCC y GND, a continuacin se presenta en la figura 44 la tarjeta totalmente trazada a excepcin de las nets de VCC y GND. Se puede observar que para este caso no se requiere ninguna transicin de capa. En caso de requerir una transicin es posible cambiar de capa a travs de una va, ms adelante se explicara cmo realizar el cambio de capa.
44
2014
PCB
Para realizar los trazos de VCC se recomienda incrementar el ancho de la pista, para este caso se selecciona un ancho de 0.024 pulgadas, se puede observar el camino de la traza seguido en la tarjeta en la figura 45.
45
2014
PCB
La ultima net a trazar es GND, la cual como se puede observar en la figura 46 hay algunos puntos en los que es imposible llegar de un punto a otro sin la necesidad de realizar un brinco o realizar una transicin de capa. En la figura 46 se observa seleccionada las nets de GND.
46
2014
PCB
Para realizar las trazas de GND se insertara una via para cambiar de capa y procurando que todas las seales de GND se vayan a la capa de bottom. Para esto se tiene que comenzar a trazar la seal correspondiente y una vez que se deje un segmento de traza fijo en el diseo a una distancia mayor a 0.025 pulgadas se selecciona una capa en el men de capas como se observa en la figura 47 (atencin con no presionar la tecla ESC para que la net siga activa), se selecciona la capa de bottom (color azul por defecto) y se prosigue a insertar un segmento de traza. Al realizar el cambio de capa y trazar un segmento en la segunda capa se insertara de manera automtica una via en el diseo. El procedimiento debe de dar como resultado lo que se observa en la figura 48.
47
2014
PCB
Si se requiere cambiar el tipo de via, en este caso especfico el pad de la via es necesario seleccionar las opciones de configuracin marcado con el botn de la llave de tuercas, seleccionar Shape y seleccionar la forma que se requiera, para este caso un octgono.
48
2014
PCB
Se repite el mismo paso (a excepcin de seleccionar el tipo de va ya que queda configurado) para cada pin con una seal de GND, esto para poder conectarlos en la capa inferior. En la figura 49 se observa cmo es que se llevaron todas las seales de GND a la otra capa y una vez en esta se procede a realizar los trazos correspondientes.
49
2014
PCB Se recomienda antes del siguiente paso realizar un reacomodo del nombre y valores de los elementos en la tarjeta, principalmente si se va a realizar manufactura con serigrafa, tomando principal inters en evitar que este texto se sobreponga sobre pads o vas. El proceso se realiza de la misma manera que en el esquemtico, es necesario aplicar smash (se puede realizar seleccionando todos los dispositivos y seleccionado con clic derecho Smash all). Se procede a acomodar las leyendas de texto o borrarlas si no se requieren. En la figura 51 se puede observar el texto ya acomodado. Por ltimo se recomienda insertar planos para las seales de VCC y GND, para esto de manera previa es indispensable seleccionar primero la distancia entre el plano a generar y cualquier otra seal, en este caso se cambia con la herramienta isolate seleccionando un valor recomendado de por lo menos 16 mils o 0.016 pulgadas, como se observa en la figura 50. Tambin es recomendable cambiar el ancho de las pistas, seleccionar un ancho de 0 para la siguiente instruccin.
Figura 4.50. Seleccin entre el ancho de los planos con las trazas.
50
2014
PCB
Con la herramienta Polygon se traza un recuadro siguiendo la lnea de dimensiones que define la forma de la tarjeta. El polgono re realiza para las capas que se estn utilizando, en este caso top y bottom. Una vez trazado el polgono se define el nombre del mismo, al hacer esto se busca que los polgonos se conviertan en planos para seales que as lo requieran, en este caso se usara el plano de la capa superior para VCC y el de la capa inferior GND. Para indicar que un plano en especfico se convierta en parte de una seal, basta con nombrar el mismo plano con la herramienta Name con el mismo nombre que la seal lo requiera.
51
2014
PCB
En la figura 54 se observa en la primera parte la capa superior con el polgono ya renombrado como la net correspondiente a VCC en donde se observa que el polgono se integra con la seal de VCC, se observa cmo es que los segmentos de plano que quedan independientes son borrados por el programa, esto se puede cambiar con Change Orphans On/Off, se recomienda verificar que este en off. La distancia del plano con las trazas y pads est definida por la herramienta Isolate que se declar previamente. En la figura se observa tambin que ya que la capa de bottom quedo totalmente cubierta del plano de cobre, las nicas seales que haba en esta capa eran correspondientes a GND por lo que se integraron con el plano, ntese como hay pads y vas que hacen contacto con el plano y otras que no, que corresponden a otras seales. En la figura 54 en la parte derecha se observa la PCB ya terminada, antes de mandarla a fabricar o realizar la PCB es recomendable realizar una revisin con el DRC, el cual es una herramienta de validacin que proporciona el software. Una vez listo el diseo y validacin de la tarjeta se puede mandar a fabricar ya sea con los archivos gerber o con impresin manual.
52
2014
PCB
53
2014
PCB
Gua de diseo de PCB con EAGLE by Hector Torres is licensed under a Creative Commons Reconocimiento-NoComercial-CompartirIgual 4.0 Internacional License.
54