Sunteți pe pagina 1din 2

Laboratorio de Electrnica Digital

Departamento de Tecnologa Electrnica, Universidad de Vigo

LABORATORIO DE ELECTRNICA DIGITAL Prctica 5


DISEO JERRQUICO. SUMADOR BINARIO DE 4 BITS CON SALIDA DE ACARREO
1.- OBJETIVOS Disear y comprobar el funcionamiento de un circuito electrnico que sume dos nmeros binarios de cuatro bits (A, B) y que genere el acarreo de salida (C). Realizar un diseo jerrquico utilizando bloques funcionales que implementen las funciones de un semisumador (half-adder) de 1 bit (ver gua de diseo jerrquico de la documentacin). 2.- TAREAS PREVIAS A LA ASISTENCIA AL LABORATORIO - Lectura de la prctica. - Estudio de cmo se realiza un diseo jerrquico mediante bloques (ver documentacin). - Diseo del circuito sumador utilizando bloques jerrquicos. 3.- DESARROLLO DE LA PRCTICA 3.1.- Simulacin del diseo. - Introducir el esquema del diseo del circuito sumador de cuatro bits con salida de acarreo usando las copias que sean necesarias del bloque funcional semisumador de 1 bit. - Realizar la simulacin del diseo. Se utilizarn dos buses de 4 bits para los operandos (A, B), un bus de 4 bits para la salida (SUMA) y un hilo de 1 bit para el acarreo (C). Se generarn dos estmulos para los operandos con los valores adecuados para verificar el buen funcionamiento del circuito. 3.2.- Montaje del circuito. Realizar el montaje del circuito en la placa de prototipos. Se tendrn en cuenta todas las recomendaciones dadas para las prcticas anteriores. Realizar el montaje paso a paso, comprobando cada etapa por separado. Es decir, primero se montar el circuito que realizar la suma de 1 bit y se comprueba su correcto funcionamiento. Despus se aadirn las puertas y conexiones necesarias para realizar sumas de 2 bits y se comprueba su correcto funcionamiento. A continuacin se pasa a aadir la parte del circuito que realizar una suma de 3 bits y por ltimo se aade la ltima parte del circuito que permitir obtener sumas de 4 bits. Las seales de entrada (A, B) se generarn mediante los microinterruptores de la placa de entrada/salida (ver documentacin). Visualizar la suma empleando el display de 7 segmentos de la placa de entrada/salida y el acarreo en el punto decimal de dicho display. 3.3.- Verificacin. Comprobar el correcto funcionamiento del montaje con los vectores de test utilizados en la simulacin.

Pgina 5.1

Laboratorio de Electrnica Digital

Departamento de Tecnologa Electrnica, Universidad de Vigo

4.- MATERIAL PARA LA REALIZACIN DE LA PRCTICA Circuitos Integrados: Unidades 2 2 1 Modelo 74LS86 74LS08 74LS32 Descripcin 4 puertas OR exclusiva de 2 entradas 4 puertas AND de 2 entradas 4 puertas OR de 2 entradas.

5- UBICACIN DE LOS COMPONENTES EN LA PLACA.

74LS32

74LS86 74LS08

74LS86 74LS083

Pgina 5.2

S-ar putea să vă placă și