Documente Academic
Documente Profesional
Documente Cultură
DESARROLLO EXPERIMENTAL
Sumador binario paralelo de 4 bits:
1. Utilizando el CI 7483 implemente un sumador binario de 4 bits.
74ls83
Laboratorio de Circuitos Digitales I Pgina 1
Implementacin de Funciones Lgicas Combinatorias
2. Realice un mnimo de 5 sumas para comprobar su funcionamiento.
1 Caso:
A B SUMA
1111 1111 11110
*el numero de color rojo representa el acarreo.
Laboratorio de Circuitos Digitales I Pgina 2
Implementacin de Funciones Lgicas Combinatorias
2 Caso:
A B SUMA
1001 0011 1100
Laboratorio de Circuitos Digitales I Pgina 3
Implementacin de Funciones Lgicas Combinatorias
3 Caso:
A B SUMA
1110 0001 1111
Laboratorio de Circuitos Digitales I Pgina 4
Implementacin de Funciones Lgicas Combinatorias
4 Caso:
A B SUMA
1010 0111 10001
*el numero de color rojo representa el acarreo.
Laboratorio de Circuitos Digitales I Pgina 5
Implementacin de Funciones Lgicas Combinatorias
5 Caso:
A B SUMA
0001 0001 0010
Laboratorio de Circuitos Digitales I Pgina 6
Implementacin de Funciones Lgicas Combinatorias
3. Apoyndose en lo solicitado en el pre-reporte, efectu la expansin del
circuito para obtener un sumador de 8 bits utilizando otro
CI74ls83.Compruebe el funcionamiento efectuando un mnimo de tres
sumas.
1 Caso:
A B SUMA
11111111 11111111 111111110
Laboratorio de Circuitos Digitales I Pgina 7
Implementacin de Funciones Lgicas Combinatorias
2 Caso:
A B SUMA
10011100 00111111 11011011
Laboratorio de Circuitos Digitales I Pgina 8
Implementacin de Funciones Lgicas Combinatorias
3 Caso:
A B SUMA
10011000 01111111 100010111
Laboratorio de Circuitos Digitales I Pgina 9
Implementacin de Funciones Lgicas Combinatorias
Comparador de magnitud:
3. Utilizando el CI 74ls85, implemente el comparador de magnitud de 4
bits.
74ls85
Laboratorio de Circuitos Digitales I Pgina 10
Implementacin de Funciones Lgicas Combinatorias
Funcionamiento:
El CI 78ls85 es un comparador de 4 bits de dos palabras cada una, el
dispositivo dispone de ocho entradas, tres salida de informacin y tres
entradas de expansin.
En las ocho entradas se divide en 2 grupos de 4 bits por lo tanto existir dos
nmeros que en este caso lo representaremos como A y B , de tal manera
que al generar el cdigo binario el CI compara y enva bits a las salida de
informacin. Por lo tanto las tres salida de informacin proporciona si es
mayor, menor o que ambos nmeros sean iguales.
Ejemplos
1Caso
A B COMPARACION
A=B
1111 1111
Laboratorio de Circuitos Digitales I Pgina 11
Implementacin de Funciones Lgicas Combinatorias
2Caso
A B COMPARACION
A<B
0000 1111
Laboratorio de Circuitos Digitales I Pgina 12
Implementacin de Funciones Lgicas Combinatorias
3Caso
A B COMPARACION
A>B
1100 0001
Laboratorio de Circuitos Digitales I Pgina 13
Implementacin de Funciones Lgicas Combinatorias
4. Acorde al diagrama elaborado para el pre-reporte, implemente la
expansin del circuito anterior para obtener un comparador de 8 bits.
Compruebe su funcionamiento
De acuerdo a lo mencionado en la (pag.12) el CI 74ls85 posee un
pines de expansin, por lo tanto si queremos un comparador de 8
bits tenemos que conectar los tres pines de salida de informacin de
los cuatros bit menos significativos a los tres pines de expansin de
los cuatro bits ms significativos de esta forma obtendremos el
comparador de 8 bits.
Laboratorio de Circuitos Digitales I Pgina 14
Implementacin de Funciones Lgicas Combinatorias
1 Caso:
A B COMPARACION
A=B
11111111 11111111
Laboratorio de Circuitos Digitales I Pgina 15
Implementacin de Funciones Lgicas Combinatorias
2 Caso:
A B COMPARACION
A<B
10111100 11000000
Laboratorio de Circuitos Digitales I Pgina 16
Implementacin de Funciones Lgicas Combinatorias
3 Caso:
A B COMPARACION
A>B
11111110 11110000
Laboratorio de Circuitos Digitales I Pgina 17
Implementacin de Funciones Lgicas Combinatorias
Decodificador de 3 a 8 lneas
5. Implemente un decodificador con el CI 74ls138.Compruebe su
funcionamiento obteniendo su tabla de verdad (incluyendo las
entradas de habilitacin ).
El CI 74ls138 cumple las funciones de un demultiplexor y de un
decodificador binario de tres bits.
Posee tres entradas para realizar ocho combinaciones diferentes del
(000-111) que nos activaran la salida.
74ls138
Laboratorio de Circuitos Digitales I Pgina 18
Implementacin de Funciones Lgicas Combinatorias
Tabla de la verdad
ENTRADAS SALIDA
C B A G1 G2A G2B
X X X 1 X X -
X X X X 1 X -
X X X X X 1 -
0 0 0 1 0 0 0
0 0 1 1 0 0 1
0 1 0 1 0 0 2
0 1 1 1 0 0 3
1 0 0 1 0 0 4
1 0 1 1 0 0 5
1 1 0 1 0 0 6
1 1 1 1 0 0 7
SALIDAS
0 11111110
1 11111101
2 11111011
3 11110111
4 11101111
5 11011111
6 10111111
7 01111111
Laboratorio de Circuitos Digitales I Pgina 19
Implementacin de Funciones Lgicas Combinatorias
1 Caso:
Laboratorio de Circuitos Digitales I Pgina 20
Implementacin de Funciones Lgicas Combinatorias
2Caso
Laboratorio de Circuitos Digitales I Pgina 21
Implementacin de Funciones Lgicas Combinatorias
6. Disee un sumador completo, utilizando un CI 74ls00 y 74ls32 y el
decodificador del punto anterior. Compruebe su funcionamiento
utilizando leds de salida e interruptores de entradas.
Para un sumador completo realizamos su tabla de verdad.
Entradas
ABC
Suma Acarreo
000 0 0
001 1 0
010 1 0
011 0 1
100 1 0
101 0 1
110 0 1
111 1 1
S(A, B, C)= (1, 2, 4,7)
C(A, B, C)= (3, 5, 6,7)
Esquemtico:
Laboratorio de Circuitos Digitales I Pgina 22
Implementacin de Funciones Lgicas Combinatorias
1 Caso:
ENTRADAS HABILITACION
SUMA ACARREO
A B C G1 G2A G2B
1 0 0 1 0 0 1 0
Laboratorio de Circuitos Digitales I Pgina 23
Implementacin de Funciones Lgicas Combinatorias
2 Caso:
ENTRADAS HABILITACION
SUMA ACARREO
A B C G1 G2A G2B
1 1 0 1 0 0 0 1
Laboratorio de Circuitos Digitales I Pgina 24
Implementacin de Funciones Lgicas Combinatorias
3 Caso:
ENTRADAS HABILITACION
SUMA ACARREO
A B C G1 G2A G2B
1 1 1 1 0 0 1 1
Laboratorio de Circuitos Digitales I Pgina 25