Sunteți pe pagina 1din 16

CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 1





UNMSM
CIRCUITOS SCHMITT TRIGGER, PUERTAS
DE TRES ESTADOS Y TIMER 555
Alumno : Vsquez Hubert
Cdigo :
Profesor : Ing.
Curso : Circuitos Digitales I
Semestre :
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 2

INFORME PREVIO N4
1. Explique el funcionamiento del Schmitt Trigger 74LS14 y sus
aplicaciones.
Funcionamiento del Schmitt Trigger
Un Schmitt Trigger, no es ms que un comparador con histresis, que se encarga de
producir un pulso de disparo cuando el valor de voltaje en su entrada est dentro de un
rango especifico, determinado por su ventana de histresis.
El circuito integrado 74LS14 consta de 6 inversores Schmitt Trigger con salida Totem
Pole. Estos circuitos son usados cuando en las entradas vamos a tener niveles con ruido
que pueden falsear los niveles de salida.
La tabla de la verdad de cada inversor es muy sencilla, simplemente invertimos el valor
de la entrada.
Entrada Salida
A Q
H L
L H

Aplicaciones del Schimitt Trigger
En los circuitos digitales los Schmitt Trigger se utilizan para reconstruir una seal que
presente mucho ruido. En los circuitos analgicos se utiliza como oscilador en
conjunto con una red RC.
Inmunidad al ruido
Una aplicacin de un disparador de Schmitt es aumentar la inmunidad al ruido en un
circuito con slo un umbral de entrada nica. Con slo un umbral de entrada, una
seal de entrada ruidosa cerca de ese umbral podra provocar la salida para cambiar
rpidamente de ida y vuelta contra el ruido solo. Una seal de entrada Disparador
Schmitt ruidosa cerca de un umbral puede causar slo un cambio en el valor de
salida, despus de lo cual tendra que ir ms all del umbral de otro con el fin de
hacer que otro interruptor.
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 3

Por ejemplo un fotodiodo de infrarrojos amplificada genera una seal elctrica que
cambia con frecuencia entre su valor absoluto ms bajo y su valor absoluto ms alto.
Esta seal se filtra paso bajo para formar una seal suave que sube y baja que
corresponde a la cantidad relativa de tiempo que la seal de conmutacin es
activado y desactivado. Esa salida filtrada pasa a la entrada de un disparador de
Schmitt. El efecto neto es que la salida del disparador Schmitt slo pasa de baja a
alta despus de una seal infrarroja recibida excita el fotodiodo durante ms de un
cierto retardo conocido, y una vez que el disparador de Schmitt es alta, slo se
desplaza bajo despus de la seal de infrarrojos deja de excitar el fotodiodo por ms
de una demora conocida similares. Considerando que el fotodiodo es propenso a la
conmutacin espuria debido al ruido del entorno, el retraso aadido por el trigger
Schmitt filtro y asegura que la salida slo cambia cuando hay ciertamente una
entrada estimulando el dispositivo.
Como se discuti en el ejemplo anterior, la familia Fairchild Semiconductor
QSE15x de fotosensores utiliza un disparador de Schmitt internamente para
inmunidad al ruido.
Disparadores Schmitt son comunes en muchos circuitos de conmutacin por razones
similares.
Uso como un oscilador
Un disparador de Schmitt es un multivibrador bi-estable, y que puede ser utilizado
para poner en prctica otro tipo de multivibrador, el oscilador de relajacin. Esto se
logra mediante la conexin de un solo circuito integrador RC entre la salida y la
entrada de un disparador de Schmitt inversora. La salida ser una onda cuadrada
continua cuya frecuencia depende de los valores de R y C, y los puntos de umbral
del disparador de Schmitt. Dado que mltiples circuitos de disparo Schmitt pueden
ser proporcionados por un nico circuito integrado, una seccin de repuesto de la IC
puede ser presionado rpidamente en servicio como un oscilador simple y fiable con
slo dos componentes externos.
2. Explique el funcionamiento de las puertas Triestado y sus aplicaciones
En electrnica digital, la lgica triestado permite puertos de salida con valor 0,1 Hi-Z
(High Impedance). Es este ltimo estado el que proporciona los buffer triestado. El
estado Hi-Z pone la salida en alta impedancia, haciendo que el pin ya no tenga
relevancia en el circuito. Normalmente, la intencin de este estado es permitir a varios
circuitos compartir el mismo bus o lnea de salida. O tambin, permitir a un dispositivo
monitorizar seales sin afectar a la seal (en convertidores analgico/digital). Tri-state
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 4

es una marca registrada de National Semiconductor pero normalmente se usa para
describir dispositivos de este tipo hechos por cualquier fabricante.

Un Buffer Triestado se disea normalmente de modo que el retardo de habilitacin de
salida (de Hi-Z a Alto o Bajo) sea un poco ms largo que el retardo de deshabilitacin
de salida (de Alto o Bajo a Hi-Z). As, si un circuito de control activa la entrada de
habilitacin de salida de un dispositivo al mismo tiempo que desactiva la entrada de
habilitacin de un segundo dispositivo, al tener un retardo de deshabilitacin de salida
ms corto se puede asegurar que antes de que el primer dispositivo ponga un nivel Alto
o Bajo en el bus, el segundo dispositivo se encontrar en estado de alta impedancia.
Usos del Buffer Triestado
La utilidad del tercer estado (Hi-Z) es borrar la influencia de un dispositivo del resto del
circuito. Si ms de un dispositivo est conectado, poner una salida en Hi-Z se usa para
que en un mismo bus no haya dos seales diferentes, es decir, una con valor 1 y otra
con valor 0. Porque si ambas seales circularan por la misma lnea, no podramos
determinar el valor que est circulando en la misma. Los Buffer Triestado tambin se
usan para implementar multiplexores, especialmente aquellos con un gran nmero de
entradas.
Usos concretos del Buffer Triestado
Las funciones del Buffer Triestado suelen ser tiles, principalmente para el diseo de
componentes electrnicos con una cierta funcionalidad controlada internamente, como
puede ser la implementacin de un multiplexor, el cual puede usar Buffer Triestado
para dejar activa solo una de sus entradas y anular las otras de forma que no interfieran
en la salida. Tambin se pueden usar los buffer Triestado para dotar a los dispositivos
de funcionalidad controlada externamente, es decir el usuario puede controlar esos
Buffer Triestado para controlar el dispositivo. Este tipo de dispositivos tienen
posibilidad de habilitacin o deshabilitacin de lectura, escritura o incluso del propio
dispositivo. Un ejemplo de este tipo de dispositivos son las memorias RAM.
Pull-up y Pull-down
Cuando la salida del Triestado estn en estado de alta impedancia, su influencia en el
resto del circuito es eliminada, y en el nodo de salida no podremos determinar si hay un
1 un 0, si ningn otro elemento del circuito manda una seal hacia ese nodo. Para
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 5

evitar esto, los diseadores de circuitos usualmente utilizarn resistencias de pull-up o
pull-down (normalmente en el rango de 1 a 100K Ohmios) para determinar el valor en
la salida del Triestado, cuando ste est en Hi-Z, es decir, estas resistencias asignan el
valor 1 0 a la salida del Triestado cuando est en alta impedancia.
Por ejemplo, el protocolo de bus I2C (un protocolo de buses de comunicacin
bidireccional a menudo usado entre dispositivos) especifica el uso de resistencias pull-
up en las dos lneas de comunicacin. Cuando los dispositivos estn inactivos dejan de
mandar seales a las lneas de comunicacin y ponen las salidas de sus triestados en Hi-
Z, eliminando as su influencia en el circuito. Cuando todos los dispositivos del bus han
hecho esto, lo nico que influencia estas lneas del circuito son las resistencias de pull-
up, las cules elevan la tensin en ese punto para que aparezca un 1 como seal. Los
dispositivos de comunicacin que usan este protocolo, o dejan la lnea a 1 o a 0,
previniendo algn cortocircuito en el que algn dispositivo emita un 1 y otro emita un 0
al mismo tiempo por el mismo bus.
Alternativas al Buffer Triestado
Un Buffer Triestado se usa para interconectar chips en circuitos impresos (PCB), o
algunas veces entre PCBs conectados en una misma placa. No es recomendable el uso
del Buffer Triestado para conexiones de una sola lnea, pero es bastante recomendado
para conexiones entre chips. Los multiplexores bsicos pueden ser usados en chips
porque son implementados en silicio, a diferencia de las grandes equivalencias con los
componentes off-chip.
3. Analizar el funcionamiento interno del CI. LM555. Describir el uso de
sus terminales.
El circuito integrado 555 es uno de los integrados ms utilizados en el mundo de la
electrnica por su bajo costo y su gran fiabilidad y es capaz de producir pulsos de
temporizacin (modo monoestable) muy precisos y que tambin puede ser usado como
oscilador (modo astable). Fue desarrollado y construido en el ao 1971 por la empresa
Signetics con el nombre: SE555/NE555 y se lo llam: "The IC Time Machine"
("Circuito integrado la mquina del tiempo")
Segn quien sea lo fabrique lo podemos encontrar marcado con una designacin tal
como LM555, NE555, LC555, MC1455, MC1555, SE555, CA555, XR-555, RC555,
RM555, SN72555.
Aplicaciones
Oscilador
Temporizador
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 6

Modulador de frecuencia
Divisor de frecuencia
Generador de seales rectangulares y triangulares
Encapsulados


Circuito interno
El circuito interno del integrado 555 tiene 20 transistores, 15 resistencias y 2 diodos
dependiendo esto del fabricante.
El circuito es el siguiente:


CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 7


Diagrama de bloques

CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 8

Terminales del Temporizador 555
Pin 1 - Tierra o masa: (Ground) Conexin a tierra del circuito (a polo negativo de la
alimentacin).
Pin 2 - Disparo: (Trigger) En este pin es donde se establece el inicio del tiempo de
retardo, si el 555 es configurado como monoestable. Este proceso de disparo ocurre
cuando este pin va por debajo del nivel de 1/3 del voltaje de alimentacin. Este pulso
debe ser de corta duracin, pues si se mantiene bajo por mucho tiempo la salida se
quedar en alto hasta que la entrada de disparo pase a alto otra vez.
Pin 3 - Salida: (Output) Aqu estar el resultado de la operacin del temporizador, ya
sea que est funcionando como monoestable, astable u otro. Cuando la salida es alta, el
voltaje ser igual a Vcc menos 1.7 Voltios. Esta salida se puede poner a 0 voltios con
la ayuda del pin 4 (reset).
Pin 4 - Reset: Si este pin se le aplica un voltaje por debajo de 0.7 voltios, entonces la
patilla de salida 3 se pone a nivel bajo. Si esta patilla no se utiliza hay que conectarla a
Vcc para evitar que el 555 se resetee.
Pin 5 - Control de voltaje: (Control) El voltaje aplicado a este pin puede variar entre un
40 y un 90% de Vcc en la configuracin monostable. Cuando se utiliza la
configuracin astable, el voltaje puede variar desde 1.7 voltios hasta Vcc. Modificando
el voltaje en esta patilla en la configuracin astable causar que la frecuencia del
astable sea modulada en frecuencia (FM). Si este pin no se utiliza, se recomienda
ponerle un condensador de 0.01uF para evitar las interferencias.
Pin 6 - Umbral: (Threshold) Es una entrada a un comparador interno que tiene el 555 y
se utiliza para poner la salida (Pin 3) a nivel bajo.
Pin 7 - Descarga: (Discharge) Utilizado para descargar el condensador externo
utilizado por el temporizador para su funcionamiento.
Pin 8 - Vcc: Este es el pin donde se conecta el voltaje positivo de la alimentacin que
puede ir desde 4.5 voltios hasta 16 voltios (mximo). En las versiones militares de este
integrado puede llegar hasta los 18 Voltios.
4. Explicar los tres estados posibles de un temporizador 555 (alto, bajo y
memoria). Cmo estn controlados por los terminales de disparo y de
umbral? Describir el uso de los dems terminales.
Los tres estados posibles hacen referencia a los resultados que se obtengan debido a las
salidas de los comparadores y del flip flop.

CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 9

Para explicar mejor esto guimonos de la siguiente conexin hecha al integrado 555
como astable.

Inicialmente el condensador C1 se encuentra descargado, funcionando como un
corto circuito, entonces las entradas a los pines 6 y 7 un 0 lgico, el
comparador U1 tiene una salida de 0 lgico debido a que entre 2Vcc/3 y 0 se
consigue el estado bajo a la salida; por otro lado el comparador U2 tiene una
salida de 1 lgico ya que en las entradas Vcc/3 y 0 se consigue a la salida el
1 lgico, entonces las entradas al Flip-Flop son de 0,1 a R y S
respectivamente, entonces en la salida Q se tiene una salida de un 1 lgico,
a la base de Q1 se tiene entonces un 0 que hace que el transistor se corte y no
haga efecto; este es el estado alto del circuito integrado 555
Cuando C1 se carga hasta un poco ms de Vcc/3, se tiene a las entradas del
comparador U1 2Vcc/3 y un poquito ms de Vcc/3, teniendo a la salida de este
entonces un 0 lgico, las entradas del comparador U2 son Vcc/3 a la entra no
inversora y un poco ms de Vcc/3 a la no inversora, tenindose entonces como
salida a un 0 lgico; las entradas R y S del Flip-Flop son 0 y 0
respectivamente, mantenindose la salida Q, es decir hay un estado de
memoria, como a la base de Q1 se mantiene en 0 que hace que el transistor se
corte y no haga efecto.
Cuando C1 sobrepasa 2Vcc/3, entonces a la salid del comparador se tiene un
estado de 1 lgico, y para el comparador U2 la salida es un 0 logico,
teniendo una entrada de 1 y 0 a R y S respectivamente, con lo que la salida
Q del Flip-Flop se tiene un 0 lgico, que es el otro estado del integrado 555.
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 10

Cuando C1empieze a descargarse pasara nuevamente por los estados anteriores,
a uno de memoria y luego a uno de estado alto, volvindose a repetir el ciclo de
trabajo del condensador y por lo tanto del circuito integrado 555.
En caso de que el Reset sea activado, se reiniciara el Flip-Flop y se tendr a la
salida por defecto un 1 lgico, es decir un estado alto de trabajo del circuito
integrado.
5. Determinar en forma analtica la frecuencia de la seal de salida de un
CI 555 trabajando como multivibrador astable. Cmo se calcula el
Ciclo de Trabajo? Calcular los tiempos en alto y bajo de la seal de
salida del circuito del experimento. Cul es la frecuencia de salida.
El circuito de la figura muestra la disposicin necesaria para conseguir el modo de
multivibrador astable:
La entrada del Reset (4), se conecta a +Vcc para evitar puestas a cero accidentales de la
salida. Por otra parte la conexin de C2 no es estrictamente necesaria, pero mejora el
funcionamiento al derivar posibles ruidos inducidos en dicha entrada. La resistencia
equivalente R1+R2 determinan la constante de carga conjuntamente con C1; C1 y R2
la de descarga.
Al estar unidas la seal de disparo y la de umbral, estn sometidas a la misma tensin,
de esta forma, al conectar la alimentacin y supuesto C1 inicialmente descargado,
ambos potenciales estn al terminal de masa (tierra), luego la salida est en un nivel
alto y transistor de descarga en corte. En estas circunstancia C1 se empezara a cargar a
travs de R1+R2; transcurrido un tiempo determinado, en extremos de C1 la tensin
ser igual a 1/3 Vcc, con lo que la salida S del biestable (Flip-Flop) pasara a nivel bajo,
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 11

pero su salida no conmutara a nivel alto mientras la salida R no pasa a nivel alto, hecho
que tendr lugal cuando la tensin en exteemos de C1 sea igual o superior a 1/3 Vcc.
En este instante la salida pasara a nivel alto y las patillas 3 y 7 tomaran un nivel bajo.
Entonces el tiempo t1 necesario para que la tensin en los extremos de C1 sea 2/3 Vcc
es:



En la figura de al lado vemos la forma de onda de salida y en los extremos de C1.
Transcurrido el tiempo t1, la patilla 7 se pone a potencial 0 y C1 comienza a
descargarse a travs de R2; inmediatamente la entrada R del biestable pasara a nivel
bajo, pero no afectara a su salida, por lo que continuara su descarga hasta que la
tensin en sus extremos sea igual a 1/3 Vcc, momento en que la entrada S pasara a
nivel alto y el biestable bascular, pasando la salida y el terminal de descarga a un
nivel alto, y estando en condiciones de iniciar un nuevo ciclo.
El tiempo t2, necesario para la descarga de C1 hasta 1/3 Vcc ser:


Siendo por lo tanto la duracin de un ciclo o simplemente el periodo el siguiente


Y la frecuencia de oscilacin:
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 12


De lo expuesto se nota que la frecuencia de oscilacin es independiente de la tensin
de alimentacin, dentro de los mrgenes permisibles y la facilidad de diseo de un
multivibrador para una frecuencia determinada, con el solo hecho de fijar el valor de
C1.
6. Determinar en forma analtica el tiempo de duracin del pulso de salida
de un CI 555 trabajando como multivibrador monoestable. Calcular los
tiempos de duracin del pulso de salida del circuito del experimento.
De manera similar a la pregunta anterior, a continuacin presentamos un multivibrador
monoestable:

En condiciones de reposo C1 se encuentra descargado, de esta manera la salida est a
nivel bajo, ya que la seal de disparo se ha de encontrar en un nivel superior a 1/3 Vcc.
Cuando la tensin en la patilla 2 (disparo) cae por debajo de dicho nivel, por efecto de
un pulso negativo, la salida pasa a nivel alto y el transistor de descarga se sita en
corte; C1 se empieza a cargar a travs de R, hasta que la tensin en la entrada de
umbral sea igual o superior a 2/3 Vcc, momento en el que el biestable cambiar de
estado por efecto de su entrada R y permanecer en el hasta la aparicin de un nuevo
pulso de disparo. El tiempo que tarde C1 en cargarse vendr determinado por:


En la siguiente imagen mostramos las formas de onda en un monoestable.
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 13


Cuando se trata de obtener ciclos de larga duracin y, por tanto, se obliga a C1 a tomar
valores iguales o superiores a 100uF, es conveniente usar una resistencia del orden de
100 Ohmios en serie con la patilla 7, para proteger el transistor de descarga de la
corriente provocada por la descarga de C1.
7. Presente los circuitos de simulacin de este experimento:
Los archivos de simulacin se encuentran adjuntos al informe. Las
simulaciones han sido realizadas en Proteus 7.
a) Funcionamiento de Schmitt Trigger
CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 14

b) Dos osciladores con Schmitt Trigger

El circuito solo funciona si inicialmente los pulsadores estn pulsados. Es decir el pin de
control de los Tristate est conectado a GND.
c) Multivibrador Astable

CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 15

d) Multivibrador Monostable

CIRCUITOS DIGITALES I - FIEE - UNMSM

Hubert Vsquez Pgina 16

BIBLIOGRAFA
http://www.forosdeelectronica.com/f25/exactamente-schmitt-trigger-304/
http://electronica-teoriaypractica.com/circuito-7414-ttl/
http://hyperphysics.phy-astr.gsu.edu/hbasees/electronic/schmitt.html#c2
http://centrodeartigos.com/articulos-utiles/article_120156.html
http://www.alegsa.com.ar/Notas/211.php
http://electrouni.files.wordpress.com/2010/08/salidas-logicas-triestados.pdf
http://es.wikipedia.org/wiki/Buffer_triestado
http://www.youtube.com/watch?v=RwWfLnnAdTU
http://www.elo.jmc.utfsm.cl/sriquelme/apuntes/555/el%20temporizador%20555.pdf
http://picmania.garcia-cuervo.net/electronica_basica_555.php
http://daqcircuitos.net/index.php/teoria-general-del-timer-555

S-ar putea să vă placă și