Sunteți pe pagina 1din 15

1.

OBJETIVO
Analizar el comportamiento de las compuertas bsicas comprobando su
funcin lgica o tabla de verdad implementado en un sistema digital

2. RESUMEN
COMPUERTAS BASICAS:
Compuerta not:
Se trata de un inversor, es decir, invierte el dato de entrada, por ejemplo; si
pones su entrada a 1 (nivel alto) obtendrs en su salida un 0 (o nivel bajo),
y viceversa. Esta compuerta dispone de una sola entrada. Su operacin
lgica es s igual a a invertida

Matricula: 74LS04
Distribucin de pines:


Compuerta and:
Una compuerta AND tiene dos entradas como mnimo y su operacin lgica
es un producto entre ambas, no es un producto aritmtico, aunque en este
caso coincidan.
*Observa que su salida ser alta si sus dos entradas estn a nivel alto*

Matricula: 74LS08
Distribucin de pines



Compuerta or:
Al igual que la anterior posee dos entradas como mnimo y la operacin
lgica, ser una suma entre ambas... Bueno, todo va bien hasta que 1 + 1 =
1, el tema es que setrata de una compuerta O Inclusiva es como a y/o b
*Es decir, basta que una de ellas sea 1 para que su salida sea tambin 1*


Matricula: 74LS32
Distribucin de pines:

Compuerta OR-EX o XOR:
Es OR EXclusiva en este caso con dos entradas (puede tener mas, claro...!)
y lo que har con ellas ser una suma lgica entre a por b invertida y a
invertida por b.
*Al ser O Exclusiva su salida ser 1 si una y slo una de sus entradas es 1*

Matricula:
74LS86
Distribucin de pines:

Compuerta NAND:
Responde a la inversin del producto lgico de sus entradas, en su
representacin simblica se reemplaza la compuerta NOT por un crculo a
la salida de la compuerta AND.

Matricula: 74LS00
Distribucin de pines:

Compuerta NOR:
El resultado que se obtiene a la salida de esta compuerta resulta de la
inversin de la operacin lgica o inclusiva es como un no a y/o b. Igual que
antes, solo agregas un crculo a la compuerta OR y ya tienes una NOR.

Matricula: 74LS02
Distribucin de pines:


Compuerta NOR-EX:
Es simplemente la inversin de la compuerta OR-EX, los resultados se
pueden apreciar en la tabla de verdad, que bien podras compararla con la
anterior y notar la diferencia, el smbolo que la representa lo tienesen el
siguiente grfico.



Matricula:
74266
Distribucin de pines:

Bibliografa:
http://r-luis.xbot.es/edigital/ed02.html
libro: sistemas digitales principios y aplicaciones sexta edicion
autor: Ronald j. tocci, neal s. widmer


Gray and Meyer [ 1 ] provide a general reference for this circuit.3.
DESARROLLO TERICO

5. CONCLUSIONES


























En l a l ecci n anteri or real i zamos un prof undo estudi o del nmero en f orma
genri ca. Conoci mos l os di ferentes ti pos de numeraci n que uti l i za el ser
humano y encontramos l a equi val enci a entre l os di f erentes si stemas.
Menci onamos l a i mportanci a del si stema bi nari o por su uso casi uni versal en l a
el ectrni ca y di j i mos que exi ste un conj unto de di sposi ti vos l l amados
compuertas l gi cas que son l os antecesores de l os mi croprocesadores que
ocuparan nuestro ti empo en l os prxi mos artcul os.
Qu es l a El ectrni ca Di gi tal ? Obvi amente es una ci enci a que estudi a l as
seal es el ctri cas, pero en este caso no son seal es que varen conti nuamente
si no que varan en f orma di screta, es deci r, estn bi en i denti f i cados sus
estados, razn por l a cual a un determi nado ni vel de tensi n se l o l l ama estado
al to (Hi gh) o Uno l gi co; y a otro, estado baj o (Low) o Cero l gi co.
Suponga que l as seal es el ctri cas con que trabaj a un si stema di gi tal son 0V y
5V (este es un ni vel cmodo para el di seador de l os ci rcui tos pero podra ser
cual qui er otro). Puede parecer l gi co que 5V ser el estado al to o uno l gi co,
pero debemos tener en cuenta que exi ste l a Lgi ca Posi ti va y l a Lgi ca
Negati va, veamos cada una de el l as.
Lgica Positiva: en esta notaci n al 1 l gi co l e corresponde el ni vel ms al to
de tensi n (posi ti vo) y al 0 l gi co el ni vel mas baj o (negati vo) pero que ocurre
cuando l a seal no est bi en defi ni da en 0 o 1? Habr que conocer cual es son
l os l mi tes para cada ti po de seal (conoci do como tensi n de hi stresi s), en l a
f i gura 1 se puede ver con mayor cl ari dad cada estado l gi co y su ni vel de
tensi n.

Fi g. 1 Di agrama l gi co de l a l gi ca posi t i va
Es deci r que a toda tensi n comprendi da entre 0 y 2,5 l a denomi namos cero y a
toda tensi n comprendi da entre 3,5 y 5 l o denomi namos 1. entre 2,5 y 3,5
quedan l os ni vel es que l l amamos i ndefi ni dos.
Lgica Negativa: Aqu ocurre todo l o contrar i o, es deci r, se representa al
estado 1 con l os ni vel es ms baj os de tensi n y al 0 con l os ni vel es ms
al tos.

Fi g. 2 Di agrama l gi co de l a l gi ca negati va
Por l o general se suel e trabaj ar con l gi ca posi ti va, y as l o haremos en este
curso, l a f orma ms senci l l a de representar estos estados es como se puede ver
en el si gui ente grf i co.

Fi g. 3 Forma senci l l a de repr esentaci n
Compuer t a s Lgi cas
Las compuertas son di sposi ti vos que operan con aquel l os estados l gi cos
menci onados en el punto anteri or. Pueden asi mi l arse a una cal cul adora, por un
l ado i ngresas l os datos, l a compuerta real i za l a operaci n l gi ca
correspondi ente a su ti po, y f i nal mente, muestra el resul tado en al gn di spl ay.

Fi g. 4 Apl i caci n de una operaci n l gi ca
Cada compuerta l gi ca real i za una operaci n ari tmti ca o l gi ca di f erente, que
se representa medi ante un smbol o de ci rcui to. La operaci n que real i za
(Operaci n l gi ca) ti ene correspondenci a con una determi nada tabl a, l l amada
Tabl a de Verdad. A conti nuaci n vamos a anal i zar l as di ferentes operaci ones
l gi cas una por una comenzando por l a ms si mpl e.
C o mp u e r t a n e g a d o r a o N O T
Se trata de un ampl i f i cador i nversor, es deci r, i nvi erte el dato de entrada y l o
saca sobre una sal i da de baj a i mpedanci a, que admi te l a carga de vari as
compuertas en paral el o, o de un di spl ay de baj a i mpedanci a; por ej empl o si se
pone su entrada a 1 (ni vel al to) se obti ene una sal i da 0 (o ni vel baj o), y
vi ceversa. Esta compuerta di spone de una sol a entrada que l l amaremos A. Su
operaci n l gi ca genera una sal i da S i gual a l a entrada A i nverti da.

Fi g. 5 Compuerta NOT
La tabl a de verdad nos i ndi ca que l a sal i da S si empre es el estado contrari o al
de l a entrada A. La ecuaci n matemti ca bi nari a i ndi ca que l a sal i da S es
si empre i gual a l a entrada negada l o que se representa con l a rayi ta sobre l a A.
C o mp u e r t a A N D Y
Una compuerta AND ti ene dos entradas como mni mo y su operaci n l gi ca es
un producto de ambas entradas. El l ector no se debe confundi r porque l as
operaci ones l gi cas pueden no concordar con l as ari tmti cas, aunque en este
caso parti cul ar coi nci dan. Su sal i da ser al ta si sus dos entradas estn a ni vel
al to.

Fi g. 6 Compuerta and
El nombre acl ara l a f unci n. Deben estar al tos A y B para que se l evante S.
Una apl i caci n de esta compuerta puede ser un si stema de seguri dad para un
bal ancn. Para evi tar que l as manos del operari o estn dentro de l a zona de
presi n, se col ocan dos pul sadores que ponen un uno en cada entrada. Los
pul sadores estn bi en separados entre si . Reci n cuando el operari o l os pul se
aparece un uno en l a sal i da que opera el rel ay del motor.
C o mp u e r t a O R O
Al i gual que l a anteri or posee dos entradas como mni mo y l a operaci n l gi ca,
ser una suma entre ambas. Aqu podemos ver que l a operaci n ari tmti ca no
coi nci de con l a l gi ca ya que l a ul ti ma condi ci n de l a tabl a de verdad es 1+1=1
y en l a operaci n ari tmti ca seri a 1+1=2. La operaci n l gi ca O es i ncl usi va; es
deci r que l a sal i da es al ta si una sol a de l as entradas es al ta o i ncl usi ve si
ambas l o son. Es deci r, basta que una de l as entradas sea 1 para que su sal i da
tambi n l o sea. Deben ser al tas A o B o ambas al mi smo ti empo, para que l a
sal i da sea al ta.

Fi g. 7 Compuerta Or
Un ej empl o de uso puede ser que se desee que un motor se opere con una
pequea l l ave desde una ofi ci na, o en f orma l ocal desde al l ado del motor; pero
no se desea que el motor se apague, si se ci erran l as dos l l aves. La sal i da debe
comandar al contactor del motor y l as l l aves de entrada deben conectar l a
tensi n de f uente a l as entradas.
C o mp u e r t a O R - E X X O R O e x c l u s i v a
En nuestro caso l a OR Excl usi va ti ene dos entradas (pero puede tener ms) y l o
que har con el l as ser una suma l gi ca entre A por Bi nverti da y Ai nverti da
por B. Todo un l o si consi deramos su f rmul a pero su tabl a de verdad es muy
senci l l a y su descri pci n tambi n, ya que l a sal i da ser al ta sol o si una de l as
entradas l o es, pero no l o es, si l o son l as dos al mi smo ti empo.

Fi g. 8 Compuerta XOR
Como ej empl o recurri mos al caso anteri or pero donde deseamos que si l a
maqui na se opera en forma l ocal no pueda operarse tambi n en f orma remota.
Estas seran bsi camente l as compuertas ms senci l l as. Pero no son todas l as
que hay porque exi sten combi naci ones de l as compuertas bsi cas con
compuertas negadoras que vamos a ver a conti nuaci n.
Compuer t a s l gi cas combi nadas
Al agregar una compuerta NOT a l a sal i da de cada una de l as compuertas
anteri ores l os resul tados de sus respecti vas tabl as de verdad se i nvi erten, y dan
ori gen a tres nuevas compuertas: NAND, NOR y NOR-EX. Veamos ahora sus
caractersti cas y cual es el smbol o que l as representa.
La compuerta NAND responde a l a i nversi n del producto l gi co de sus
entradas, en su representaci n si mbl i ca se reempl aza l a compuerta NOT por
un crcul o sobre su sal i da.

Fi g. 9 Compuerta NAND
Una compuerta NOR se obti ene conectando una NOT a l a sal i da de una OR. El
resul tado que se obti ene a l a sal i da de esta compuerta resul ta de l a i nversi n
de l a operaci n l gi ca o i ncl usi va es como un no a y/o b. Igual que antes,
sol o se agrega un crcul o a l a compuerta OR y ya se obti ene el smbol o de una
NOR.

Fi g. 10 Compuerta NOR
La compuerta NOR-EX, es si mpl emente l a i nversi n de l a compuerta OR-EX, l os
resul tados se pueden apreci ar en l a tabl a de verdad en donde l a col umna S es
l a negaci n de l a anteri or. El smbol o que l a representa se obti enen agregando
un ci rcul o a l a sal i da de una OR-EX.

Fi g. 11 Compuerta NOR-EX
Las compuerta buf f er sera una compuerta negadora detrs de otra negadora
l o cual no parece tener senti do ya que l a tabl a de verdad seri a una repeti ci n
de l a entrada en l a sal i da. Pero si n embargo exi sten y ti enen un uso muy
i mportante acl arado por su nombre que si gni fi ca expansora o ref orzadora. Se
usan para al i mentar a un conj unto de compuertas conectadas sobre su sal i da.
El buf fer en real i dad no real i za ni nguna operaci n l gi ca, su f i nal i dad es
ampl i fi car l a seal (o ref rescarl a para deci rl o de otra manera ya que no se
i ncrementa su ampl i tud si no su capaci dad de hacer ci rcul ar corri ente. Como
puede ver en l a f i gura 12 l a seal de sal i da es l a mi sma que l a de entrada.

Fi g. 12 Compuerta buf fer
Hasta aqu l l eg l a teora aunque di mos al gunos ej empl os prcti cos. Ahora nos
i nteresa ms saber como se hacen evi dentes estos estados l gi cos y
operaci ones para l ograr resul tados prcti cos, y en qu ci rcui tos i ntegrados se
l as puede encontrar. Pero antes debemos estudi ar l as di sti ntas fami l i as de
compuertas que exi sten en l a actual i dad.
Ci r cui t os i nt egr ados y ci r cui t os de
pr ueba
Exi sten vari as fami l i as de Ci rcui tos i ntegrados pero el al cance de nuestro curso
sol o estudi aremos dos, l as ms comunes, que son l as TTL y l as CMOS: Estos
Integrados l os puedes caracteri zar por el nmero que corresponde a cada
f ami l i a segn su composi ci n. Por ej empl o:
Los TTL se corresponden con l a seri e 5400, 7400, 74LSXX, 74HCXX,
74HCTXX etc. al gunos 3000 y 9000.
Los C-MOS y MOS se corresponde con l a seri e CD4000, CD4500,
MC14000, 54C00 74C00. Cual es l a di f erenci a entre una y otra
f ami l i a? Los C-MOS, soportan en al gunos casos a +15V, mi entras que l os
TTL el pueden soportar +12V como l i mi te extremo pero por l o comn se
uti l i zan en +5V.
Pero resul ta que l os ci rcui tos C-MOS son ms l entos que l os TTL pero ocupan
menos espaci o; por eso su uso en al gunos u otros equi pos. De todos modos es
i mportante buscar l a hoj a de datos o datasheet del i ntegrado en cuesti n,
di stri bui do de f orma gratui ta por cada f abri cante y di sponi bl e en Internet.
Probar una compuerta es al go si mpl e. Por ej empl o tomemos un ci rcui to
i ntegrado 74LS08, que es un TTL, cudrupl e compuerta AND. Es i mportant e
notar el senti do en que estn numeradas l as patas y esto es general , para todo
ti po de i ntegrado y para todo ti po de compuerta cuadrupl e de dos patas l gi cas
de entrada.

Fi g. 13 Di sposi ci n i nterna de una cuadrupl e AND
Con este i ntegrado podremos veri f i car el comportami ento de l as compuertas
vi stas anteri ormente. El representado en el grf i co marca una de l as
compuertas que ser puesta a prueba, para el l o uti l i zaremos una f uente
regul ada de +5V, un LED una resi stenci a de 220 ohm, y por supuesto el IC que
corresponda y una pl aca de prueba o un zcal o para trabaj ar prol i j os; aunque l o
mej or es un panel de armado rpi do por contactos de presi n.
El ci rcui to de prueba es el mostrado en l a f i gura 14 armado en un Mul ti si m en
sol o 4 segundos.

Fi g. 14 Ci rcui t o de pr ueba de l a compuerta 74LS08
El procedi mi ento de armado consi ste en i nvocar el mul ti si m y el egi r el CI de l a
estantera de componentes. Posteri ormente l o arrastramos y deposi tamos en l a
mesa de trabaj o. El programa nos va a mostrar una pantal l a con l os cuatro
i ntegrados que f orman el di sposi ti vo es deci r el A B C y D el egi mos el A y l os
pegamos en l a mesa de trabaj o en f orma def i ni ti va. Al hacerl o se conectan
automti camente l a masa de l a pata 7 y l a f uente de 5V de l a 14.
Ahora abri mos l a estantera de componentes pasi vos i ndi cados con un resi stor y
de al l el egi mos una l l ave (swi ch) de una v a. La arrastramos y pegamos a l a
mesa como J1 y l uego hacemos l o mi smo con otra l l ave J2. Pi cando sobre l a
l l ave superi or l a predi sponemos para que se opere con l a tecl a A y l uego
hacemos l o mi smo con l a i nf eri or pero usando l a tecl a B. Probamos l a opera ci n
de l as l l aves pul sando A y B.
De l a mi sma gaveta de componentes pasi vos obtenemos un resi stor de 330
Ohms y l o pegamos cerca de l a sal i da de l a compuerta. Buscamos l a gaveta de
di odos, sel ecci onamos un di odo LED azul y l o pegamos en l a mesa de trabaj o .
Ahora de l a gaveta de f uentes obtenemos el smbol o de VCC que ya vi ene
predi spuesto con 5V y l o pegamos cerca de l as l l aves. Ahora hay que real i zar el
armado Pi camos en una pata de entrada con el botn derecho del Mouse y si n
sol tarl o l o l l evamos hasta l a l l ave. Al l sol tamos y queda armada l a conexi n.
Hacemos l o mi smo con el resto de l as conexi ones. Y el ci rcui to esta l i sto para l a
prueba.
Pul samos el i cono con el rayo amari l l o para encender l a si mul aci n. Pri mero
cerramos l a l l ave J1 con l a tecl a A y ver emos que el LED queda apagado.
Luego cerramos l a l l ave J2 pul sando l a tecl a B y veremos que el LED se
enci ende. Veri f i que l a tabl a de verdad de U1A.
Consi deramos que no es necesari o que el al umno arme el ci rcui to real porque l a
si mul aci n l e bri nda todas l as posi bi l i dades de real i zar una buena prcti ca tan
di dcti ca como l a real i dad. Pero si l o desea puede hacer un armado en un panel
de armado a presi n tal como l o i ndi camos en l a fi gura 15.

Fi g. 15 Armado real del ci rcui t o de prueba
Nota: di buj amos en col or cobre el di buj o i nterno de patas conectadas entre si ,
para que el l ector enti enda como se arm todo el ci rcui to. El i ntegrado no ti ene
nombre porque se pueden probar di f erentes compuertas con el mi smo panel .
En el esquema est conectada l a compuerta 1 de l as 4 di sponi bl es en el
i ntegrado 74LS08, l os extremos A y B son l as entradas que se debern conectar
a un 1 l gi co (ti ra de t ermi nal es con l a raya roj a (+5V) 0 l gi co ti ra de
termi nal es con l a raya negra (GND), el resul tado en l a sal i da de l a compuert a
se ver ref l ej ado en el LED, LED encendi do (1 l gi co) y LED apagado (0 l gi co).
Por supuesto en este caso se deben conectar el termi nal de al i mentaci n de l a
pata 14 a l a ti ra roj a y el pi n 7 a l a ti ra negra de masa. Cuando l os cabl es verde
y roj o se conectan a l a ti ra roj a se enci ende el l ed.
El mercado nos of rece di f erentes ti pos de compuerta (f unci n y f ami l i a). Todas
l as que se pueden probar con el panel i ndi cado son l as compuerta de dos
entradas. Entre el l as se destacan:

S-ar putea să vă placă și