Sunteți pe pagina 1din 7

UNIVERSIDAD PARTICULAR CATLICA DE SANTA MARA DE AREQUIPA

PROGRAMA PROFESIONAL DE INGENIERA MECANICA, MECANICA ELECTRICA Y


MECATRONICA
CDIGO: 4E06035
ASIGNATURA: CIRCUITOS ELECTRONICOS II
GUA DE LABORATORIO NRO 02
PRIMERA FASE: LOGICA COMBINACIONAL
COMPUERTAS LOGICAS
Docente(s):
Ing. Sergio Mestas Ramos.
Fecha: 2014.08.30.
I. OBJETIVO:
Verificar experimentalmente la operacin de las compuertas digitales bsicas.
Verificar experimentalmente la operacin de las compuertas digitales especiales.
Analizar, disear e implementar circuito combinacionales.
II. MARCO TEORICO:
2.1 FUNCION LOGICA NOT
La funcin NOT tiene efecto sobre una sola variable de entrada entregando una sola variable de salida. En
esta funcin para una entrada A entregar a la salida la negacin de A o mejor conocido como el
complemento de A.
Por ejemplo, si la variable de entrada A se somete a la operacin NOT, la salida X =

, donde la barra
superpuesta representa la operacin NOT.
Simbologa.
Convencional IEEE
2.2 FUNCION LOGICA OR
Si se tiene como entradas a A y B, y como salida a X, la operacin OR se expresa como:
A + B = X
Lo que indica que si para las entradas A o B la salida es X. El CI de la compuerta OR es un circuito que
internamente contiene desde cuatro hasta una compuerta lgica que puede tener como mnimo dos o
mximo doce entradas lgicas y cuya salida es igual a la operacin OR de todas las entradas que
intervengan en esa compuerta.
Simbologa.
Convencional IEEE
Laboratorio de Circuitos Electrnicos II - PPIMMEYM Sexto Semestre UCSM
2014
Ing. Sergio Mestas R. Arequipa 2014
2.3 FUNCION LOGICA AND
Si se tiene como entradas a A y B, y como salida a X, la operacin AND se expresa como:
A B = X
Lo que indica que si para las entradas A o B la salida es X. Normalmente el CI de la compuerta AND es un
circuito que internamente contiene cuatro compuertas lgicas.
Simbologa.
Convencional IEEE
2.4 FUNCION LOGICA NOR
Dadas dos entradas lgicas A y B y una salida X. El operador lgico NOR realiza la suma complemento
y se representa como:

.
Donde la barra superpuesta sobre la operacin OR indica el complemento o negacin de la operacin.
Simbologa.
Convencional IEEE
2.5 FUNCION LOGICA NAND
Este operador realiza la operacin AND complemento; su tabla de verdad es exactamente al contrario de la
que se obtiene al ejecutar al operador AND. Sean A y B las variables de entrada y X la salida. La
operacin NAND entre las dos variables de entrada es

Donde la barra superpuesta sobre la operacin AND indica negacin o el complemento de la operacin.
Simbologa.
Convencional IEEE
Laboratorio de Circuitos Electrnicos II - PPIMMEYM Sexto Semestre UCSM
2014
Ing. Sergio Mestas R. Arequipa 2014
2.6 FUNCION LOGICA XOR
La funcin OR- exclusiva o XOR se expresa de la siguiente forma.

.
Simbologa.
Convencional IEEE
Circuito Esquemtico.
2.7 FUNCION LOGICA XNOR
La compuerta XNOR trabaja de manera contraria a la operacin XOR. Dadas dos entradas A y B con
salida X, la expresin del operador XNOR es X = AB + (

) .
Simbologa.
Convencional IEEE
Circuito Esquemtico.
Laboratorio de Circuitos Electrnicos II - PPIMMEYM Sexto Semestre UCSM
2014
Ing. Sergio Mestas R. Arequipa 2014
R1
1k
D1
LED-RED
R2
330
Vcc +5v
Entrada
Salida
III. INFORME PREVIO:
a) Qu es un Circuito Integrado y qu una Compuerta lgica.
b) Explica las diferentes formas de describir la operacin de una compuerta.
c) Como trabaja un circuito integrado con salida a colector abierto. Dibuje un circuito aplicativo
para su comprobacin.
d) Analizar y disear el circuito lgico para una alarma visual que est construido por cuatro
detectores digitales a, b, c, d; el sistema debe de activarse solo cuando se activen tres o
cuatro detectores, si se activan dos detectores es indiferente la activacin o no del sistema.
Por ltimo, el sistema nunca debe de activarse si se dispara un solo detector o ninguno. (El
diseo lgico es original para cada grupo, por lo tanto cada circuito debe ser diferente por
grupos de trabajo)
IV. MATERIALES Y EQUIPOS
Fuentes de Alimentacin
Osciloscopio
Multmetro
Protoboard
Circuitos integrados
74LS00 NAND.
74LS02 NOR.
74LS04 NOT.
74LS05 NOT oc.
74LS08 AND.
74LS32 OR.
74LS386 EX-OR.
74LS126 Buffer.
74LS244 Buffer 3-Estados
Dip switch de 4 posiciones.
4 LEDs.
4 Resistencias de 330.
4 Resistencias de 1K.
V. PROCEDIMIENTO
MODULOS DE ENTRADA Y SALIDA
1. Construya su mdulo de entrada segn el siguiente circuito. Replique para por lo menos 4
entradas digitales.
Switch Salida [v]
Abierto
Cerrado
e) Que entiende por circuitos combinacionales y explique dos situaciones donde se apliquen
circuitos combinacionales.
Laboratorio de Circuitos Electrnicos II - PPIMMEYM Sexto Semestre UCSM
2014
Ing. Sergio Mestas R. Arequipa 2014
R1
1k
D1
LED-RED
R2
330
Vcc +5v
Entrada
Salida
2. Construya su mdulo de salida segn el siguiente circuito. Replique por lo menos para 4
salidas digitales.

COMPUERTAS LOGICAS
3. Implementar el siguiente circuito. Emplee los mdulos de entrada para ingresar los niveles
lgicos y el de salida para mostrar la salida de la puerta lgica.
4. Para cada puerta lgica efectuar todas las combinaciones posibles en el mdulo de entrada y
confirmar el resultado en la tabla correspondiente
CI:
Ent 1 Ent 2 Salida
5. Dibuje los oscilogramas de entrada y salida.
6. Repita los pasos (4) y (5) para comprobar el funcionamiento de al menos una puerta de los
integrados que cumplen las funciones lgicas: OR, Inversor, NAND, NOR, OR Exclusiva..
1
2
3
7408
R1
D1
R2 R3
Entrada [v] LED
Modulo de Entrada
Modulo de Salida
Laboratorio de Circuitos Electrnicos II - PPIMMEYM Sexto Semestre UCSM
2014
Ing. Sergio Mestas R. Arequipa 2014
7. Implementar compuertas lgicas OR, NOR, AND y NAND de tres entradas a partir de
compuertas de dos entradas.
8. Implemente el circuito propuesto en el punto (d) del cuestionario previo y compruebe su
funcionamiento.
9. En base a las hojas de datos compruebe el funcionamiento de los CI 74126 y 74244. Anote en
una tabla de verdad los valores obtenidos.
CIRCUITOS CON COMPUERTAS LOGICAS
10. Implemente el siguiente circuito.
11. Aplique a las entradas (a, b y c) los niveles lgicos provenientes de su modulo de entrada y la
salida conecte al mdulo respectivo.
12. Anote en una tabla los valores de salida que corresponden a cada una de las combinaciones
de entrada posibles.
13. Determine la funcin que representa.
14. Implemente el siguiente circuito.
15. Aplique a las entradas (a, b y c) los niveles lgicos provenientes de su modulo de entrada y la
salida conecte al mdulo respectivo.
16. Anote en una tabla los valores de salida que corresponden a cada una de las combinaciones
de entrada posibles.
17. Determine la funcin que representa.
18. Implemente el circuito diseado en el punto (e) del cuestionario previo.
19. Compruebe el funcionamiento a partir de una tabla de verdad.
1
2
3
7408
R1
D1
R2 R3
4
5
6
U1:B
7408
1 2
U2:A
7404
9
10
8
U1:C
7408
12
13
11
U1:D
7408
1
2
3
U3:A
7432
1
2
3
7400
4
5
6
7400
10
9
8
7400
13
12
11
7400
a
b
c
y
Laboratorio de Circuitos Electrnicos II - PPIMMEYM Sexto Semestre UCSM
2014
Ing. Sergio Mestas R. Arequipa 2014
VI. CUESTIONARIO FINAL:
1. Que significa simplificar o reducir una funcin lgica y que mtodos existen.
2. Como trabaja un buffer y en que aplicaciones se utilizan.
3. Porque se considera que las compuertas NOR y NAND son universales.
4. Dibuje el circuito equivalente al circuito del punto 9, empleando solo puertas NOR.
5. Que es un circuito Schmitt Trigger, en que condiciones se puede emplear.
VII. CONCLUSIONES Y OBSERVACIONES
Enunciar sus conclusiones y observaciones de la experiencia
VIII. BIBLIOGRAFIA:
Indique la bibliografa consultada en la elaboracin de su informe.

S-ar putea să vă placă și