Sunteți pe pagina 1din 2

Universidad de Guanajuato, DICIS

Procesamiento Digital de Se nales, Septiembre 2014.


Muestreador Repetidor
Minerva Berenice Y epez Ramrez, Mara Jos e Noriega Quintero
Prof. Ing. Jos e Luis L opez Ramrez
Resumen
Pr actica para realizar un circuito muestreador y repetidor.
Keywords
Muestreador, Repetidor, Proceasmiento, Se nales, MOSFET, Capacitor
Universidad de Guanajuato, DICIS, Procesamiento Digital de Se nales
E-mail: miinee raga@hotmail.com,psyomera@hotmail.com

Indice
1 Introducci on 1
2 Metodologa 1
2.1 Acondicionamiento de se nal . . . . . . . . . . . . . . . . . 1
2.2 Estructura digital . . . . . . . . . . . . . . . . . . . . . . . . 1
2.3 Denici on del protocolo de pruebas . . . . . . . . . . . . 1
3 Resultados 1
4 Conclusiones 2
1. Introducci on
El muestreador es un mecanismo que entrega un tren de
pulsos cuya amplitud corresponde a los valores de la se nal
an aloga a muestrear en el instante que se produce el muestreo.
Los muestreadores adquieren muestras de la se nal con fre-
cuencia constante, se cumple un periodo de muestreo. Los
retenedores mantienen el valor de la se nal retenida hasta que
llega un nuevo valor correspondiente a una nueva muestra.
2. Metodologa
2.1 Acondicionamiento de se nal
Muestreador Retenedor.
2.2 Estructura digital
Una vez que se tiene una se nal anal ogica de entrada, en es-
te caso un potenci ometro, esta ir a conectada a un amplicador
operacional LM324 que har a de seguidor de voltaje, la salida
de este ira al MOSFET, IRF640, que actuar a como switch de
la se al del potenci ometro a la velocidad de la se nal de reloj.
Para la se nal de reloj se utiliz o un PIC16f883, con un perodo
de 100ms y un ciclo de trabajo del 5% para que darle mayor
oportunidad al capacitor de cargarse.
El circuito que se arm o se muestra en la Figura 1.
Figura 1. Simulaci on del Circuito Muestreador Retenedor
2.3 Denici on del protocolo de pruebas
Para validar el funcionamiento del circuito, se conect o una
punta del osciloscopio en nuestra se nal anal ogica de entrada y
otra punta del osciloscopio en la salida del segundo seguidor
de voltaje, y en el osciloscopio se muestra las 2 se nales.
Se probaron varios capacitores para analizar la respuesta y en-
contrar una m as cercana a los resultados obtenidos. El circuito
armado en la protoboard se muestra en la Figura 2
3. Resultados
En las guras 3a y 3b se puede mostrar las dos se nales
que se est an midiendo.
Se ve la onda discretizada manteniendo el nivel de voltaje de
la se nal anal ogica y como en esta se retiene el voltaje hasta el
cambio.
El capacitor con el que se obtuvieron estos resultados fue de
1
El circuito se probo en un osciloscopio y se compar o con
mediciones realizadas mediante un arduino conectado con
labview.
Muestreador Repetidor 2/2
(a) Osciloscopio 1 (b) Osciloscopio 2
Figura 3. Exhibici on de las se nales en el osciloscopio del conjunto de pruebas.
Figura 2. Circuito Armado
4. Conclusiones
En esta pr actica pudimos observar de forma clara y con-
creta c omo es el funcionamiento de un muestreador retenedor,
las caractersticas que este tiene, y su comportamiento.
Fu e interesante conocer y utilizar nuevos elementos electr oni-
cos, como el seguidor de voltaje y el mosfet.
Al inicio no est abamos seguras del comportamiento de la
se nal, pero entendimos el comportamiento de esta a la salida,
al visualizarla en el osciloscopio.

S-ar putea să vă placă și