Sunteți pe pagina 1din 5

PRCTICA 7: CIRCUITOS DE ARITMTICA DIGITAL

CON MSI.
Diego Manchay
dmanchay@est.ups.edu.ec
Curso 5 G2
17Junio, 2014.
Universidad Politcnica Salesiana.
RESUMEN: La prctica presente tiene como ayuda
a ejercitar el diseo de circuitos combinacionales
utilizando circuitos integrados de un nivel de
integracin mayor que las compuertas lgicas.
Consta de dos partes, en la primera de las cuales se
efecta el diseo de un circuito que suma dos nmeros
de 1 bit utilizando un multiplexor de 8 a1 y de la
segunda parte utilizando un multiplexor de 4 a 1.

PALABRA CLAVE: binaria, Multiplexor, suma , ,

Para ello se realizar un ejemplo de una suma binaria


de dos nmeros de 4-bits cada uno.
En la figura N 1, se puede observar que lo primero que
se suma son los bits menos significantes [Bo , Ao ] lo
que genera una suma parcial, que es lo que se escribe
[So ] y un exceso parcial [carry] que se lleva a la
siguiente columna. Para la suma de los siguientes bits,
se suman los bits de Ai y Bi correspondientes ms lo
que se trae de la columna anterior Ci. El exceso final es
parte de la respuesta.[1]

integrado.

OBJETIVO GENERAL:
Realizar el diseo y simulacin de un semisumador,
sumador y un sumador en BCD utilizando los circuitos
MSI.

OBJETIVO ESPECIFICO:

Realizar el diseo y simulacin de un


semisumador, sumador y un sumador
Realizar un sumador completo usando dos
tipos de integrados de multiplexores el 74151
y el 74153.

2.- MARCO TERICO


2.1. SUMADOR ARITMTICO BINARIO.
Una de las operaciones bsicas que realiza un
computador es la suma aritmtica, en base a la cual se
pueden realizar operaciones matemticas ms
complejas
como
multiplicacin,
divisin,
exponenciacin, integracin, diferenciacin, etc., de
ah que resulte importante conocer cmo funciona y
cmo disear este dispositivo. [1]

Figura 1. Suma Binaria.[1]

Figura N 2 Sumador Binario de 4Bits.[1]


Esta operacin puede visualizarse de mejor manera con
el diagrama de bloques de la figura 2, como puede
verse, el primer bloque del sumador tiene dos entradas
de datos: Ao y Bo y dos salidas: So y un siguiente
bloque, por eso recibe el nombre de medio sumador
[Half- Adder]; los otros bloques todos ellos tienen tres
entradas de datos: Ai , Bi [bits de A y B] y Ci [exceso
parcial de la columna anterior] y generan dos salidas:
Si y Co , cada uno de ellos recibe el nombre de
sumador completo [Full-Adder]. [1]
CI-7483 y CI-74283.- Con los integrados que
contienen 4 sumadores completo se puede implementar
un sumador de cualquier nmero de bits. En el
mercado existen sumadores aritmticos binarios para
nmeros de 4-bits, el CI-7483, cuya distribucin de
pines se muestra en la Figura 4, [el CI-7483 (superior)
y el CI-74283 (inferior) es el mismo, pero con una
distribucin de pines diferente].
Estos sumadores completos realizan la suma de 2nmeros de 4-bits. Las salidas de suma [S], se

proporcionan para cada bit y el exceso [carry]


resultante [Co] se obtiene del cuarto bit. Los
sumadores se disean de manera que los niveles
lgicos de las entradas y las salidas, incluso el carry,
estn en su forma verdadera. Diseados para media y
alta velocidad, los circuitos utilizan lgica TTL [Lgica
Transistor- Transistor] de alta velocidad y alto fan-out,
pero son compatibles con las familias DTL.[2]

Tiene una entrada strobe [habilitacin] que debe estar


en un nivel lgico bajo para habilitar a este dispositivo.
Un nivel alto en la entrada strobe hace que la salida Y
est en un nivel alto y la salida [Wo cuando se la use] a
un nivel bajo. A continuacin se muestra la tabla de
funcin del CI- 74151 [MUX de 8- a 1]
2.3. APLICACIONES DE LOS MULTIPLEXERS.
El uso de los multiplexers en el diseo de dispositivos
digitales. En este caso se estudian dos aplicaciones:
a) Incremento del nmero de entradas;
b) Implementacin de una funcin booleana
combinacional.

3. MATERIALES.
Figura 3. Sumadores aritmticos[2]
2.2. MULTIPLEXORES.
Multiplexor o Selector de Datos.- Es un dispositivo que
acepta varias entradas de datos, pero solo deja pasar
una de ellas a la salida. Cuando se ha seleccionado una
seal, las otras no tienen efecto sobre la salida. Los
multiplexores pueden ser analgicos o digitales. El
En el MUX-digital, la seleccin de los canales se la
hace mediante entradas de comando digital, a veces
conocidas como entradas de direccin, como se ve en
la figura 4[2]

Fuente de poder universal DC


Circuitos integrados 74151, 74153,
Resistencias varias de preferencia de 330 ohmios
Diodos Leeds verdes y rojos u otros.
Proto board.
DIP Switch.

4. PROCEDIMIENTO.
Realizar la implementacin de un circuito
combinacional de un Sumador Completo de tal manera
que, Se tiene 3 entradas A,B,C y dos salidas Suma y
Count
Tabla N1 tabla de verdad de un sumador completo

Figura 4. Multiplexor de 4 a 1.[2]


CI-74151.- Data Selector/Multiplexer 8-1. Contiene en
el chip toda la decodificacin binaria para seleccionar
la fuente de datos deseada. El CI-74151 selecciona 1de-8 fuentes de datos, como se ve en la figura 5[2]
Utilizando la tabla de verdad e implementando con
min trminos con compuertas lgicas bsicas podemos
realizar un sumador completo, como en la figura6

Figura N 5 CI-74lS151 data selector/multiplexer 8-a-1

Figura N 6 sumador complet


4.1. PARTE N1

Implementar slo con Mux de 8 a 1

Figura 7: Diagrama lgico implementado de la parte


primera del ensayo

4.1. PARTE N2

Implementar slo con Mux de 4 a 1

lgico y carry in tiene 0 logico entonces la salida suma


tiene 1 logico y carry out tiene 0 logico, otra pueba es
cuando A, B, Carry in tiene 1 logico entonces la salida
de carry out y suma tienen cada una 1 logico, esto se
puede visualizar en las dos circuitos tanto utilizando el
Mux de 8 a 1 y el Mux de 4 a 1. Como se ve en las
figuras 9 y 10.

Figura 9: Circuito combinacional implementado


utilizando mux de 8 a 1.
En esta figura se ve como se implement un sumador
de dos nmeros de 1 bit cada uno en la que la salida de
suma es el Led rojo y el Led verde es el carry out , el
circuito sigue la logica de la tabla 1.

Figura 8: Diagrama lgico implementado de la parte


segunda del ensayo

5. ANLISIS Y RESULTADOS
Una vez realizados las conexiones se procede a tomar
los resultados en cada una de estos circuitos en este
caso la lgica de combinacin o de encendido de los
Leds como se ve en la figura N 9.
En la tabla1
Encontramos la tabla de verdad
implementada en el circuito en la que tenemos 3
entradas en la que el bit menos insinificativo es el
carry de entrada y la max significativa es el bit de suma
cuando A tiene valor 0, B tiene valor 1, y carry in
tienen 1.
la salida suma tiene 0 logico y la salida carry out tiene
tiene 1 logico. Cuando A tiene 1 logico y B tiene o

.
Figura 10: Circuito combinacional implementado
utilizando mux de 4 a 1.
En esta figura se ve como se implement un sumador
de dos nmeros de 1 bit cada uno en la que la salida de
suma es el Led amarillo y el Led azul es el carry out ,
el circuito sigue la logica de la tabla 1.

6. CONCLUSIONES
Al usar circuitos MSI que son un arreglo de
compuertas bsicas se utiliz para la implementacin
de un circuito diferente utilizando su diseo y mediante
la teora de los mapas de Karnougn ya que la lgica
MSI es utilizar algo ya echo en esta prctica para un

sumador de dos nmeros de 1 bit.


Implementando la aplicacin diferente de los
multiplexores en funciones lgicas pudimos disear un
sumador de 1 bit, esto utilizando dos multiplexores
diferentes, un MUX de 8 a 1 y de 4 a 1.
Se aplic lo aprendido en clase respecto a la teora de
multiplexores y de circuitos MSI como sumadores as
como la reduccin mediante mapas de karnougn.

7. RECOMENDACIONES
Al conocer que son circuitos TTL debemos saber la
distribucin de pines del integrado a utilizar para
polarizarlos
correctamente
para
su
mejor
funcionamiento por ejemplo conectando a VCC y a
GROUND los pines adecuados

8. REFERENCIAS
[1] Novillo Carlos M. CAP 2: Dispositivos lgicos
MSI Sistemas Digitales, primera Edicin. Ecuador. pp
74-80. 2009
[2] Ronald J. Tocci CAP 9- Circuitos Lgicos MSI
Sistemas Digitales principios y aplicaciones, Dcima
edicin. Editorial Pretice hall. pp 500-510.

S-ar putea să vă placă și