Sunteți pe pagina 1din 9

6.9 Tipos de convertidores Analgico / Digitales.

- Convertidor Analgico/Digital Flash o Paralelo


El mtodo flash utiliza comparadores que comparan una serie de tensiones de
referencia con la tensin de entrada analgica. Cuando la tensin analgica sobrepasa a
la tensin de referencia de un comparador determinado, se genera un nivel Altota
figura 6-24

Figura 6-24 Convertidor A/D tipo Flash de 8 bits


que usa 7 convertidores

La figura 6-24 muestra un convertidor de 8 bits que usa 7 convertidores, no se requiere


convertidor para el caso en que todas las comparaciones sean cero En general se requieren 2 n1 comparadores para la conversin a un cdigo binario de n bits. La salida de cada convertidor

se aplica un circuito codificador de prioridad, en el cual el cdigo binario queda determinado


por la entrada de mayor orden que se encuentre a nivel alto. Referencia bibliografica . floyd
Su principal ventaja de este comparador es su alta velocidad de muestreo que se puede
alcanzar, aunque presenta la desventaja de que se necesitan muchos comparadores para un
ADC de un nmero binario de tamao razonable. La velocidad de muestreo determina la
precisin con la que la secuencia de cdigos digitales representa la entrada analgica del
ADC. Cuando ms muestras se toman en una unidad de tiempo, ms precisa es la seal digital
que representa a la seal analgica.

Aqu cabe una pregunta: Con que velocidad se debe muestrear una seal analgica, es decir
cuantas veces por unidad de tiempo es lo mnimo con que se requiere muestrear una seal
analgica ? La teora propuesta por Nyquist Referencia bibliografica Operational Amplifiers
Floyd establece que una seal de entrada variante con el tiempo puede reproducirse con
fidelidad si la velocidad de muestreo es por lo menos dos veces tan alta como la mayor
componente de la frecuencia de la seal.

Ejemplo 6 10 Ilustracin de varios muestreos por ciclo

La mayor componente de la frecuencia de una seal analgica es de 3500 Hz.


Determina la mnima velocidad de muestreo.
Solucin: La mnima velocidad de muestreo requerida es 2 X 3500 = 7000 muestras
por segundo.

- ADC de aproximaciones sucesivas.

Este tipo de convertidor es el que sigue en menor tiempo de conversin al convertidor


con mtodo Flash. La figura 6-25 muestra el diagrama a bloques bsico de un
convertidor ADC por aproximaciones sucesivas de 4 bits

Figura 6-25 Diagrama a bloques bsico de un convertidor ADC por aproximaciones


sucesivas de 4 bits

Descripcin del circuito


Esta formado por un DAC, un registro de aproximaciones sucesivas (SAR, successiveaproximation r+egister) y un comparador. Los bits de entrada al DAC se habilitan a

ALTO, de uno en uno sucesivamente. Comenzando por el bit ms significativo (bMs).


Cada vez que se habilita un bit, el comparador produce una salida que indica si la
tensin analgica de entrada es mayor o menor que la salida del DAC. Si la salida del
DAC es mayor que la entrada analgica, la salida del comparador esta a nivel BAJO,
haciendo que el bit en el registro pase a cero. Si la salida es menor que la entrada
analgica el bit 1 se mantiene en el registro. El sistema realizara esta operacin
primero con em bMs, luego con el siguiente bit ms significativo, despus con el
siguiente, y as sucesivamente. Despus de que todos los bits del DAC hayan sido
aplicados, el ciclo de conversin esta completo. Referencia floyd.

- ADC de contador de rampa en escalera.


El mtodo de rampa en escalera para la conversin A/D se conoce tambin como
mtodo de Rampa digital o mtodo contador. Se emplea un DAC y un contador binario
para generar el valor digital correspondiente a una entrada analgica. La figura 6-26
presenta un diagrama de este tipo de convertidor.

Figura 6-26 Convertidor A/D tipo rampa de 8 bits

El mtodo de rampa en escalera es ms lento que el mtodo flash porque, en caso de


entrada mxima, el contador debe pasar a travs del nmero mximo de estados antes
de realizar la conversin. Para una conversin de 8 bits, esto significa un mximo de
256 estados y cado estado consume un cierto tiempo La figura 6-27 ilustra una
secuencia de conversin con 4 bits. Obsrvese que, para cada muestra, el contador
debe contar desde cero hasta el escaln en el que la tensin de referencia alcanza a la
tensin de entrada analgica. El tiempo de conversin es variable, en funcin de la
tensin analgica.

La figura 6-27 ilustra una secuencia de conversin con 4 bits

- ADC de rastreo o seguimiento

El mtodo de seguimiento utiliza un contador ascendente / descendente y es ms rpido


que el mtodo de rampa digital, porque el contador no se pone a cero despus de cada
muestreo sino que sigue a la entrada analgica La figura 6-28 muestra un tpico ADC
de seguimiento de 8 bits.

figura 6-28 Tpico ADC de seguimiento de 8 bits.


La salida del comparador se aplica al modo del control del contador, cuando esta
BAJO ( 0 lgico), hace que el contador cuente progresivamente, y , recprocamente,
cuando esta ALTO (1 lgico), hace que el contador cuente en forma descendente. En la
figura 6-29 se muestra que cuando el ADC de rastreo a alcanzado el intervalo idneo,
entonces el convertidor puede seguir de forma continua el voltaje analgico. La rapidez
de rastreo no es ningn problema a medida que las variaciones de la entrada sean
relativamente lentas.
A fin de reducir el error inicial de las primeras conversiones suele fijarse el contador a
media escala, es decir, en 100000.

Figura 6-29 ADC de seguimiento

- ADC de pendiente simple


A diferencia de los mtodos de rampa en escalera y seguimiento, el convertidor de
pendiente simple no requiere un DAC. Se utiliza un generador de rampa lineal para
generar una tensin de referencia de pendiente constante. En la figura 6-30 se muestra
el diagrama del ADC de pendiente simple. Al comienzo del ciclo de conversin, el
contador esta en estado RESET y la salida del generador de rampa es 0 V. En esta
situacin, la entrada analgica es mayor que la tensin de referencia y, por tanto , se
produce un nivel ALTO en la salida del comparador. Este nivel alto habilita la seal
del reloj para el contador y arranca el generador de rampa

Figura 6-30 Diagrama del ADC de pendiente simple

- ADC de doble pendiente


El funcionamiento del ADC de doble pendiente es similar al de pendiente simple,
excepto en que se utiliza una rampa de pendiente variable y otra de pendiente fija. Este
tipo de convertidor se utiliza comnmente en voltmetros digitales y otros tipos de
instrumentos de medida.
Se utiliza un generador de rampa (integrador), A1, para generar las caracterstica de
pendiente doble. En la figura 6-31 se presenta el esquema de un ADC de pendiente
doble como referencia.

Figura 6-31 Esquema de un ADC de pendiente doble como referencia.

S-ar putea să vă placă și