Documente Academic
Documente Profesional
Documente Cultură
LABORATORIO 4
Phase Locked Loop (PLL)
Juan David Crdenas Acosta
Cd. 1400723
u1400723@unimilitar.edu.co
II.
III.
MARCO TEORICO
I.
OBJETIVOS
INTRODUCCIN
Materiales
Circuito
Integrado
Referencia
LM565
Cantidad
2
Multmetro
V.
PROCEDIMIENTO
0.001F
2.2nF
0.1F
10F
680
820
2.2 k
3.3k
4.7k
10k
33k
Condensadores
Resistencias
5
1
1
1
5
1
1
1
2
1
2
PRE-LABORATORIO
Se realiz el clculo terico de la frecuencia
natural del pll, utilizando los componentes de la
imagen 4.
De acuerdo a la hoja tcnica del PLL para hallar
la frecuencia natural (FN) utilizamos la ecuacin
(1):
NE 565 PLL IC
Los pines 8 y 9 del PLL corresponden a la
resistencia de tiempo y condensador de tiempo
respectivamente. Para la prctica, la frecuencia
natural del circuito de la figura 4, ser:
MATERIALES
(2)
de
la
la
se
e.
Decrementar la resistencia de carga
del punto TP3 a 820.
La frecuencia de la seal disminuy a un
valor de 71.12 KHz. Al aumentar la
resistencia de referencia el comportamiento
del circuito ser ms preciso. Como se
observa en la imagen 10.
(3)
Siendo Rf la resistencia interna del NE565 con un
valor de 3.6 K, y Cf el condensador conectado al
pin 7.
d.
Incrementar cada uno de los resistores
de entrada del detector de fase R4 y R5, uno a
la vez a 3,3K.
f.
Reducir cada uno de los voltajes (+)
tanto como (-) en 2 Voltios, uno a la vez.
Al disminuir Vcc la
frecuencia natural
disminuye a diferencia que cundo los
voltajes de alimentacin son iguales. Ocurre
el mismo efecto al disminuir +Vcc pero la
diferencia en la frecuencia natural es menor
con respecto a la calculada en el prelaboratorio, donde se destaca que a mayor
sea Vcc y menor +Vcc se reduce las
interferencias en el pll
Voltaje VS frecuencia
180
160
140
Frecuencia (Khz)
120
Voltaje (V)
7
6.5
6
5.5
5
4.5
4
3.5
3
2.5
2
100
80
60
40
20
0
2.5
3.5
4.5
5
voltaje (Volt.)
5.5
6.5
Frecuencia (kHz)
3.86
24.03
43.12
62.22
82.61
98.29
115.6
132.67
148.43
162.08
170.41
(4)
Teniendo el valor de
, un voltaje y su
respectiva frecuencia, se puede obtener el
punto de corte, con la ecuacin de la recta (5)
(5)
Despejamos b:
b = 237.030
La siguiente ecuacin determina la frecuencia de
salida del VCO al aplicarle un nivel de voltaje (x):
(5)
(6)
10
(3)
Siendo Rf la resistencia interna del NE565 con un
valor de 3.6 K, y Cf el condensador conectado al
pin 7.
11
VII. REFERENCIAS
[1]
Electrnica: Teora de circuitos y dispositivos
electrnicos.
Robert
L.
Boylestad, Louis
Nashelsky - 2003 - 1020 pginas
[2]
Electronic Communication. Lloyd Temes, Mitchel
Schultz. Second edition - 1998 179 pginas
[3]
http://www.datasheetcatalog.com/datasheets_pd
f/L/M/5/6/LM565.shtml
[4]
http://www.profesores.frc.utn.edu.ar/electronica/
ElectronicaAplicadaIII/Aplicada/Cap02RedesPLL
.pdf
[5]
http://www.jcee.upc.es/JCEE2001/PDFs2001/pin
dado.pdf
12