Documente Academic
Documente Profesional
Documente Cultură
CURSO:
B) 74LS86
o OPERACIN A > B
Partimos de la misma base, es decir, utilizar dos nmeros de 2 bits cada
uno. Para que un nmero sea mayor que otro expresado en algebra
booleana seria:
F=
As se va comparando bit a bit teniendo en cuenta que se compara del
ms significativo a menos significativo.
o OPERACIN A< B
Partimos de la misma base, es decir, utilizar dos nmeros de 2 bits cada
uno. Para que un nmero sea mayor que otro expresado en algebra
booleana seria:
F=
As se va comparando bit a bit teniendo en cuenta que se compara del
ms significativo a menos significativo.
diseo del sistema. El nmero total de 1's, incluyendo el bit de paridad, siempre
es par para paridad par y siempre es impar para paridad impar.
Deteccin de un error. Un bit de paridad facilita la deteccin de un nico error
de bit, pero no detecta dos errores ben un grupo. Por ejemplo Se desea
trasmitir el cdigo bcd 1001 .El cdigo total transmitido incluyendo el bit de
paridad par es
01001
Considere un error en cuarto bit
00001
Cuando se recibe este cdigo, la circuitera de verificacin de paridad
determina que solo existe un 1 (impar), cuando debera ser un nmero par de
1's. Ya que el cdigo recibido no es un nmero par de 1's, se detecta un error.
5.- Disee un circuito lgico para controlar las luces instaladas en un pasadizo
largo que tiene 3 puertas, una en cada extremo y una a la mitad. Cada puerta
tiene un interruptor para operar las luces a lo largo del pasillo. Etiquete los
interruptores como A, B y C.
A
B
C
F
0
0
0
0
0
0
1
1
0
1
0
1
F= ABC + ABC + ABC + ABC
0
1
1
0
1
0
0
1
1
0
1
0
1
1
0
0
1
1
1
1
6.- Obtener la tabla de verdad de cada una de las salidas S y C del circuito
mostrado:
Tabla de verdad:
x
0
y
0
z
0
S
0
C
0
0
0
0
1
1
1
1
0
1
1
0
0
1
1
1
0
1
0
1
0
1
1
1
0
1
0
0
1
0
0
1
0
1
1
1