Sunteți pe pagina 1din 5

Tarefa 1 Projeto de Sistemas Digitais

Feito por Rodrigo Reginatto Vasconcelos - 42585

Colete informaes sobre 3 maiores companhias de CAD no mundo:


Synopsys, Cadence e Mentor
Aonde esto? Pgina de internet? Quais os seus rendimentos anuais?
Quais as suas famlias de produtos (ferramentas de CAD) mais
rentveis?

Synopsys: Possui escritrios nas Americas, Europe and Middle East,


Asia
Pacific
e
Japan,
sua
pgina
da
internet

http://www.synopsys.com, seus principais ferramentas so:

RSoft CAD Environment


Synopsys
Optics
Solution
optics.synopsys.com/rsoft/rsoft-cad-environment.html
The
RSoft CAD Environment is the core program of the RSoft Passive
Device Suite, and allows researchers and engineers to create
systems for the design

Synopsys
Camelot
www.synopsys.com/TOOLS/MANUFACTURING/.../camelot-ds.aspx
The
Camelot
software
system
is
the
nextgeneration CAD navigation standard for failure analysis, design
debug and low-yield analysis

Receita total da Synopsys foi de U$ 2.057.472 em 2014.


Cadence: Possui escritrios em todo os continentes, sua pgina da
internet http://www.cadence.com, suas principais ferramentas so:

Freedom CAD
Date:
15
Apr
2010
http://www.cadence.com/products/pcb/service_bureaus/Pages/
freedomcad.aspx
3D Mechanical CAD Collision Detection with Allegro PCB Editor
and Nextra the award winning CAD technology NEXTRA
Overview of the company Darmstadt for CAD-integration
projects
for
famous
car
manufacturers.

2007
Conference CAD-systems in electronics und mechanical
applications are completely different Com 6MB Date: 22 Oct
2009

http://www.cadence.com/rl/Resources/conference_papers/4.9K
rebsTMecadtron.pdf
Receita total da Cadence foi de U$ 1.580.932 em 2014.

Mentor: Possui escritrios nas Americas, Europe, Pacific Rim e Japan,


sua pgina da internet http://www.mentor.com/

CAD Embedded - Mentor Graphics. Home; Products; Mechanical


Analysis; Blog; tag: CAD Embedded. Mechanical Analysis Blog.
Posts tagged with 'CAD Embedded'. 12 Mar, 2010
CAD Integration
Mentor
Graphics. Home;
Products;
Mechanical Analysis; Blog; tag: CAD Integration. Mechanical
Analysis Blog. Posts tagged with 'CAD Integration'. 12 Mar,
2010

Receita total da Mentor foi de U$ 1.156.373 em 2014.

Colete informaes sobre as maiores companhias no mercado de


FPGAs que produzem ferramentas de sntese de alto nvel (por
exemplo, sntese comportamental, sntese em alto nvel, sntese de
sistema): Xilinx, Altera e Lattice
Quais as linguagens usadas p/ descrio do hardware nessas
ferramentas de sntese de alto nvel?

Uma grande variedade de dispositivos programveis foi desenvolvida


nos ltimos tempos: (Tocci, 2007), (Wakerly, 2006), (Fregni e
Saraiva, 1995)
PROM (Programmable Read-Only Memory) precursor dos PLDs, a
PROM pode gerar qualquer funo lgica possvel das variveis de
entrada. Contudo usada apenas para um pequeno nmero de
variveis de entrada;
PLA (Programmable Logic Array) desenvolvido em meados da
dcada de 70, foi o primeiro dispositivo programvel sem a estrutura
interna da PROM, pois tanto a matriz das portas AND como a matriz
das portas OR podem ser programadas.No teve boa aceitao po
parte dos projetistas;

PAL (Programmable Array Logic) contm uma arquitetura interna


similar a da PROM, sendo uma simplificao da PLA, pois apenas as
conexes das entradas da matriz das portas AND so programveis
(a matriz das portas OR fixa). h muito tempo o tipo de
dispositivo programvel mais utilizado;
GAL (Generic Array Logic) tipo de dispositivo programvel que
permite a implementao de circuitos sequenciais, pois introduz a
possibilidade de emular flip-flops; 3 Para maiores detalhes consulte
as referncias bibliogrficas citadas no texto.EPUSP - PCS
2021/2308/2355
LABORATRIO
DIGITAL
Introduo
aos
Dispositivos Lgicos Programveis (2011) 3 Figura 1.2 - Exemplo de
programao de uma PLA.
CPLD (Complex Programmable Logic Device) combina vrios
dispositivos do tipo PAL em uma estrutura em forma de matriz. Os
blocos lgicos tm conexes AND programveis e conexes OR fixas.
Quando necessrio, vrios blocos lgicos podem ser combinados para
implementar;
FPGA (Field Programmable Gate Array) contm um grande
nmero de blocos lgicos que podem ser programados
independentemente. Esses blocos contm lgica combinatria e
registradores para circuitos seqenciais;
Gate Array circuitos ULSI que oferecem centenas de milhares de
portas lgicas. As funes dos blocos lgicos e as interconexes entre
eles so determinados nos estgios finais de fabricao do CI.
Embora o seu custo individual seja bem menor que o custo da FPGA,
o processo de programao feita pelo fabricante do CI faz com ue
este dispositivo ainda seja uma alternativa cara. Os gate arrays so
usados para o desenvolvimento de circuitos integrados dedicados a
uma aplicao (ASIC applicaton-specific integrated circuit);
Os primeiros PLDs eram programados queimando-se fusveis. Uma
vez que um fusvel tenha sido queimado, ele no pode ser
recuperado. Desta forma, se houver algum erro de programao ou o
projeto tiver de ser modificado, um dispositivo j programado no
poder ser reaproveitado e, assim, ter de ser jogado fora. Esse
problema foi estudado por diversas empresas que desenvolveram
PLDs que podem ser apagados e reprogramados. Tais dispositivos so
conhecidos como dispositivos lgicos programveis e apagveis ou
EPLDs (erasable programmable logic devices). Os EPLDs podem ser
programados e apagados da mesma forma que as EEPROMs. Nesses
dispositivos, os fusveis so, na verdade, chaves eletrnicas, cujo

estado (aberta ou fechada) pode ser modificado eletricamente. (Tocci,


2007)
Diversos fabricantes de CIs produzem PLDs como Xilinx, Lattice,
Altera, entre outros. A Xilinx produz a srie de FPGAs denominada
XC4000, com componentes que contm de 1.000 a 180.000 portas. O
maior membro da famlia, o XC4085XL, possui 3.136 blocos lgicos
configurveis internos, organizados em uma matriz de 56x56. A
Lattice Semiconductor fabrica o GAL 16V8, cuja arquitetura muito
similar ao dos PALs. Esse dispositivo tem a caracterstica de poder ser
um substituto compatvel pino-a-pino genrico da maioria de PALs
existentes.
A Altera produz a famla de CPLDs MAX7000S, cujo diagrama de
blocos apresentado na figura 1.2. A principal estrutura do
MAX7000S uma srie de Blocos de Matriz Lgica (LABs - logic array
blocks), inteconectados entre si por uma Matriz de Interconexo
Programvel (PIA - programmable interconnect array). Cada LAB ,
na realidade, composto por um grupo de 16 macroclulas, que podem
compartilhar os termos-produto das suas variveis. (Duech, 2001)
A linguagem utilizada linguagens de descrio de hardware (HDL).
HDLs pode ser de trs tipos de: AHDL, que uma linguagem
proprietria da ALTERA; Verilog e VHDL, que so linguagens
padronizadas pelo IEEE, utilizadas mundialmente.
Baseado no arquivo IntelProcessorHistory.pdf (no EAD), plotar no
mesmo grfico (c/ ano de introduo no eixo X): nmero de
transistores, frequncia, tecnologia (dimenso mnima);
Intel 4004 processor - Introduced 1971 Initial clock speed com 108 KHz,
2,300 Number of transistors e 10 Manufacturing technology
Intel 8008 processor - Introduced 1972 Initial clock speed com 500-800
KHz, 3,500 Number of transistor e 10 Manufacturing technology
Intel 8080 processor - Introduced 1974 Initial clock speed com 2 MHz,
4,500 Number of transistors e 6 Manufacturing technology
Intel 8086 processor - Introduced 1978 Initial clock speed com 5 MHz,
29,000 Number of transistors e 3 Manufacturing technology
Intel 8088 processor - Introduced 1979 Initial clock speed com 5 MHz,
29,000 Number of transistors e 3 Manufacturing technology
Intel 286 processor - Introduced 1982 Initial clock speed com 6 MHz,
134,000 Number of transistors e 1.5 Manufacturing technology
Intel386 processor - Introduced 1985 Initial clock speed com 16 MHz,
275,000 Number of transistors e 1.5 Manufacturing technology

Intel486 processor - Introduced 1989 Initial clock speed com 25 MHz,


1,200,000 Number of transistor e 1 Manufacturing technology
Intel Pentium processor - Introduced 1993 Initial clock speed com 66
MHz, 3,100,000 Number of transistors e 0.8 Manufacturing technology
Intel Pentium Pro processor - Introduced 1995 Initial clock speed com
200 MHz 5,500,000 Number of transistors e 0.6 Manufacturing technology
Intel Pentium II processor Intel Pentium II Xeon processor Introduced 1997 Initial clock speed com 300 MHz 7,500,000 Number of
transistors e 0.25 Manufacturing technology
Intel Pentium III processor Intel Pentium III Xeon processor Introduced 1999 Initial clock speed com 500 MHz 9,500,000 Number of
transistors e 0.18 Manufacturing technology
Intel Pentium 4 processor - Introduced 2000 Intel Xeon processor
Introduced 2001 Initial clock speed com 1.5 GHz 42,000,000 Number of
transistors e 0.18 Manufacturing technology
Intel Pentium M processor - Introduced - 2002 Initial Clock Speed 1.7
GHz, 55,000,000 Number of transistors e 90nm Manufacturing technology
Intel Itanium 2 processor - Introduced 2002 Initial clock speed com 1
GHz, 220,000,000 Number of transistors e 0.13 Manufacturing technology
Intel Pentium D processor - Introduced 2005 Initial clock speed com 3.2
GHz 291,000,000 Number of transistors e 65nm Manufacturing technology
Intel Core 2 Duo processor Intel Core2 Extreme processor Dual-Core
Intel Xeon processor - Introduced 2006 Initial clock speed com 2.93 GHz
291,000,000 Number of transistors e 65nm Manufacturing technology
Dual-Core Intel Itanium 2 processor 9000 series - Introduced 2006 Initial
clock speed com 1.66 GHz Initial clock speed 1,720,000,000 Number of
transistors e 90nm Manufacturing technology
Quad-Core Intel Xeon processor Quad-Core Intel Core2 Extreme
processor - Introduced 2006 Intel Core2 Quad processors Introduced
2007 1.66 GHz Initial clock speed com 2.66 GHz 582,000,000 Number of
transistors e 65nm Manufacturing technology
Quad-Core Intel Xeon processor (Penryn) Dual-Core Intel Xeon
processor (Penryn) Quad-Core Intel Core2 Extreme processor (Penryn) Introduced 2007 Initial clock speed com > 3 GHz 820,000,000 Number of
transistors e 45nm Manufacturing technology

S-ar putea să vă placă și