Documente Academic
Documente Profesional
Documente Cultură
Principios SDH:
Duracin: 8 horas.
Facilitador: Ing. Daniel Rangel.
Mvil: 0412-4180459
Correo: daniel_rangel@digitel.com.ve
Contenido:
Generalidades PDH (Plesiochronous Digital Hierarchy)
SDH
Generalidades EoS (Ethernet over SDH)
Generalidades PDH:
PDH (Plesiochronous Digital Hierarchy)
Estndares y Jerarquas PDH
Desventajas de PDH
Generalidades PDH:
PDH (Plesiochronous Digital Hierarchy)
Estndares y Jerarquas PDH
Desventajas de PDH
Estndares PDH:
Mux E2
Mux E1
30 entradas
digitales de
64 Kbps
cada una
1
.
.
.
30
E1
1
2
Multiplexor
de 1er nivel
3
4
Cuatro entradas
E1 = 2 Mbps
Mux E3
E2
Multiplexor
de 2do
nivel
Cuatro entradas
E2 = 8 Mbps
E3
1
2
2
3
Mux E4
Multiplexor
de 3er nivel
3
4
Cuatro entradas
E3 = 34 Mbps
Multiplexor
de 4to nivel
E4
140 Mbps
Generalidades PDH:
PDH (Plesiochronous Digital Hierarchy)
Estndares y Jerarquas PDH
Desventajas de PDH
Desventajas de PDH
-
Falta de un nico reloj, lo cual obliga al uso de bits de relleno (stuffing bits).
SDH:
Surgimiento de SDH. Caractersticas y Ventajas de SDH.
Componentes, Topologa y Capas.
Estructura de Multiplexacin SDH y Trama STM-1.
Encabezados - Overheads.
Surgimiento de SDH.
- Jerarqua Digital Sncrona, posee un nico reloj en la red.
- Define una estructura de trama estndar, un mtodo de multiplexacin
especifico y mas.
.
.
.
622.08 Mbps
155.52 Mbps
STM-1
STM-4
STM-16
STM-N
Caractersticas de SDH:
STM-1 A
A
A
STM-1 B
B
B
4:1
STM-1 C
C
C
STM-1 D
D
D
STM-1
STM-4
STM-16
STM-64
Clock
Clock
Clock
Clock
Clock
PRC
Ventajas de SDH.
- Estndar universal a nivel de interfaces Elctricas y pticas. En el se incluye:
* Niveles de seales digitales.
* Estructura de trama.
* Mtodo de multiplexacin.
* Gestion y monitoreo.
- Permite conectividad de equipos de diferentes proveedores:
Ventajas de SDH.
- Mapeo directo para transportar seales PDH, ATM e IP (compatibilidad).
Ventajas de SDH.
- Proteccin dinmica de la red en topologa de anillo.
- Bytes de encabezado abundantes para Operacin y Administracin remota y
centralizada.
- gil aprovisionamiento de circuitos desde un punto centralizado.
Servidor
Sitio B
Gateway NE
Sitio D
Sitio A
Cliente
Sitio C
Sitio E
Desventajas de SDH.
- Debido al uso de varios bytes de Encabezado para funciones de OAM, SDH tiene baja
utilizacin de ancho de banda que PDH.
- Agregacin directa de punteros incrementa la complejidad y genera jitter en el sistema.
- Influencia del uso excesivo de software en la seguridad del sistema. El mismo puede
ser vulnerable a virus en el sistema.
SDH:
Surgimiento de SDH. Caractersticas y Ventajas de SDH.
Componentes, Topologa y Capas.
Estructura de Multiplexacin SDH y Trama STM-1.
Encabezados - Overheads.
Componentes de Red:
DXC
OR
RT
DXC
Leyenda:
- DXC: Digital Cross Connect
- ADM: Add/Drop Multiplexer
- TM: Terminal Multiplexer
- RT: Radio Terminal
- RR: Radio Repeater
- OR: Optical Repeater
RR
RT
ADM
OR
OR
TM
Capas de Seccin:
MST
RST
RS
RST
RS
MST
RST
RS
RS
RST
RS
MS
MST
RST
RS
MS
RS
Capas de Path:
MST
RST
RS
RST
RS
MST
RST
RS
MS
RS
RST
RS
MST
RST
RS
RS
MS
Capa de Path
SDH:
Surgimiento de SDH. Caractersticas y Ventajas de SDH.
Componentes, Topologa y Capas.
Estructura de Multiplexacin SDH y Trama STM-1.
Encabezados - Overheads.
Byte 1
Byte 1
STM-1
1 2
Byte 1
270
Byte 270
2
3
4
9 Filas
5
6
7
8
9
Byte 2430
270 Columnas
STM-1
De la ITU-T G.707:
1.- Una trama tarda 125us, es decir
en 1 seg. = 8000 tramas.
2.- Estructura de bloque rectangular
de 9 Filas y 270 Columnas.
3.- Cada unidad es 1 byte (8 bits).
4.- Modo de transporte:
- Byte a Byte,
- Fila a Fila,
- De izquierda a derecha,
- De arriba a abajo.
Trama = 125us
9 Columnas
1
2
3
4
9 Filas
5
6
7
8
9
270 Columnas
STM-1
Trama = 125us
9 Columnas
261 Columnas
1
2
SOH
3
4
AU-PTR
Payload
5
6
7
SOH
8
9
270 Columnas
9 Filas
261
1
2
RSOH
3
4
AU-PTR
Payload
5
6
7
MSOH
8
9
270 Columnas
9 Filas
261
TU-12
1
2
3
4
9 Filas
5
6
7
E1
Paquete
RSOH
H
AU-PTR P
O
MSOH H
LPOH + TU-PTR
Payload
TU-3
E3
Paquete
8
9
1
270 Columnas
9
1
2
3
4
5
6
7
261
J1
RSOH
H
P
O
MSOH H
AU-PTR
Payload
8
9
270 Columnas
9 Filas
STM-N)
STM-N)
STM-N).
C-12
P
O
H
C-12
VC-12
P
O
H
C-12
TU-12
VC-12 LPOH
P
T
R
TU - Puntero
TU-12
TUG-3
SOH
SOH
TUG-2
TUG-2
TUG-2
TUG-3
TU-12
TUG-2
TUG-2
TUG-2
TUG-3
TUG-3
HPOH
VC-4
P
T
R
HPOH
VC - 4
AU-4
P
T
R
HPOH
VC - 4
STM - 1
VC-4 HPOH
AU-Pointer
TUG-2
TU-12
AUG-64
x1
x1
AU-4-64c
VC4-64c
C-4-64c
VC4-16c
C-4-16c
VC4-4c
C-4-4c
VC-4
C-4
x4
x1
STM-16
AUG-16
x1
AU-4-16c
x1
x4
x1
STM-4
AUG-4
x1
AU-4-4c
x1
x4
x1
STM-1
x1
x1
AUG-1
AU-4
x3
x1
TUG-3
x7
x1
TUG-2
Procesamiento de Puntero
Mapeo
TU-3
VC-3
C-3
TU-2
VC-2
C-2
TU-12
VC-12
C-12
TU-11
VC-11
C-11
x3
x5
Alineacin
Multiplexacin
260
Seal E4
139.264 Mbps
Mapeo
9
C-4
Adaptacin
270
261
+ HPOH
H
P
O
H
Alineacin
PTR
C-4
+ AU-PTR
H
P
O
H
270
Mux
C-4
9
+ SOH
SOH
PTR
SOH
H
P
O
H
C-4
125us
C-4
VC-4
AU-4
STM-1
Seal E3
34 Mbps
Mapeo
9
86
85
C-3
Adaptacin
+ LPOH
L
P
9
O
H
Alineacin
3
C-3
P
T
R
+ TU-PTR
L
P
O
H
86
Mux
C-3
9
+ RELLENO
P
T
R
L
P
O
R
H
C-3
125us
C-3
VC-3
TU-3
TUG-3
TUG-3
x3
270
SOH H
PTR P R R
O
SOH H
270
T T
U U
G G
3 3
T
U
G
3
T T
U U
RR
O
G G
H
3 3
H
PTR P
+ SOH
STM-1
261
AU-4
T
U
G
3
9
+ AU-PTR
H
P
RR
O
H
T T
U U
G G
3 3
VC-4
Mux
260
T
U
G
3
+ HPOH
T T
U U
9 RR
G G
3 3
C-4
T
U
G
3
Seal E1
2 Mbps
9
C-12
Adaptacin
Mux
Alineacin
Mapeo
9
C-12
Mux
9
C-12
TUG-2
TU-12 x 3
+ TU-PTR
+ LPOH
86
12
125us
125us
125us
125us
C-12
VC-12
TU-12
TUG-2
T
U
RR G
2
TUG-2 x 7
T
U
G
2
T
U
G
2
T
U
G
2
T
U
G
2
SOH H
PTR P R R
O
SOH H
270
T T
U U
G G
3 3
T
U
G
3
TUG-3
T T
U U
RR
O
G G
H
3 3
H
+ SOH
STM-1
261
PTR P
AU-4
T
U
G
3
9
+ AU-PTR
H
P
RR
O
H
T T
U U
G G
3 3
VC-4
Mux
260
T
U
G
3
T
U
G
2
125us
TUG-3
x3
270
T
U
G
2
+ HPOH
T T
U U
9 RR
G G
3 3
C-4
T
U
G
3
SDH:
Surgimiento de SDH. Caractersticas y Ventajas de SDH.
Componentes, Topologa y Capas.
Estructura de Multiplexacin SDH y Trama STM-1.
Encabezados - Overheads.
Encabezados.
RSOH
10
A1
A1
A1
A2
A2
A2
J0
J1
B1
<>
<>
E1
<>
F1
B3
D1
<>
<>
D2
<>
D3
AU-PTR
MSOH
C2
B2
B2
B2
G1
K1
K2
F2
D4
D5
D6
H4
D7
D8
D9
F3
D10
D11
D12
K3
S1
M1
E2
N1
HPOH: VC-4
Encabezados.
Bytes A1 y A2.
- Bytes de Alineacin.
- Indican el inicio de la trama STM-N.
- Estos 6 bytes poseen una secuencia de bit determinada:
A1= f6H (11110110) y A2=28H (00101000).
- Para un STM-N se tiene 3xN bytes de A1 y 3xN bytes de A2.
A1
A2
Comienza a
recibir una
trama STM-1
NE
1
Comienza a
recibir una
trama STM-4
1
0
1
1
1
2
1
0
1
1
1
2
Bytes A1 y A2.
Bytes D1 D12.
-
Bytes E1 E2.
-
Bytes de Orderwire.
E1 RS Byte de Orderwire
E2 MS Byte de Orderwire
Byte B1.
-
Genera B1
B1
MUX
A
Tx
Rx
Rx
Tx
B1
REG
Evala B1
Tx
Rx
Rx
MUX
Tx
B
Byte B2.
-
Evala B2
Genera B2
B2 B2 B2
MUX
A
Tx
Rx
Rx
Tx
Tx
REG
Rx
Rx
MUX
Tx
B
Byte M1.
-
Genera B2
B2 B2 B2
MUX
MS-REI
Tx
Rx
Rx
Tx
REG
Tx
Rx
Rx
Tx
MUX
M1
Reporta numero de
errores detectados
Byte K1 y K2 (b1-b5).
-
Working
K2
Switchover
Standby
Switchover
MUX 1
MUX 2
Working
K1
Standby
Byte K1 y K2 (b1-b5).
-
I = Idle
P = Pass through
S = Switch
WTR= Wait to Restore
Byte K2 (b6-b8).
-
Rx detecta K2 = 111.
Rx detecta K2 = 110.
Desconexin
de Lnea
111
MS-AIS
MUX
REG
REG
MUX
MS-RDI
110
Byte S1.
-
b1 al b4
b5 al b8
Este byte solo esta definido en el primer STM-1 de una trama STM-N.
bits 5 al 8
Descripcin
0000
0010
G.811 PRC
0100
1000
1011
1111
Byte J0.
-
Este byte tambin es usado como identificador de C1. Cada trama STM-1 se le
asigna un ID antes de ser multiplexado en una trama STM-N.
Byte F1.
-
Este byte es reservado para operadores de red y puede ser utilizado proveer un
canal de 64Kbps de data/voz.
Por medio de los bytes desocupados en el SOH se puede incluir un canal de trafico
adicional de capacidad de 2.048 Mbps (E1) a travs del STM-1.
RSOH
A1
A1
A1
A2
A2
A2
J0
WS
WS
B1
<>
<>
E1
WS
WS
F1
WS
WS
D1
<>
WS
D2
WS
WS
D3
WS
WS
AU-PTR
MSOH
B2
B2
B2
K1
WS
WS
K2
WS
WS
D4
WS
WS
D5
WS
WS
D6
WS
WS
D7
WS
WS
D8
WS
WS
D9
WS
WS
D10
WS
WS
D11
WS
WS
D12
WS
WS
S1
M1
E2
LO-POH
HPOH
SOH
PTR
SOH
H
P
O
H
C-4
C-12
C-12
C-12
C-12
125us
STM-1
500us
VC-12 Multitrama
10
J1
B3
C2
G1
F2
H4
Indicador de Multitrama TU
F3
K3
N1
Operador de la red
1
2
RSOH
3
4
AU-PTR
MSOH
Byte J1:
-
Byte B3:
-
Evala B3
Genera B3
B3
MUX
REG
DXC
REG
MUX
Byte C2:
-
C2
C2
Unequipped
C2
C-4
(140Mbps)
3 x TUG-3
(34 Mbps o
2 Mbps)
Byte C2:
-
V5
J2
N2
K4
gestin.
-
VC-12
VC-12
VC-12
500us
VC-12 Multitrama
VC-12
Eventos de Performance:
-
Definidos por la ITU G.826. Estos se detectan a travs de los bytes B1, B2, B3 y V5
dentro de los encabezados de SOH y POH:
Punteros
Los punteros pueden ser clasificados en Puntero Unidad Administrativa (AU-PTR) y
Puntero de Unidad Tributaria (TU-PTR) los cuales son utilizados para alineacin de VC4 y VC-12 dentro de un AU-4 y un TU-12.
AU-PTR
Consiste en 9 bytes: donde el valor del puntero se encuentra en los ltimos 10 bits de
los bytes H1 y H2. Y= 1001SS11 y F=11111111. Los bytes H3 se usan para la
justificacin Negativa.
1
1
Justificacin
Positiva
RSOH
2
3
4
H1
H2
H3 H3 H3
VC4
5
Justificacin
Negativa
6
7
8
9
MSOH
AU-PTR
TU-PTR
TU-12 Multitrama
500us
TU Pointers
H1
H2
V5
1
J2
1
N2
1
K4
H3
VC-3
V1
TU-12
V2
TU-12
V3
TU-12
TU Pointers
V4
TU-12
Mas Multiplexacin
Concatenacin Contigua
x1
STM-256
x1
AUG-256
AU-4-256c
VC-4-256c
C-4-256c
AU-4-64c
VC-4-64c
C-4-64c
AU-4-16c
VC-4-16c
C-4-16c
AU-4-4c
VC-4-4c
C-4-4c
x4
x1
STM-64
x1
AUG-64
x4
x1
STM-16
x1
AUG-16
x4
x1
x1
STM-4
AUG-4
x4
x1
STM-1
x1
AUG-1
AU-4
VC-4
x3
x3
C-4
x1
TUG-3
TU-3
AU-3
C-3
VC-3
x7
x1
TUG-2
pointer processing
multiplexing
aligning
mapping
VC-3
x7
TU-2
VC-2
C-2
TU-12
VC-12
C-12
TU-11
VC-11
C-11
x3
x4
fixed
stuff
C-4-Xc
H4
F3
K3
9 N1
1
125 s
X 260
X-1
X 261
SDH
Eficiencia
Ethernet
ATM
10 Mbit/s
25 Mbit/s
C-3
C-3
20%
50%
Fast Ethernet
100 Mbit/s
C-4
67%
Fibre Channel
400 Mbit/s
800 Mbit/s
C-4-4c
67%
Gigabit Ethernet
1 Gbit/s
C-4-16c
C-4-16c
33%
42%
10 Gb Ethernet
10 Gbit/s
C-4-64c
100%
Modo de Operacin:
Distribuye la carga til para ser transportada por bytes a travs de los miembros
del VCG (Virtual Concatenation Group).
Proporciona la alineacin de bytes requerida para re-alinear despus de la
compensacin del retardo por rutas diversas.
Usa el indicador de alineacin (MFI) de cada miembro para determinar el retardo
diferencial experimentado.
Xp
C-4-Xc
125 s
9
1
p+1
1
1
p+1
overhead
overhead
VC-n-Xv
VC-n#X
9
VC-n#1
125 s
125 s
C-n-Xc
VC-n
VC-n
SDH
C-n-Xc/C-n-Xv
C-n-Xv/C-n-Xc
VCG
VCG
X
VC-n
C-n-Xc
(1)
(2)
(3)
(0)
VC-4-4v
VC-4 (SQ=0)
VC-4 (SQ=1)
VC-4 (SQ=2)
VC-4 (SQ=3)
Un nico nmero de secuencia (SQ) es asignado a cada VC-n miembro del VCG por
el Sistema de Gestin de Red (NMS). El SQ determina el orden en el cual los bytes
son distribuidos.
Ring
En un anillo geogrficamente distanciado con VC-n de
la misma VC-n-Xv enrutado alrededor del anillo en
direcciones diferentes, el retardo es debido
principalmente a la propagacin de la fibra (~5 s/km).
Redes con diversas rutas de proteccin para
los VC-ns, el retraso se debe principalmente a
la propagacin de la fibra ptica (~5 s/km).
Compensar el retardo diferencial:
El retardo diferencial es detectado en la
recepcin del path del equipo terminal para
poder ser compensado.
Para su deteccin se utiliza el MFI (Multiframe
Indicator). El mximo retardo permitido es de 256 ms.
End-to-end traffic
is VC-n-Xv
Y VC-ns
(Y<X)
(X-Y) VC-ns
(1)
(2)
(3)
VC-4-4v
Container
En pasos de
hasta
VC-12-Xv
VC-3-Xv
1 - 63
1 - 256
2.0 Mbit/s
49 Mbit/s
137.1 Mbit/s
12.7 Gbit/s
VC-4-Xv
1 - 256
150 Mbit/s
38.3 Gbit/s
SDH
Eficiencia
Ethernet
ATM
10 Mbit/s
25 Mbit/s
VC-12-5v
VC-12-12v
92%
98%
Fast Ethernet
100 Mbit/s
VC-12-46v
VC-3-2v
100%
100%
Fibre Channel
400 Mbit/s
800 Mbit/s
VC-3-8v
VC-4-6v
100%
89%
Gigabit Ethernet
1 Gbit/s
VC-4-7v
95%
10 Gb Ethernet
10 Gbit/s
VC-4-64v
100%
Puntos de mejora:
Si uno de los VC-n de un grupo de concatenacin virtual (VCG) VC-n-Xv falla,
todo el VCG falla.
Requerimientos:
LCAS asume que en los casos del inicio de la capacidad, aumentar o disminuir,
construccin o destruccin de la ruta de extremo a extremo de cada miembro del
VCG es responsabilidad de la Red y del Sistema de Gestin de Elementos.
MST_a(n)
RS-Ack_a
VCG_a
member_n
MFI_a
SQ_n
CTRL_n
GID_a
CRC_x
MFI_z
SQ_p
CTRL_p
GID_z
CRC_y
VCG_z
member_p
MST_z(p)
RS-Ack_z
NMS
So
ADD
Sk
Sk
(EOS SQ=4)
memn+1
memn
OK
Sk
IDLE
IDLE
FAIL
FAIL
ADD SQ=5
ADD SQ=6
OK
MST=OK
NORM SQ=4
ADD SQ=6
EOS SQ=5
RS-Ack
OK
MST=OK
EOS SQ=6
RS-Ack
NORM SQ=5
NMS
So
REMOVE
memn
Sk
Sk
(NORM SQ=3)
EOS SQ=3
OK
(EOS SQ=4)
IDLE SQ>3
OK
FAIL
RS-Ack
MST=FAIL
REMOVE
IDLE
memn+1
Sk
IDLE
NMS
So
Sk
Sk
(NORM SQ=3)
OK NORM SQ=4
MST=FAIL
FAILED
memn+1
memn
Sk
OK
FAIL
(EOS SQ=5)
traffic hit
DNU SQ=4
decreased
capacity
OK
MST=OK
CLEAR
NORM SQ=4
OK
NMS
So
Sk
Sk
(NORM SQ=3)
OK
memn+1
memn
EOS SQ=4
Sk
OK
FAIL
MST=FAIL
FAILED
traffic hit
EOS SQ=3
DNU SQ=4
decreased
capacity
OK
MST=OK
CLEAR
NORM SQ=3
EOS SQ=4
IDLE
Las cuatro partes que comprende la trama del procedimiento GFP son:
El Encabezado principal define la longitud de la trama GFP y detecta errores del CRC.
El Encabezado de Carga til define el tipo de informacin transportada, ya sean tramas de
administracin o de clientes, as como el contenido del rea de carga.
Informacin de la carga del Cliente define la carga de transporte real.
Las tramas opcionales del FCS detectan errores.
RSOH
AU-PTR
H
MSOH
Contenedor C-4
O
H
Trama
GFP
Trama
GFP
Trama
GFP
Descripcin
Aplicacin
GFP-F
GFP-T
Resumen:
Generalidades PDH (Plesiochronous Digital Hierarchy).
SDH.
Generalidades EoS (Ethernet over SDH).
GRACIAS