Sunteți pe pagina 1din 8

Compuerta NAND

Una compuerta NAND (NO Y) de dos entradas, se puede implementar con la concatenacin de
una compuerta AND o "Y" de dosentradas y una compuerta NOT o "No" o inversora.
Ver la siguiente figura.
Al igual que en el caso de la compuerta AND, sta se puede encontrar en versiones de 2, 3 o
ms entradas.

Tablas de verdad de la compuerta NAND

Como se puede ver la salida X slo ser "0" cuando todas las entradas sean "1".
Nota: Un caso interesante de este tipo de compuerta, al igual que lacompuerta NOR o "NO O",
es que en la primera y ltima lnea de latabla de verdad, la salida X es tiene un valor opuesto
al valor de lasentradas.
En otras palabras: Con una compuerta NAND se puede obtener el comportamiento de una
compuerta NOT o "NO".
Aunque la compuerta NAND parece ser la combinacin de 2 compuertas (1 AND y 1 NOT), sta
es ms comn que la compuerta AND a la hora de hacer diseos.

En la realidad este tipo de compuertas no se construyen como si combinramos los dos tipos
de compuertas antes mencionadas, si no que tienen un diseo independiente.
En el diagrama se muestra la implementacin de una compuerta NOT con una compuerta
NAND. En la tabla de verdad se ve que slo se dan dos casos a la entrada: cuando I = A = B =
0 cuando I = A = B = 1

Compuerta AND
La compuerta AND o Y lgica es una de las compuertas ms simples dentro de la Electrnica
Digital. Su representacin es la que se muestra en las siguientes figuras.

La primera es la representacin de una compuerta AND de 2 entradas y la segunda de


una compuerta AND de 3 entradas. La compuerta Y lgica ms conocida tiene dosentradas A
y B, aunque puede tener muchas ms (A,B,C, etc.) y slo tiene una salida X.
La compuerta AND de 2 entradas tiene la siguiente tabla de verdad.
Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel
alto) cuando la entrada A como la entrada B estn en "1".
En otras palabras...
La salida X es igual a 1 cuando la entrada A y la entrada B son 1
Esta situacin se representa en lgebra booleana como: X = A*B X = AB.
Una compuerta AND de 3 entradas se puede implementar coninterruptores, como se muestra
en el siguiente diagrama.

En la tabla de verdad que se muestra en el diagrama de arriba: A = Abierto y C = Cerrado.


Una compuerta
AND puede
tener
muchas entradas.
La compuerta
mltiples entradas puede ser creada conectandocompuertas simples en serie.

AND de

El problema de poner compuertas en cascada, es que el tiempo de propagacin de la seal


desde la entrada hasta la salida, aumenta. Si se necesita una compuerta AND de
3 entradas y no una hay disponible, es fcil crearla con dos compuertasAND de 2 entradas en
serie o cascada como se muestra en el siguiente diagrama.

Se observa que la tabla de verdad correspondiente es similar a la mostrada anteriormente,


donde se ultilizan interruptores. Se puede deducir que el tiempo de propagacin de la seal de la
entrada C es menor que los de las entradas A y B (Estas ltimas deben propagarse por
dos compuertas mientras que la entrada C se propaga slo por una compuerta)
De igual manera, se puede implementar compuertas AND de 4 o ms entradas

Not
En la electrnica digital, no se podran lograr muchas cosas si no existiera la compuerta NOT,
tambin llamada compuerta inversora. El smbolo y la tabla de verdad son los siguientes:

La compuerta NOT como la compuerta AND y la compuerta OR es muy importante. Esta


compuerta entrega en su salida el inverso (opuesto) de la entrada.
La salida de una compuerta NOT tiene el valor inverso al de su entrada. En el caso del
grfico anterior la salida X = A
Esto significa que:
Si
a
la
a la salida har un "0" lgico y ...

entrada

tenemos

un

"1"

lgico

Si
a
la
a la salida habr un "1" lgico.

entrada

tenemos

un

"0"

lgico

Nota: El apstrofe en la siguiente expresin significa "negado". Entonces: X = A es lo mismo


que X = A
Las compuertas NOT se pueden conectar en cascada, logrando despus de dos compuertas, la
entrada original. Ver el siguiente grfico y la tabla de verdad

Un motivo para implementar un circuito que tenga en su salida, lo mismo que tiene en su
entrada, es conseguir un retraso de la seal original con un propsito especial.

Qu es una compuerta O exlusiva (XOR)?


En la electrnica digital hay unas compuertas que no son comunes. Una de ellas es
lacompuerta XOR compuerta O exclusiva compuerta O excluyente.

El diagrama anterior muestra el smbolo de una compuerta XOR (O exclusiva) de 2entradas:


Comprender el funcionamiento de esta compuerta digital es muy importante para despus poder
implementar lo que se llama un comparador digital. La figura de
la derecha muestra la tabla de verdad de una compuerta XOR de
2 entradas.
Y se representa con la siguiente funcin booleana
X = A.B + A.B
A diferencia de la compuerta OR, la compuerta XOR tiene una salida igual a "0" cuando
sus entradas son iguales a 1.
Si se comparan las tablas de verdad de la compuerta OR y la compuerta XOR se observa que
la compuerta XOR tendr un uno ("1") en su salida cuando la suma de los unos "1" en
las entradas sea igual a un nmero impar.
La ecuacin se puede escribir de dos maneras: X = A.B + A.B
La siguiente figura muestra la tabla de verdad de una compuerta XOR de 3 entradas

De la misma manera que el caso anterior se puede ver que se cumple que X = 1 slo cuando la
suma de las entradas en "1" sea impar

Circuito XOR equivalente


Tambin
se
puede
la compuerta XOR con
una
otras compuertas ms comunes.

implementar
combinacin
de

En
el
siguiente diagrama se
muestra
una compuerta XOR de
dos entradasimplementada
con compuertas bsicas:
la compuerta
AND,
la compuerta OR y la compuerta NOT.
Comparar el diagrama con la frmula anterior: X = A.B + A.B

Circuito NOR equivalente


La compuerta NOR equivalente es una forma alternativa para lograr el mismo resultado que
se obtiene con una compuerta NOR (No "O") como la que ya se conoce.
En la siguiente grfico se muestra lacompuerta NOR que ya se conoce y su circuito
equivalente.
La compuerta NOR equivalente se ha implementado con una compuerta ANDy se han conectado
dos compuertas NOT, una a cada una de sus entradas, como se muestra en la segunda figura.
Comparando las tablas de verdad que se presentan ms abajo, se puede ver que el valor de la
salidas (F) son iguales.

Se puede ver tambin que la frmula booleana utilizada para el circuito equivalente da un
resultado (F) igual al resultado de la frmula booleana de lacompuerta NOR (F). F = A + B

Teorema de Morgan
Comparando los diagramas superiores(la compuerta NOR y su circuito equivalente) se obtiene la
siguiente igualdad:

Esta ltima igualdad es llamada "Elteorema deMorgan".


Este teorema es muy til para simplificar circuitos combinacionalesbooleanos, especialmente
cuando existen expresiones grandes y complejas que estn negadas (que tienen una lnea
horizontal en la parte superior) una o ms veces.
El circuito NOR equivalente se representa tambin como muestra
el grfico de la derecha:
Los pequeos crculos que estn a la entrada de la compuerta
NAND reemplazan a las compuertas NOT o compuertas inversoras (el
circulo pequeo es un inversor)
El circuito NAND equivalente es una forma alternativa de lograr el mismo resultado de una
compuerta NAND como la que ya se conoce.
Comparando las tablas de verdad que se presentan a continuacin, se puede ver que el valor de
la salidas (F) es igual.
La primera tabla es la tabla de verdad de un circuito NAND equivalente y la segunda es la
tabla de verdad de lacompuerta NAND
Se puede ver tambin que la frmula booleana utilizada para el circuito equivalente da un
resultado (F) igual al resultado de la frmula booleana de lacompuerta NAND (F).
F=A+B

F=A.B

Teorema de Morgan
Entonces (observando las 2 tablas de verdad anteriores): A . B = A + B

Esta ltima igualdad "A . B = A + B" es llamada "El teorema deMorgan".


Este teorema es muy til para simplificar circuitos combinacionalesbooleanos.
Es especialmente til cuando hay que simplificar expresiones booleanas grandes y complejas que
estn negadas (que tienen una lnea horizontal en la parte superior) una o ms veces.
El circuito NAND equivalente se representa tambin como se muestra en el grfico anterior.
Los pequeos crculos que estn a la entrada de la compuerta OR reemplazan a las compuertas
inversoras que se muestran en el primer grfico de este artculo. (el circulo pequeo es un
inversor)

Una compuerta lgica NOR (No O) se puede


implementar con la concatenacin de una compuerta
OR con unacompuerta NOT, como se muestra en la
siguiente figura.
Al igual que en el caso de la compuerta lgica OR,
sta se puede encontrar en versiones de 2, 3 o
ms entradas.
Las tablas de verdad de estos tipos decompuertas son las siguientes:

Como se puede ver la salida X slo es "1", cuando todas las entradas son "0".

Compuerta NOT creada con una compuerta NOR


Un caso interesante de la compuerta NOR, al igual que la compuerta lgica NAND, es:
Cuando las entradas A y B A, B y C (en el caso de una compuerta NOR de 3 entradas) se unen,
para formar una sola entrada. En este caso la salida (X) tiene exactamente el valor opuesto a la
entrada.

Ver la primera y la ltima filas de la tabla de verdad.


En otras palabras: Con una compuerta lgica NOR se puede lograr el comportamiento de
una compuerta lgica NOT.

S-ar putea să vă placă și