Sunteți pe pagina 1din 13

Final 7: Circuitos Multiplexores y

Demultiplexores
UNIVERSIDAD NACIONAL MAYOR DE SAN
MARCOS
FACULTAD DE INGENIERA ELECTRNICA Y ELCTRICA

ALUMNO S: Espinoza Holguin, Alvaro


Alexander 13190149
Crdenas Sandoval Henry Aaron
12190143
CURSO

PROFESOR

Circuitos Digitales I
:

Ing. Oscar Casimiro Pariasca

TEMA
: Circuitos multiplexores y
demultiplexores
LABORATORIO
FIEE-UNMSM

N 7

Final 7: Circuitos Multiplexores y


Demultiplexores
INFORME FINAL
LABORATORIO N 7

Circuitos Multiplexores y
Demultiplexores
I.

OBJETIVO:
Analizar, disear y construir circuitos lgicos combinacionales
tales como multiplexores, demultiplexores y sus aplicaciones.

II.

MATERIALES y EQUIPOS :
CI. TTL: 74LS00, 74LS04, 74LS08, 74LS47 o 48, 74LS139,
74LS151, 74LS153, 74LS155, 74LS157 adems de otras
puertas bsicas.
8 Diodos LED , 8 Resistencias R=120 ohm, watt; display de
nodo comn.
Protoboard. Alambre slido AWG No. 22 diferentes colores;
pelador de alambre; alicate de punta
Fuente de Voltaje C.C. regulada de 5 Voltios; Multmetro.

III. PROCEDIMIENTO EXPERIMENTAL


1. Verificar experimentalmente el funcionamiento del
demultiplexor 74LS139 mostrado:

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores

Veamos el circuito Armado con el 74LS139.

Caso: Co= 0 y C1= 0 (00)

Caso: Co= 0 y C1= 1 (01)

Caso: Co= 1 y C1= 0 (10)

Caso: Co= 1 y C1= 1 (11)

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores

2. Verifique el funcionamiento del multiplexor CI 74LS151


Veamos el circuito con el 74LS151:

Caso: Co= 0 y C1= 0 (00)

Caso: Co= 0 y C1= 1 (01)

3. Verifique el funcionamiento del demultiplexor CI 74LS155.


Veamos el circuito con el 74LS155: (se presentan algunos casos del
demux que se experiment)
Demultiplexor

FIEE-UNMSM

Demultiplexor

Final 7: Circuitos Multiplexores y


Demultiplexores

Demultiplexor

Demultiplexor

4. Implementar experimentalmente el multiplexor de display


mostrado.

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores
Indicar a que frecuencia los displays no muestran ningn tipo de
parpadeo (frecuencia nominal de trabajo) : aproximadamente
a 147 HZ
Indicar el rango de frecuencia mximo y mnimo de
funcionamiento : 0.04Hz-147Hz
Comprobar su funcionamiento adecuado para varias
combinaciones de nmeros en BCD:

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores
Entre otras posibles combinaciones.

IV. CUESTIONARIO FINAL:


1. Presente las simulaciones y comentarios de los
circuitos verificados en la parte experimental.
Veamos para el 74LS139:

ste es un decodificador de salida en bajo de 2 a 4, se selecciona


el nmero de salida en la entrada en binario, y este sale como un
0 lgico en la salida, las dems salidas se ponen a 1 lgico.
Veamos para el 74LS153:

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores

Este es un multiplexor que contiene dos multiplexores de 4 a 1


incluidos en l. Las entradas de control son A y B las cuales
determinan qu seal es la que pasar a las salidas 1Y y 2Y.

Veamos para el 74LS155:

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores
ste integrado es un deco y un demux a la vez., los bits de control
son Ay B y seleccionan qu salida estar activa en bajo (0, 1, 2 o
3), y los bit de entrada de los decos son los que seleccionan si la
salida ser 0 o 1, como son entradas activas en bajo, si ambos bits
estn en 0, en la salida seleccionada por los bits de control
aparecer un 0 como salida. En caso del 1C, como entrada, se
deber poner a 1 para obtener un 0 en la salida.
Veamos para el circuito:

Veremos lo que realiza cada integrado del circuito:


74LS48
: Este integrado es el convertidor de BCD a 7
segmentos que se usa para poder activar los display segn
sea la entrada en BCD por ejemplo 0010 se encendern los
segmentos del display necesarios para formar un 2.
74LS157
: Este es un integrado que contiene 4
multiplexores, con un solo selector este se encarga de
llevar los datos hacia el 74LS48.
74LS139
: Es un demultiplexor, que se encarga de
habilitar o deshabilitar los display.

2. Dada la funcin de 4 variables


FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores
F(A,B,C,D) = A B + A C( /D) + BC + C D.
Se pide:
a) Disear la funcin utilizando el decodificador 4 a 16 con salidas
activas en bajo (74LS154)
b) Aadir en cada caso las puertas lgicas adicionales mnimas que
se consideren necesarias.
c) Disear la funcin utilizando un multiplexor comercial y puertas
lgicas adicionales.
Veamos de a) y b):
Utilizando el decodificador de 4 a 16:

En la imagen vemos el circuito implementado como nos lo han


pedido.
Se adjunta la simulacin de este circuito con el informe.
Veamos lo que nos piden en c):
Utilizaremos multiplexores de 4 a 1:

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores

Este circuito con multiplexores cumpl con los requisitos de la


funcin.
Asimismo se adjunta la simulacin de este circuito con el informe.

3. Presente una aplicacin de un multiplexor.


El CI 74150 se puede utilizar para transmitir una palabra paralela
de 16 bits en forma serie esto se realiza conectando un contador a
las entradas de seleccin de datos y se cuenta desde 0000 hasta
1111, esta puede ser una palabra paralela de 16 bits en las
entradas de datos de 0 a 15. Finalmente esta se transmite a la
salida en forma serie o sea de dato por vez.
FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores
Veamos la siguiente imagen:

En este ejemplo, el multiplexaje reduce el consumo de potencia de


los visualizadores y elimina la necesidad de un decodificador extra.
El multiplexor trabaja a una frecuencia de 100 Hz que activa
alternativamente el conteo de las unidades o de las decenas.

4. Presente una aplicacin de un demultiplexor.


Una aplicacin muy prctica de los demultiplexores utilizados como
decodificadores, si lo combinamos con una puerta NO-Y NAND, es
la generacin de funciones lgicas, de modo, que si nos dan la
funcin lgica F=S3(2,4,5,7), las salidas correspondientes a los
unos lgicos se conectaran a la puerta NO-Y. En este caso la
entrada de informacin se puede utilizar como entrada inhibidora
si mantenemos a cero lgico, y subindola a uno, cuando
queremos inhibir la generacin de la funcin.

FIEE-UNMSM

Final 7: Circuitos Multiplexores y


Demultiplexores

V.

Conclusiones y Observaciones.
La prctica nos fue de gran ayuda para conocer la
informacin documental acerca del demultiplexor, el cual
puede sacar por varias salidas un dato entrante, en la cual la
seleccin de la salida, est dada por los controladores los
cuales seleccionan una de las diversas salidas, adems
revisamos los esquemas o formas de representarlo as como
algunos pasos para realizar el circuito.
Asimismo nuestra experiencia fomento el trabajo en equipo
con nuestros compaeros y en conjunto pudimos distinguir
las caractersticas de los MUX y DEMUX.

FIEE-UNMSM