Documente Academic
Documente Profesional
Documente Cultură
COAHUILA
MISION: El colegio de estudios cientficos y tecnolgicos, es un organismo pblico descentralizado del estado de Coahuila,
creado para impartir educacin media tecnolgica o con capacitacin para el trabajo, con el objetivo de satisfacer las
demandas laborales de la regin. VISION: ser la mejor institucin de calidad reconocida y consolidada, lder en la oferta de
la educacin media con la infraestructura, planes y programas de estudios acordes a los avances cientficos y tecnolgicos.
CARRETERA 57 KM 120, VILLA DE AGUJITA TEL: 8616133000
CUADERNILLO DE APUNTES
TECNICO EN MECATRONICA
PRESENTADO POR:
INDICE
Genesis ............................................................................................... 7
Las valvulas ........................................................................................ 7
Los circuitos integrados ....................................................................9
Sistemas Numricos. LECCION 1
Introduccin .............................................................................. 11
Cmo vemos los nmeros? ................................................... 11
Cmo diferencia un valor analgico de uno digital .............. 12
Ventajas de los sistemas digitales ........................................... 12
Limitaciones de los sistemas digitales .................................... 13
Qu son los nmeros digitales? ............................................ 14
Sistema decimal ........................................................................ 14
Sistema binario.......................................................................... 15
Sistema octal ............................................................................. 17
Sistema hexadecimal ................................................................ 17
Conversin de binario a decimal ............................................. 18
Conversin de decimal a binario ............................................. 19
Conversin del sistema octal a decimal .................................. 20
Conversin del sistema octal a binario ................................... 20
Conversin del sistema binario a octal ................................... 21
Conversin del sistema hexadecimal a decimal ..................... 21
Conversin del sistema decimal a hexadecimal ..................... 22
Las vlvulas
La electrnica no asumi las connotaciones tecnolgicas que la caracterizan hasta
los inicios del siglo XX, con la invencin de los primeros componentes y, en
particular en 1904, con la creacin de la vlvula termoinica o diodo, por parte del
fsico britnico John Ambrose Fleming. El diodo est compuesto esencialmente
por dos electrodos metlicos contenidos en un tubo vaco, uno de los cuales (el
ctodo) es calentado por un filamento. Debido a este calentamiento, el ctodo
emite electrones (efecto termoinico), que son acelerados hacia el otro electrodo
(el nodo) cuando este ltimo se mantiene positivo respecto al ctodo. De tal
forma que, intercalado en un circuito, el diodo muestra la importante propiedad de
conducir corriente nicamente cuando la tensin que se le aplica tiene un
determinado sentido. De esta manera, permite la rectificacin de una corriente
alterna.
La corriente que se obtiene conectando un electrodomstico a una de las tomas
que hay en las paredes de las casas (corriente de red), tiene la caracterstica de
invertir continuamente el sentido con que circula por un circuito, y por tanto se
llama corriente alterna (la corriente de red es alterna debido a la tcnica de su
produccin, lo cual no compete a la electrnica. De todas maneras, en muchos
casos, es necesario disponer de una corriente continua; es decir, que nunca
ING. JESUS MARIA APOLINAR MARTINEZ
10
SISTEMAS
NUMRICOS
UNIDAD I
11
12
13
14
15
Conteo Binario
16
Conteo Octal
El mayor dgito del sistema Octal es el 7, por lo que cuando hacemos un conteo
hacia arriba se incrementa un dgito por conteo, al llegar al nmero 7, se reinicia la
cuenta de ese bit y al siguiente se le incrementa su conteo un dgito.
18
Conteo Hexadecimal
El mayor nmero del sistema Hexadecimal (Hex) es el 15, por lo que cuando
hacemos un conteo hacia arriba se incrementa un dgito por conteo, al llegar a la F
(15), se reinicia la cuenta de ese Bit y al siguiente de le incrementa su conteo un
dgito:
Primer conteo = 28, 29, 2A, 2B, 2C, 2D, 2E, 2F, 30, 31, 32...
Segundo conteo = 5F8, 5F9, 5FA, 5FB, 5FC, 5FD, 5FE, 5FF, 600, 601, 602...
19
21
22
Qu es el cdigo BCD?
Ahora ya sabemos que los nmeros del Sistema decimal tienen equivalentes en el
Sistema Binario, La agrupacin ordenada de los 0 y 1 de un nmero Binario
representa algn nmero Decimal.
Los sistemas digitales utilizan por fuerza los nmeros en Sistema Binario, pero
para nosotros en el mundo real siempre tienen que ser convertidos al Sistema
Decimal, como hemos visto, las conversiones entre uno y otro Sistema de
ING. JESUS MARIA APOLINAR MARTINEZ
24
es un nmero
25
26
27
Solucin b:
28
29
Decimal
4562
8954
58
256
47
845
963
1021
25
687
Binario
Octal
Hexadecimal
30
Binario
11011101
1111010
11111111
11010111
01010110
11101110
11011011
10110011
0011011
1110111
Decimal
Octal
Hexadecimal
31
Octal
654
4568
754
245
101
236
645
254
47
125
Binario
Decimal
32
Hexadecimal
BACA
FE0
COCA
BEBE
DED0
145
256
945
12F
A5B
Binario
decimal
111010010011
111010111010
111110101101011
111010111010111
33
110111101
111011101
1111011
1101010
110101011
110101010
1010101010
1101101101
1010111
1110111
11011011
10010010
110011001
101010101
110011100
100011011
111010111
111101110
1110101
1010011
00110101
11010111
01101111
10010101
111010110
110101101
1111011
1011011
1101011
1110111
111010
111010
110101
110111
34
111101
011101
1111011
1101010
1101011
1101010
101010
111101
10111
10111
110111
100010
11001
10101
110100
100011
110111
111110
1110101
1010011
00110101
11010111
01101111
10010101
1110110
1101101
11011
10111
1101
1111
0032
0222
21352
45671
35
23145
26542
14562
02157
24567
14570
13254
12472
12544
12547
3564
1457
1452
1574
1374
1037
1546
1450
54126
10741
0254
1111
2541
3674
3251
2545
2145
1251
2741
1124
745
FEA
AF1
1FE
36
2124
12FA
1BC
057
02D7
1F50
254
122
2D44
1EF7
A64
45C
4C2
1E4
374
1D7
1F46
1A50
54126
10741
5754
1111
2541
0674
BEBE
2545
F0CA
1251
2741
F0C0
37
COMPUERTAS
LOGICAS
UNIDAD II
lgebra Booleana
Slo como aclaracin. El lgebra Booleana es muy diferente al lgebra normal, ya
que mientras que en la normal podemos utilizar cualquier smbolo para
representar los ms diversos valores, en el lgebra Booleana slo es posible
utilizar los smbolos para representar dos valores o variables, el 1 y el 0. Por lo
tanto, cualquier variable Booleana puede tener (en determinado caso) un valor de
1 o 0. De esta manera podemos utilizar el lgebra Booleana para conocer el
comportamiento de las distintas entradas y salidas de un circuito digital cualquiera,
as como para encontrar el mejor uso de una funcin en algn circuito. Para
facilitar el uso del lgebra Booleana, normalmente se utilizan las primeras letras
del alfabeto para ser asignadas a las entradas, y las ltimas para las salidas.
Por ejemplo: Para saber cul es el comportamiento de un circuito lgico con 3
entradas y 2 salidas, podramos usar la siguiente notacin:
Entrada 1 = A
Salida 1 = Z
Entrada 2 = B
Salida 2 = Y
Entrada 3 = C
ING. JESUS MARIA APOLINAR MARTINEZ
38
Debido a que slo podemos utilizar dos valores el lgebra Booleana es ms fcil
de operar en relacin al algebra normal. Adems de que no existen las
Fracciones, Decimales, Raz cuadrada, Nmeros negativos, etc. El lgebra
Booleana slo cuenta con tres operaciones bsicas: OR, AND y NOT.
Compuertas Lgicas
La construccin de las compuertas lgicas, est basada en componentes discretos
(Transistores, Diodos, y Resistencias), pero con la enorme ventaja de que en un
solo circuito integrado podemos encontrar 1, 2, 3 o 4 compuertas (dependiendo de
su nmero de entradas y propiedades).
Todos los circuitos internos de las compuertas estn conectados de manera que
las entradas y salidas puedan manejar estados lgicos (1 o 0).
Tablas de verdad
Una tabla de verdad es una tabla que nos muestra la manera en que reacciona la
salida de una compuerta o circuito lgico, en funcin de sus entradas. En la tabla
se describen todas las posibles variables de entrada y las consiguientes variables
de salida.
Operaciones Lgi c a s
Las operaciones lgicas bsicas son 3 OR (suma), AND (multiplicacin) y NOT
(negacin), Tomando como base la operacin que ejecutan, se le da a cada
compuerta su nombre y smbolo en un diagrama, veamos con ms detalle cada
una de ellas:
Operacin OR (+)
Tomemos una compuerta con dos entradas (Variables A y B), y una salida
(Variable Z), al realizar la operacin OR sobre las entradas A, B, el valor de la
salida, Z sera:
Z = A + B (o de manera grfica) Z = A OR B
La siguiente tabla representa la tabla de verdad para una compuerta tipo OR, y su
smbolo grfico.
Operacin AND
Tomemos una compuerta con dos entradas (Variables A y B), y una salida
(Variable Z), al realizar la operacin AND sobre las entradas A, B, el valor de la
salida, Z sera:
Z = A * B (o de manera grfica) Z = A AND B
La siguiente tabla representa la tabla de verdad para una compuerta tipo AND, y
su smbolo grfico.
40
La tabla de verdad nos lleva a la conclusin de que si todas las entradas de una
compuerta AND son ALTAS, la salida tambin ser ALTA, cualquier otra
combinacin nos dar una salida BAJA.
Por lo que podramos resumir la operacin AND como:
Si A y B son 1, Z ser 1
41
Operacin NOT
Tomemos una compuerta NOT, este tipo de compuertas slo tienen una entrada,
nuestra salida siempre ser el opuesto a la entrada, al realizar la operacin NOT
en la entrada, el valor de X sera:
Z = A Negada (o de manera grfica) Z = A
La siguiente tabla representa la tabla de verdad para una compuerta tipo AND, y
su smbolo grfico.
Compuerta NOR
La siguiente imagen nos muestra el proceso de unin de las compuertas OR y
NOT para darnos como resultado la compuerta NOR.
La tabla de verdad nos revela la diferencia entre una compuerta OR y una NOR.
42
Compuerta NAND
La siguiente imagen nos muestra el proceso de unin de las compuertas AND y
NOT para darnos como resultado la compuerta NAND.
43
La tabla de verdad nos revela la diferencia entre una compuerta AND y una
NAND.
44
La tabla de verdad nos lleva a la conclusin de que si las dos entradas de una
compuerta OR Exclusiva son de igual valor, la salida siempre ser BAJA, y si son
de diferente valor, la salida siempre ser ALTA.
Por lo que podramos resumir la operacin EX - OR como:
Si A y B son 1, Z ser 0
Si A y B son 0, Z ser 0
Si A es 1 y B es 0, Z ser 1
Si A es 0 y B es 1, Z ser 1
45
La siguiente tabla representa la tabla de verdad para una compuerta tipo NOR
Exclusiva (EX - NOR).
La tabla de verdad nos lleva a la conclusin de que si las dos entradas de una
compuerta OR Exclusiva son de igual valor, la salida siempre ser ALTA, y si son
de diferente valor, la salida siempre ser BAJA.
Por lo que podramos resumir la operacin EX - NOR como:
Si A y B son 1, Z ser 1
Si A y B son 0, Z ser 1
Si A es 1 y B es 0, Z ser 0
Si A es 0 y B es 1, Z ser 0
47
48
La mayora de las personas que disean circuitos lgicos utilizan los smbolos
comunes, aunque en teora esto no implica ningn problema en cuanto a los
resultados de cada operacin lgica se refiere, es ms fcil seguir un diagrama
hecho con smbolos alternos, ya que la vista general del circuito que ofrecen suele
ser ms clara.
49
50
I.
51
52
FLIP FLOP
UNIDAD III
Los FF pueden tener varias entradas, dependiendo del tipo de las funciones
internas que realice, y tiene dos salidas:
Las salidas de los FF slo pueden tener dos estados (binario) y siempre tienen
valores contrarios, como podemos ver en la siguiente tabla:
53
Las entradas de un FF obligan a las salidas a conmutar hacia uno u otro estado o
hacer "flip flop" (Trmino anglosajn), ms adelante explicaremos cmo
interactan las entradas con las salidas para lograr los efectos caractersticos de
cada FF.
La siguiente tabla muestra el estado inicial del Registro Bsico NAND, cuando sus
entradas se encuentran en ALTO (Estado de reposo del FF). Para comenzar la
accin de "Flip Flop" ser necesario enviar a BAJO alguna de las entradas, con su
correspondiente cambio de estado a la salida.
54
La siguiente tabla nos muestra los diferentes cambios de las salidas, segn cada
seleccin de entradas (La "X" significa que no importa el estado en el que se
encuentren en ese momento):
55
56
La conexin del Registro Bsico NOR es exactamente igual al del Registro NAND,
pero los cambios en sus salidas son completamente diferentes, A continuacin se
ilustran las dos tablas de verdad para hacer el comparativo entre una y otra.
Tabla de verdad del Registro Bsico NOR
57
58
crculo, son sincronizados por una TPP, los que cuentan con un crculo son
sincronizados por una TPN.
Todos los FF cuentan con entradas de control, que determinan el cambio que van
a tener las salidas, al igual que en los Registros bsicos, pero estas entradas no
pueden modificar las salidas arbitrariamente, slo podrn hacerlo cuando el FF
reciba su transicin activa.
Resumiendo, Las entradas de control del FF nos permiten saber cmo van a
cambiar las salidas, pero slo la seal de Reloj podr hacer efectivo este cambio.
Constantes de tiempo de Establecimiento y de Retencin
La siguiente figura nos indica cmo estn compuestos los dos detectores de
Transiciones.
Detector de Transiciones Positivas (TPP)
59
Las figuras nos muestran del lado izquierdo de la lnea verde el pin de entrada de
Reloj del FF, el lado derecho nos muestra el circuito interno del FF. La diferencia
entre CK y CK se debe al retraso en la propagacin que cualquier compuerta
tiene, desde que se aplica una seal en la entrada, hasta que esta se refleja en al
salida. Esta diferencia en tiempo, nos permite obtener un pulso de salida
solamente cuando ocurre la transicin para la que estn diseados, y por lo tanto
accionar el FF.
Registro Bsico NAND tipo Sncrono
Dejaremos de lado la conexin interna de los FF, ya que para nuestra comodidad,
todos podemos encontrarlos en forma de circuitos integrados, as que nos
ocuparemos solamente de su funcionamiento.
La siguiente figura nos muestra un Registro Bsico Sincronizado por una seal de
reloj. Es la forma ms bsica de un FF controlado por la seal de reloj. (La falta
del crculo en la entrada de CLK significa que slo ser activa en los TPP) (Slo se
muestra la salida Normal (Q), ya que como dijimos, la salida negada siempre es
inversa)
60
61
62
El funcionamiento bsico sigue siendo el mismo, pero las salidas sern forzadas a
ALTO o BAJO, si se activan las entradas Asncronas correspondientes (SET,
RESET) sin importar el estado de la entrada "D" o CLK.
Uno de los elementos bsicos de memoria son los llamados Flip Flops. El estado
de un flip flop cambia por un cambio momentneo en sus entradas. Este cambio
se denomina disparo (trigger). En los latch bsicos definidos al comienzo (SR con
compuertas NAND o NOR) se necesitaba un disparo de entrada definido por un
cambio de nivel. Este nivel debe regresar a su nivel inicial antes de aplicar otro
disparo. Los FF con reloj eran disparados por pulsos. La realimentacin entre la
circuitera combinacional y el elemento de memoria puede producir inestabilidad,
haciendo que el FF cambie varias veces durante la duracin de un pulso de reloj
por lo que el intervalo de tiempo desde la aplicacin del pulso hasta que ocurre la
transicin de la salida es un factor crtico que requiere un anlisis que va mas all
de los requerimientos de este curso.
Una manera de resolver este problema es hacer que los FF sean sensitivos a la
Transicin del pulso ms que a la duracin. Hay dos maneras de hacerlo y que
dan origen a dos tipos de flip flops: los flip flops maestro esclavo y los flip Flops
disparados por flanco.
Flip-Flop maestro-esclavo
Un flip flop maestro-esclavo se construye con dos FF, uno sirve de maestro y otro
de esclavo. Durante la subida del pulso de reloj se habilita el maestro y se
deshabilita el esclavo. La informacin de entrada es transmitida hacia el FF
maestro. Cuando el pulso baja nuevamente a cero se deshabilita el maestro lo
cual evita que lo afecten las entradas externas y se habilita el esclavo. Entonces el
esclavo pasa al el mismo estado del maestro. El comportamiento del flip-flop
maestro-esclavo que acaba de describirse hace que los cambios de estado
coincidan con la transicin del flanco negativo del pulso.
64
66
67
flip flops disparados por flanco y los disparados por nivel, analizados en la gua
anterior es que en los disparados por flanco los cambios se efectan en el frente
de bajada o en el de subida del pulso de reloj, y aunque las entradas cambien de
valor durante la duracin del pulso, no se efectan cambios hasta el siguiente
pulso de reloj. En los flip flops disparados por nivel en cambio el flip flop responde
a los cambios de las entradas mientras el pulso de reloj est en 1.
En cuanto a la representacin los FF disparados por nivel no poseen el smbolo >
en la entrada de reloj.
68
69
70
71
CONTADORES
ASINCRONOS
UNIDAD IV
72
Figura 1
Tabla 1
ING. JESUS MARIA APOLINAR MARTINEZ
73
Figura 2
En este diagrama podemos observar una conexin muy parecida a la de la figura
anterior, el integrado cuenta con cuatro FF tipo "J-K", cada una de las salidas de
los FF representa un BIT, desde Q0 (LSB), hasta Q3 (MSB). Cada uno de los FF
cuenta con una entrada de reloj, pero en este caso, solamente dos son accesibles
desde el exterior, la entrada del primer FF (CP 0), y la del segundo FF (CP 1), esta
configuracin nos permite utilizar los ltimos tres FF como contador de tres bits y
el primero por separado, o utilizar los cuatro bits para la cuenta.
Todos los FF cuentan con una entrada de RESET, la cual se encuentra conectada
a una compuerta NAND de dos entradas, las cules son accesibles desde el
exterior (MR 1 y MR 2), de esta manera se puede logra el reset del contador
desde dos puntos diferentes.
74
Nmero MOD
En los casos anteriores, los dos contadores pueden darnos una salida de 4 BITS,
es decir, cuentan desde el 0000 hasta el 1111, Para efectos prcticos, estos
contadores son denominados Contadores "MOD 16", Ya que presentan 16
estados diferentes en la cuenta. Por lo que el nmero MOD, siempre es igual al
nmero de estados que podemos obtener del contador antes que recicle su
cuenta.
La siguiente tabla nos muestra los diferentes nmeros MOD.
Tabla 2
Por lo que podemos observar en la relacin de la tabla, al agregar un BIT ms de
cuenta (Otro FF), se duplica el nmero de estados posibles y por lo tanto tambin
el nmero MOD. Esto no permite llegar a una frmula para saber cul es el
nmero MOD de un contador sabiendo el nmero de FF que se van a conectar.
Nmero MOD = 2 (N)
Lo que puede traducirse como "El nmero MOD es igual a 2 multiplicado a la (N)
potencia". El nmero "N" es el nmero de FF que deseemos ocupar.
Por ejemplo, cul ser el nmero MOD de un contador con 6 FF (6 BITS)?
Entonces: MOD = 2 (6)
MOD = 2 multiplicado a la sexta potencia
MOD = 2*2*2*2*2*2
MOD = 64
75
Tabla 3
La tabla nos muestra la cuenta mxima de un contador MOD 6, el cul sera el
nmero 5 (101), por lo que necesitamos hacer que nuestro contador "recicle" su
cuenta al pasar de este nmero al siguiente.
En la siguiente figura, se representa el diagrama del contador que necesitamos.
Figura 3
ING. JESUS MARIA APOLINAR MARTINEZ
Figura 4
ING. JESUS MARIA APOLINAR MARTINEZ
77
78
79
CONTADOR
SINCRONO
UNIDAD V
Figura 1
Al comparar el circuito sncrono y el asncrono, podremos observar diferencias
muy marcadas:
En este circuito, todas las entradas de reloj (CP) estn conectadas a un mismo
punto, logrando as que la seal de reloj sea la misma para todos los FF del
contador. nicamente el primer BIT (FF) tiene sus entradas "J-K" conectadas a
V+, y por consiguiente, ser el nico que se complemente (Toggle) libremente, los
dems dependen de una combinacin en las salidas para poder complementarse.
Es primordial el uso de otro tipo de circuitos digitales adems de los FF, en este
caso, un par de compuertas AND, una de dos entradas y una de tres entradas.
80
81
Tabla 1
Como podemos observar en la grfica anterior, el primer BIT siempre cambia de
estado con cada pulso de reloj, el segundo cambia cada dos, el tercero cada
cuatro, y el cuarto cada ocho. En los contadores asncronos, este efecto es
automtico y no hay que preocuparse por l, pero en el caso de los contadores
sncronos, tenemos que forzar a cada FF a complementarse de manera precisa y
controlada. Para que este cambio se lleve a cabo, se utilizan las dos compuertas,
tomemos como ejemplo la compuerta de dos entradas, solamente cuando sus dos
entradas se encuentren en el estado alto (BIT 1 = 1 y BIT 2 =1), la salida ser alta,
y por lo tanto "J-K" del tercer FF tambin, al llegar el pulso del reloj, este podr
complementarse. Y en el caso de la compuerta de tres entradas el caso es
idntico, solamente cuando sus tres entradas sean altas, su salida ser alta, y el
cuarto FF podr cambiar. En otras palabras, EL FF 1 se complementa sin ayuda
alguna, ya que sus entradas "J-K" le permiten hacerlo libremente, el segundo FF
depende de la salida del primero, el tercero depende de de los dos primeros, el
cuarto de los tres primeros, y as sucesivamente si le seguimos colocando ms
BITS (FF) al contador. Los cambios en las entradas de las compuertas suceden
con cada pulso del reloj, de manera que mientras la transicin correcta llega, los
FF que deban complementarse ya estn "preparados" y responden
inmediatamente a la seal de reloj.
Figura 1
El principio de operacin es el mismo, la diferencia es que tenemos dos pines de
control, cada uno va a ser activo en el estado alto, y por obvias razones no pueden
estar en el mismo estado al mismo tiempo, ya que el contador puede producir
errores o cuentas impredecibles. SI mantenemos en el estado alto el pin "Cuenta
ascendente" las seales de cada FF que llegarn al siguiente sern las de las
salidas "normales". Si lo hacemos al contrario, las seales que sern usadas
sern las de las salidas "negadas". Produciendo la cuenta hacia arriba o hacia
abajo.
ING. JESUS MARIA APOLINAR MARTINEZ
82
83
Figura 3
El funcionamiento del contador en general es el mismo que habamos visto antes,
ero con la ventaja de que podemos enviar el contador a un nmero arbitrario en el
momento que lo necesitemos. Para este efecto, el nmero a cargar se pone en las
entradas de datos de carga en paralelo, en formato binario y cuando lo
necesitemos, lo nico que tenemos que hacer es enviar un pulso a la entrada de
activar carga, y el nmero establecido con anterioridad ser enviado (cargado) a la
salida.
NOTA: La informacin acerca de los circuitos contadores armados de forma
discreta (Con FF y compuertas lgicas) no es muy extensa ya que no son
aplicadas comnmente. Slo son para propsitos de comprender el
funcionamiento de los mismos, antes de pasar a los contadores integrados en un
chip.
Figura 4
En la siguiente tabla se describen los nombres de cada uno de los pines
Tabla 2
84
85
86
Tabla 3
Contador de anillo
Un tipo de contadores que funcionan de manera especial son los llamados
"Registros de corrimiento", el contador de anillo o "registro de corrimiento
circulante" es el ms sencillo de ellos. Este nombre se toma de la manera en la
que est conectado el circuito contador, Cada FF transfiere el estado presente en
su entrada al siguiente FF con cada pulso de la entrada de reloj, y el ltimo FF
regresa ese estado al primero, cerrando as el "Anillo".
La siguiente figura nos muestra el circuito de un contador de anillo
Figura 5
La siguiente tabla nos muestra la secuencia que siguen los datos al pasar por lo
FF, esto suponiendo que el estado de cuenta inicial fuera de: Q3 = 1, Q2=0, Q1=0,
y Q0=0.
Tabla 4
En la grfica podemos observar el corrimiento de los datos sobre los cuatro FF. El
nmero MOD de un contador de anillo puede ser tan grande como lo necesitemos,
slo se necesita agregar ms FF al anillo. Aunque su uso es menos eficaz que el
de los contadores normales, esta configuracin sigue vigente gracias a que no es
necesaria la decodificacin de las salidas (Como sucede con los contadores
asncronos y sncronos), la salida decodificada es obtenida directamente de la
salida del FF que deseemos.
El contador Johnson
Haciendo una pequea modificacin al contador de anillo bsico, podemos crear
otro tipo de contador de anillo. El contador Johnson u de anillo trenzado. El circuito
bsico es en esencia el mismo, el nico cambio que necesitamos hacer es en la
salida del ltimo FF (la que cierra el anillo con la entrada del primer FF). En vez de
utilizar la salida "normal" para enviarla a la entrada del prime FF, se toma la salida
Negada.
Figura 6
87
88
Tabla 5
Como podemos observar en la secuencia, el nmero MOD de un contador tipo
Johnson siempre ser el doble de los FF que lo conformen. Este tipo de
contadores est limitado a un nmero MOD que siempre ser PAR.
89
90
555
UNIDAD VI
555. LECCION 6
El 555 es un circuito integrado que incorpora dentro de si dos comparadores de
voltaje, un flip flop, una etapa de salida de corriente, divisor de voltaje resistor y un
transistor de descarga. Dependiendo de cmo se interconecten estas funciones
utilizando componentes externos es posible conseguir que dicho circuito realiza un
gran nmero de funciones tales como la del multivibrador astable y la del circuito
monoestable.
El 555 tiene diversas aplicaciones, como: Control de sistemas secuenciales,
divisor de frecuencias, modulacin por ancho de pulso, generacin de tiempos de
retraso, repeticin de pulsos, etc.
Funcionamiento:
Se alimenta de una fuente externa conectada entre sus terminales 8 (+Vcc) y
1(GND) tierra; el valor de la fuente de esta, va desde 5 V hasta 15 V de corriente
continua, la misma fuente exterior se conecta a un circuito pasivo RC exterior, que
proporciona por medio de la descarga de su capacitor una seal de voltaje que
esta en funcin del tiempo, esta seal de tensin es de 1/3 de Vcc y se compara
contra el voltaje aplicado externamente sobre la terminal 2 (TRIGGER) que es la
entrada de un comparador.
La terminal 6 (THRESHOLD) se ofrece como la entrada de otro comparador, en la
cual se compara a 2/3 de la Vcc contra la amplitud de seal externa que le sirve
de disparo.
ING. JESUS MARIA APOLINAR MARTINEZ
91
92
La frecuencia con que la seal de salida oscila est dada por la frmula: f =
1/(0.693 x C1 x (R1 + 2 x R2))
93
Circuito monoestable:
En este caso el timmer 555 en su modo monoestable funcionar como un circuito
de un tiro. Dentro del 555 hay un transistor que mantiene a C1 descargado
inicialmente. Cuando un pulso negativo de disparo se aplica a terminal 2, el flipflop interno se resetea, lo que quita el corto de C1 y esto causa una salida alta (un
high) en el terminal 3 (el terminal de salida).
La salida a travs del capacitor aumenta exponencialmente con la constante de
tiempo t=R1C1
Cuando el voltaje a travs de C1 iguala dos tercios de Vcc el comparador interno
del 555 se resetea el flip-flop, que entonces descarga el capacitor C1 rpidamente
y lleva al terminal de salida a su estado bajo (low). El circuito e activado con un
impulso de entrada que va en direccin negativa cuando el nivel llega a un tercio
ING. JESUS MARIA APOLINAR MARTINEZ
de Vcc. Una vez disparado, el circuito permanece en ese estado hasta que pasa el
tiempo de seteo, aun si se vuelve a disparar el circuito.
La duracin del estado alto (high) es dada por la ecuacin: T=1.1(R1C1)
El intervalo es independiente del voltaje de Vcc. Cuando el terminal reset no se
usa, debe atarse alto para evitar disparos espontneos o falsos.
94
95
96
97
CODIFICADORES,
DECODIFICADORES Y
MULTIPLEXORES
UNIDAD VII
98
Por otro lado la figura siguiente representa el diagrama lgico del circuito 74147,
que es un codificador de prioridad de Decimal a BCD natural; en la tabla de
funcionamiento adjunta se puede notar la diferencia con el anterior.
99
/EI: Habilitacin
/GS: es 0 cuando el dispositivo est habilitado y una o ms de sus entradas est
activa
/EO: salida para habilitar otro decodificador de ms baja prioridad
MULTIPLEXORES
100
101
102
Este Mux funciona como selector de palabras: segn sea el valor de seleccin G1,
en las cuatro salidas aparece A[1-4] B[1-4], lo que lo hace muy til en las
aplicaciones aritmticas que se vern en el tema siguiente.
Decodificador 7447
Cualquier informacin que se desee tratar, procesar o almacenar mediante
sistemas digitales, deber ser traducida o codificada en un tipo de lenguaje
apropiado. La forma correcta de hacerlo es convertir cualquier nmero, letra,
signo, instruccin u operacin en un conjunto de bits. Algunas de las operaciones
que se efectan
comnmente comprenden CODIFICACIONES y
DECODIFICACIONES. Estas operaciones y otras se han facilitado por la
disponibilidad de numerosos CI en la categora MSI (integracin a mediana
escala).
103
D
L
L
L
L
L
L
L
L
H
H
H
H
H
H
H
H
X
L
X
C
L
L
L
L
H
H
H
H
L
L
L
L
H
H
H
H
X
L
X
B
L
L
H
H
L
L
H
H
L
L
H
H
L
L
H
H
X
L
X
A
L
H
L
H
L
H
L
H
L
H
L
H
L
H
L
H
X
L
X
BI/RBO
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
L
L
H
a b
c
d
L
L
L
L
H
L
L
H
L
L
H
L
L
L
L
L
H
L
L
H
L
H
L
L
H
H
L
L
L
L
L
H
L
L
L
L
L
L
L
H
H
H
H
L
H
H
L
L
H
L
H
H
L
H
H
L
H
H
H
L
H
H
H
H
H
H
H
H
H
H
H
H
L
L
L
L
e
L
H
L
H
H
H
L
H
L
H
L
H
H
H
L
H
H
H
L
f
L
H
H
H
L
L
L
H
L
L
H
H
L
L
L
H
H
H
L
g
H
H
L
L
L
L
L
H
L
L
L
L
L
L
L
H
H
H
L
104
105
106
FIRMAS
_____________________________
PROF. M ARIO GUTIRREZ M TZ.
DIRECTOR
107
_____________________________
LIC. AMPARO L.E. GONZLEZ M.
COORD. ACADMICA
_____________________________
ING. PEDRO ROCHA FLORES
PRESIDENTE ACADEMIA
_____________________________
MDI. JESS M ARA APOLINAR M TZ.
DOCENTE DE MODULO I SUBMODULO III