Sunteți pe pagina 1din 14

[Escriba texto]

Instituto Superior Tecnolgico El Oro

De
ELECTRNICA DIGITAL

Carlos Albn

[Escriba texto]

Pgina 0

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

Instituto Superior Tecnolgico El Oro

Asignatura:

Electrnica Digital
Prctica IV
Autor:
Luis Quinche Alcvar

Docente:
Ing. Carlos Albn

Curso :
Tercer Nivel

MACHALA EL ORO ECUADOR


Diciembre 2015
Luis Quinche

Pgina 1

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

INDICE
TEMA................................................................................................................ 4
LOGICA.................................................................ERROR! MARCADOR NO DEFINIDO.
RESUMEN.......................................................................................................... 5
ESTE INFORME DETALLA LAS ECUACIONES RESPECTIVAS PARA OBTENER LOS
NMEROS PRIMOS,............................................................................................5
INTRODUCCIN.................................................................................................. 5
OBJETIVOS......................................................................................................... 5
Objetivo Generales:......................................................................................................... 5

Generar un circuito con compuertas lgicas a partir de la simplificacin de una

funcin booleana, capaz de hallar nmeros primos........................................................5


Objetivo Especfico:......................................................................................................... 5
EQUIPO Y MATERIALES.......................................................................................6
COMPUERTAS LOGICAS.......................................................................................6
COMPUERTA LOGICA NO O NOT 74LS04:..............................................................6
COMPUERTA LOGICA Y O AND 74LS08:................................................................7
COMPUERTA LOGICA O/OR 74LS32:.....................................................................8
QU ES UN DISPLAYS DE 7 SEGMENTOS?...........................................................9
PRACTICA........................................................................................................ 10
CONCLUSIONES................................................................................................ 12
RECOMENDACIONES:........................................................................................12
ANEXOS........................................................................................................... 13
BIBLIOGRAFA.................................................................................................. 13

Luis Quinche

Pgina 2

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

INDICE DE FIGURA

Figura : 3 Simulacin compuerta 74LS04......................................................................................7


Figura : 4 Simulacin compuerta 74LS08......................................................................................7
Figura : 5 . Simulacin compuerta 74LS32....................................................................................8

INDICE DE TABLAS
Tabla 1: Tabla de verdad NOT........................................................................................................6
Tabla 2: Tabla de verdad AND........................................................................................................7
Tabla 3: Tabla de verdad OR...........................................................................................................8
Tabla 4: tabla de verdad................................................................................................................10

Luis Quinche

Pgina 3

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

TEMA
Armar un circuito con compuertas lgicas con un display, el cual muestra los
numeros primos encendiendo un LED.

Luis Quinche

Pgina 4

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

Resumen
Este informe detalla la prctica realizada al obtener las ecuaciones respectivas para
visualizar los nmeros primos

INTRODUCCIN

Un
nmero
primo
es
un
nmero
que
1
natural
que
mayor
tiene
nicamente
mismo
nmeros
yque
primos
el47,
1.2,
Los
contraponen
tienen
son
algn
aquellos
divisor
natural
1.
convenio,
El
nmero
no
1,
por
se
considera
primo
ni71,
compuesto.
ni
menores
los
siguientes:
cien
3,que
son
5,
7,
31,
61,
67,
37,
41,43,
73,
79,
53,
83,
59,
89
y
97.
Un nmero primo es un nmero natural mayor que 1 que tiene nicamente dos divisores
distintos: l mismo y el 1. Los nmeros primos se contraponen as a los compuestos, que son
aquellos que tienen algn divisor natural aparte de s mismos y del 1. El nmero 1, por convenio,
no se considera ni primo ni compuesto.
Los nmeros primos son los siguientes: 2, 3, 5, 7, 11, 13. Un nmero primo es un nmero
natural mayor que 1 que tiene nicamente dos divisores distintos: l mismo y el 1. Los nmeros
primos se contraponen as a los compuestos, que son aquellos que tienen algn divisor natural
aparte de s mismos y del 1. El nmero 1, por convenio, no se considera ni primo ni compuesto.

OBJETIVOS
Objetivo Generales:
Generar un circuito con compuertas lgicas a partir de la simplificacin de una funcin
booleana, capaz de hallar nmeros primos.
Objetivo Especfico:
Simular un circuito con las compuertas lgicas y una pantalla de visualizacin.
Verificar las tablas de verdad de sus combinaciones binarias con las compuertas lgicas.

Luis Quinche

Pgina 5

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

EQUIPO Y MATERIALES
Fuente de voltaje de PC usando los 5V.
Protoboard
Circuitos Integrados
74LS04
74LS08
74LS32
74LS47
1 Dip Swith 4.
Resistencias
Display 7S con nodo comn

COMPUERTAS LOGICAS
Las compuertas lgicas son dispositivos electrnicos con una funcin booleana, operan con
estados lgicos, funcionan igual que una calculadora, de un lado ingresa los datos, esta realiza
una operacin, y finalmente, muestra el resultado.
Suman, multiplican, niegan o afirman, incluyen o excluyen segn sus propiedades lgicas.
Se describen como Circuitos de conmutacin integrados en un chip.
A continuacin se relacionara algunas compuertas lgicas directo y negada:

COMPUERTA LOGICA NO O NOT 74LS04:


Realiza la operacin de inversin o negacin lgica.
La ecuacin que describe el comportamiento de la compuerta NOT es:
Se

puede expresar 2 posibilidades siguiendo la tabla 3:


Tabla 1: Tabla de verdad NOT

ENTRADA A
0
1

SALIDA A
1
0

En donde se usan valores 0 (falso o bajo) y 1 (verdadero o alto).


Cuando su entrada est en 0 (cero) o en BAJA, su salida est en 1 o en ALTA, mientras que
cuando su entrada est en 1 o en ALTA, su SALIDA va a estar en 0 o en BAJA.

Luis Quinche

Pgina 6

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

Figura : 1 Simulacin compuerta 74LS04

Siguiendo la tabla de verdad y usando una simulacin de la Figura1. Se representa cada una de
la posibilidades en donde s el LED est encendido quiere decir que el valor de salida es de 1 de
lo contrario el valor de salida es 0.

COMPUERTA LOGICA Y O AND 74LS08:


Realiza la operacin de producto lgico.
La ecuacin que describe el comportamiento de la compuerta AND es:
(4)
Se

puede expresar 4 posibilidades siguiendo la tabla 4:


Tabla 2: Tabla de verdad AND

ENTRADA A
0
0
1
1

ENTRADA B
0
1
0
1

SALIDA A ^ B
0
0
0
1

En donde se usan valores 0 (falso o bajo) y 1 (verdadero o alto).


sta entregar una salida ALTA (1), si solo ambos valores de entrada son altos (1) de lo contrario
la salida ser baja (0).

Figura : 2 Simulacin compuerta 74LS08

Luis Quinche

Pgina 7

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

Siguiendo la tabla de verdad y usando una simulacin de la Figura 2.Se representa cada una de
la posibilidades en donde s el LED est encendido quiere decir que el valor de salida es de 1 de
lo contrario el valor de salida es 0.

COMPUERTA LOGICA O/OR 74LS32:


Realiza la operacin de suma lgica.
La ecuacin que describe el comportamiento de la compuerta OR es:
(5)
Se

puede expresar 4 posibilidades siguiendo la tabla 6:


Tabla 3: Tabla de verdad OR

ENTRADA A
ENTRADA B
SALIDA A v B
0
0
0
0
1
1
1
0
1
1
1
1
En donde se usan valores 0 (falso o bajo) y 1 (verdadero o alto).
Cuando todas sus entradas estn en 0 (cero) o en BAJA, su salida est en 0 o en BAJA, mientras
que cuando una sola de sus entradas est en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA.

Figura : 3 . Simulacin compuerta 74LS32

Siguiendo la tabla de verdad y usando una simulacin de la Figura 3. Se representa cada una de
la posibilidades en donde s el LED est encendido quiere decir que el valor de salida es de 1 de
lo contrario el valor de salida es 0.

Qu es un displays de 7 segmentos?
La pantalla de visualizacin de 7 segmentos, es un componente que se utiliza para la
representacin de nmeros en muchos dispositivos electrnicos.
Luis Quinche

Pgina 8

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

Cada vez es ms frecuente encontrar LCDs en estos equipos (debido a su bajsima demanda de
energa), todava hay muchos que utilizan el display de 7 segmentos por su simplicidad.
Este elemento se ensambla o arma de manera que se pueda activar cadasegmento (diodo LED)
por separado logrando de esta manera combinar los elementos y representar todos los nmeros
en el display (del 0 al 9).
El display de 7 segmentos ms comn es el de color rojo, por su facilidad de visualizacin.
Cada elemento del display tiene asignado una letra que identifica su posicin en el arreglo
del display.
Si se activan todos los segmentos se forma el
nmero "8"
Si se activan solo los segmentos: "a,b,c,d,f," se
forma el nmero "0"
Si se activan solo los segmentos: "a,b,g,e,d," se
forma el nmero "2"
Si se activan solo los segmentos: "b,c,f,g," se
forma el nmero "4"

FIGURA 5: Display

Luis Quinche

Pgina 9

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

PRCTICA

Tabla 6: simulacin del circuito

TABLA DE LA VERDAD
D
C
B
0
0
0
0
0
0
0
0
1
0
0
1
0
1
0
0
1
0
0
1
1
0
1
1
1
0
0
1
0
0
1
0
1
1
0
1
1
1
0
1
1
0
1
1
1
1
1
1

Luis Quinche

Tabla 4:#DECIMALES
tabla de verdad

A
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

Pgina 10

0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15

# PRIMOS
0
0
1
1
0
1
0
1
0
0
0
1
0
1
0
0

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

ECUACIONES DE NMEROS PRIMOS


Q=dcBa+dcBA+dCbA+Dcba+DcBA+DCbA
SIMPLIFICADA LA ECUACIN
Q=dcB(a+A)+dCA(b+B)+DA(Cb+Cb)
Q=dcB+dCA+DA(cB+Cb)
Q=d(cB+CA)+DA(cB+Cb)

Luis Quinche

Pgina 11

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

CONCLUSIONES

Las
tablas
de
verdad
cada
uno
verificaron.
de
las
compuertas
mucha
utilidad
para
los
circuitos
amplia
gama
digitales
debido
aun
su
utilidades
del
seales
hardware
en
binario
que
producen
1OR
de
0
cuando
se
entrada
lgica
salida
para
cada
de
las
compuerta
pueden
binarias
representarse
de
verdad
binario
0
binario.
y
tierra
representa
se
construyen
utilizando
bsicamente
lgicas
bsicas,
3
compuertas
estn
son
las
AND,
yse
la
NO
NOT
7.
ANALISIS
Yvariables
RESULTADOS:
8.
CONCLUSIONES:

Las tablas de verdad de cada uno de las compuertas se verificaron.


Las compuertas lgicas son de mucha utilidad para los circuitos digitales debido a su

amplia gama de utilidades.


Las compuertas son bloques del hardware que producen seales en binario 1 0 cuando

se satisfacen los requisitos de entrada lgica.


Las relaciones entrada - salida de las variables binarias para cada compuerta pueden

representarse en forma tabular en una tabla de verdad.


Una tensin significa un 1 binario y tierra representa un 0 binario.

Al utilizar nuevos circuitos integrados, con el cual facilit ms, el disear un circuito con
compuertas lgicas el contador..

RECOMENDACIONES:
No energizar hasta estar seguros que el circuito se encuentra bien armado.
Identificar los pines de cada una de las compuertas lgicas
conectar correctamente y evitar su mal uso.
Regular adecuadamente la fuente de
compuertas por sobrecarga.

Luis Quinche

Pgina 12

voltaje

para

evitar

para

as

quemar

las

INSTITUTO SUPERIOR TECNOLOGICO EL ORO

ANEXOS

BIBLIOGRAFA
http://es.wikipedia.org
https://es.wikipedia.org/wiki/Puerta_l%C3%B3gica#Puerta_equivalencia_.28XNOR.29.
http://www.youtube.com/

Luis Quinche

Pgina 13

S-ar putea să vă placă și