Sunteți pe pagina 1din 14

Respuesta forzada en un circuito RC

1. OBJETIVO
Comprender el comportamiento de un circuito RC, cuando su respuesta es
forzada, en diferentes intervalos de tiempo
2. INTRODUCCION
Un capacitor o condensador es un componente elctrico compuesto con dos
conductores separados por un aislante o material dielctrico. El capacitor es el
nico dispositivo aparte de la batera que puede almacenar carga elctrica. El
comportamiento de los capacitores se basa en fenmenos asociados con campos
elctricos. La fuente del campo elctrico es la separacin de carga o voltaje. Si el
voltaje est variando con el tiempo, el campo elctrico hace lo propio del mismo
modo. Un campo elctrico variable en el tiempo produce una corriente de
desplazamiento en el espacio que ocupa el campo. La capacitancia, C, es el
parmetro de circuito que describe un capacitor y se mide en faradios (F).
Propiedades de un capacitor:
1.

El voltaje no puede cambiar instantneamente entre los terminales de un


capacitor, pues tendra una corriente infinita, cosa que es fsicamente
imposible.
2. Si el voltaje entre los terminales es constante, la corriente del capacitor resulta
igual a cero. La razn es que no hay posibilidad de establecer una corriente de
conduccin en el material dielctrico. Un capacitor se comporta como un
circuito abierto en la presencia de un voltaje constante.
3.
Un voltaje variable en el tiempo puede producir una corriente de
desplazamiento. 4.- El capacitor permite un cambio instantneo en su corriente
de terminal.

Solucin general para respuesta natural y forzada

Los interruptores del circuito RC cambian de posicin en t=0, ocasionando que el


elemento de almacenamiento de energa se comporte de la siguiente forma:

Existe una respuesta forzada debido a la fuente independiente de corriente y de


voltaje respectivamente. Para demostrarlo, se aplican las leyes de Kirchhoff de la
siguiente manera:

Se observa que la ecuacin es del tipo:

Resolviendo la ecuacin se tiene lo siguiente:

Esta ltima ecuacin representa a las respuestas Completa=Forzada+Natural y las


variables:

Se hace la observacin que si no existiera en este caso la respuesta forzada,


entonces:

Entonces:

Cabe destacar que en muchos casos el tiempo de conmutacin t0 no siempre es


igual a cero.

3. DESARROLLO ANALITICO
En la siguientes figuras se muestran los diagramas de los circuitos, y se desea
demostrar cunto vale el Vc en t>0 para ambos casos.

Circuito 1

Circuito 2

Circuito 1

Para t<0; No hay condiciones iniciales


Para t=0

En t=0, se tiene la siguiente configuracin observada en la siguiente figura

En t=0 el capacitor se comporta como un corto, por lo tanto se deducen las


siguientes expresiones:

+
0
t ( 0 ) =t
V c ( 0 )=0 V
I c ( 0 )=

12
=12 mA
1000

Para t>0

En t>0, se observa la siguiente configuracin mostrada en la siguiente figura

Para t>0, se procede a calcular la funcin de voltaje para la malla de la figura,


apoyndonos de las condicione obtenida previamente en t<0, y t=0.
Aplicando L.K.V.

V C 1 ( t ) +V R 2 (t )=12
Por ley de ohm, tenemos:
1
i (t ) dt+ Ri (t )=12
C

Aplicamos

d
v ( t ) =i( t)
en la ecuacin para eliminar la integral del capacitor
dt
dv (t)
1 d v (t) dt
C
+ RC
=12
C
dt
dt
Luego entonces, nuestra ecuacin queda:
v (t )+ RC

dv (t )
=12
dt

Dividiendo la ecuacin anterior

RC

v (t) dv(t) 12
+
=
RC
dt
RC
Se hace la siguiente relacin:
dn ( )
n
f t D
n
dt
Sustituyendo
v (t )

12
( RC1 + D )= RC

Entonces con esto podemos deducir que nuestra funcin v(t) queda
v ( t )=vh+ vp
t

vh=K e RC

vp=12

Entonces calculamos el valor de k para t=0, para esto nos apoyamos de la


condicin inicial en t=0
v ( 0 ) =k +12=0 k =12
Finalmente el voltaje en el capacitor es
v ( t )=12 e2.1276t +12

Circuito 2

Para t<0

Capacitor abierto, aplicando leyes de Kirchhoff:

9I ( 1000+500 )3=0

I=

93
=4 mA
1500

Vc

Para t=0

En t=0, se tiene la siguiente configuracin observada en la siguiente figura

En t=0 el capacitor se comporta como una fuente aparente de voltaje, por lo tanto
se deducen las siguientes expresiones:

+
0
t ( 0 ) =t
0

V c ( 0 )=V c

Para t>0

En t>0, se observa la siguiente configuracin mostrada en la siguiente figura

Para t>0, se procede a calcular la funcin de voltaje para la malla de la figura,


apoyndonos de las condicione obtenida previamente en t<0, y t=0.
Aplicando L.K.V.
V C 1 ( t ) +V R 2 (t )=9
Por ley de ohm, tenemos:
1
i (t ) dt+ Ri (t )=9
C

Aplicamos

d
v ( t ) =i( t)
en la ecuacin para eliminar la integral del capacitor
dt
dv (t)
1 d v (t)dt
C
+ RC
=9
C
dt
dt
Luego entonces, nuestra ecuacin queda:
v (t )+ RC

dv (t )
=9
dt

Dividiendo la ecuacin anterior

RC

v (t) dv(t) 9
+
=
RC
dt
RC
Se hace la siguiente relacin:
dn ( )
f t Dn
n
dt
Sustituyendo
v (t )

( RC1 + D )= RC9

Entonces con esto podemos deducir que nuestra funcin v(t) queda
v ( t )=vh+ vp
t

vh=K e RC
vp=9

Entonces calculamos el valor de k para t=0, para esto nos apoyamos de la


condicin inicial en t=0
v ( 0 ) =k +9=5 k =59=4

Finalmente el voltaje en el capacitor es


v ( t )=4 e2.1276 t +9

4. CONCLUSION
Se demostr el comportamiento de un capacitor cuando tiene un tipo de respuesta
forzada, as mismo se examin lo intervalo del tiempo que tarda el capacitor para
cargarse despus de su 5. A continuacin, se muestran las tablas de clculos
tericos, contra valores medidos, para poder analizar de una mejor manera el
anlisis.
Resultados obtenidos analticamente del circuito 1

t.(seg)
0

.(cte
tiempo)
0

0.47

0.94

1.41

1.88

2.35

porcentaj
e
100
36.78794
41
13.53352
83
4.978706
84
1.831563
89
0.673794
7

V.(volts)
0
7.585446
71
10.37597
66
11.40255
52
11.78021
23
11.91914
46

Resultados obtenidos analticamente del circuito 2

t.(seg)
0

.(cte
tiempo)
0

0.47

0.94

1.41

1.88

2.35

porcentaj
e
100
36.78794
41
13.53352
83
4.978706
84
1.831563
89
0.673794
7

V.(volts)
5
7.528482
24
8.458658
87
8.800851
73
8.926737
44
8.973048
21

Resultados obtenidos experimentalmente en el circuito 1

t.(seg)
0

.(cte
tiempo)
0

0.49

0.95

1.39

1.92

2.34

porcentaj
e
100
36.78794
41
13.53352
83
4.978706
84
1.831563
89
0.673794
7

V.(volts)
0
7.631
10.366
11.398
11.779
11.871

Resultados obtenidos experimentalmente en el circuito 2

t.(seg)
0

.(cte
tiempo)
0

0.49

0.95

1.39

1.92

2.34

porcentaj
e
100
36.78794
41
13.53352
83
4.978706
84
1.831563
89
0.673794
7

V.(volts)
5.104
7.531
8.451
8.799
8.91
8.969

Como es posible observar, los resultados calculados y los medidos son


aproximadamente iguales, estos errores son debido a la cantidad de decimales
considerados para realizar los clculos, o algn error de apreciacin al momento
de colocar los cursores de la computadora en la grficas, sin embargo se puede
concluir que los experimentos fueron realizados de una forma correcta, y que los
resultados obtenidos eran los esperados, por otro lado cabe destacar que en las
grficas que se muestran a continuacin muestran claramente en ambos circuitos,
como despus de un determinado tiempo, el capacitor pasa de un estado

transitorio, a un estado permanente, ese determinado tiempo no es mas que la 5


constante de tiempo.

Grfica del circuito 1. Se observa como despus de un tiempo especfico, el capacitor


adquiere su estado permanente

Grfica del circuito 2. Se observa como despus de un tiempo especfico, el capacitor


adquiere su estado permanente

INSTITUTO POLITCNICO

NACIONAL
ESCUELA SUPERIOR DE INGENIERA
MECNICA Y ELCTRICA
UNIDAD ZACATENCO
INGENIERA EN COMUNICACIONES Y
ELECTRNICA
ACADEMIA DE CIRCUITOS ELECTRICOS

Laboratorio de analisis de transitorios

Nombre: Negrete Calzada Jorge Andres


Materia: analisis de transitorios
Profesor: Fernando Jose Ramirez Gonzalez
Grupo: 5CM8
No. Boleta: 2014301284
Turno: matutino

Salon: 5213

PRCTICA NO. 1

S-ar putea să vă placă și