Sunteți pe pagina 1din 13

FACULTAD DE INGENIERIA ELECTRICA Y ELECTRONICA

LABORATORIO N1
CURSO: Electrnica de Potencia II
PROFESOR: Ing. Crdova Ruiz Rusell
TEMA: Circuito Inversor Monofsico Laboratorio N1
ALUMNOS :

Acedo Chicchn Luis Alfredo


Rivera Vargas Jos Luis
Huaranca Ibez Marali
Molina Cornejo Juan Carlos
Castillo Zarate Erick

1123220573
072624A
1223220295
1123210094
070617H

2015
CIRCUITO INVERSOR MONOFASICO

INTRODUCCION.

Los inversores cd-ca se emplean en fuentes de energa ininterrumpida y


controles de velocidad para motores de ca. Esto se aplica en el control de la
magnitud y la frecuencia de la seal de salida. En la mayor parte del tiempo, el
flujo de potencia se da desde el lado de cd hacia el lado de ca, requiriendo una
operacin en modo inversor, lo cual ms comnmente es conocido como
inversor controlado.
Los inversores controlados son de dos tipos: los VSI o inversores fuente de
voltaje y los CSI o inversores fuente de corriente. En nuestro caso, el primer
tipo ser motivo de atencin debido a su mayor aplicacin dentro de la
ingeniera industrial. Existen tres categoras en las que se dividen los VSI,
ellas son:
a) Los inversores PWM o de ancho de pulso modulado. Este tipo es capaz
de controlar la magnitud y frecuencia de la seal de salida mediante la
modulacin del ancho del pulso de los interruptores del inversor. Para
ello existen varios esquemas que se encargan de producir voltajes de ca
con forma de onda seno y bajo contenido de armnicos.

CIRCUITO DE PRUEBA.

U2
7805

R1

BAT1

VO

VI
GND

330

D1

12V

C2

C1

LED-RED

100n

100n

TR1

U3:A

C4

Q
DC

14

CV

R3

100n

R4

12

IRLZ44Z

2k
CLK
K

100k

R5

13

TRAN-2P3S

2k

VCC

U1

Q1

7473

R2

TR

GND

10k
2

TH

C5

Q2
C3

555

IRLZ44Z
100n

100n

R6
10
A

L1

B
C
D

24V

ANALISIS.

Consiste en regular la tensin de entrada de 12


VC en 5 voltios para alimentar el integrado 555, para este propsito se
ha utilizado el integrado LM7805 regulador de tensin de 5 voltios.
ETAPA DE REGULACIN.

U2
7805

330

D1
LED-RED

+5.00
AC Volts

C1
100n

BAT1

VO

VI
GND

R1

C2
100n

12V

ETAPA GENERADOR SEAL DE RELOJ. El integrado TIMER 555 configurado en modo


astable, genera una seal de reloj aproximadamente 120Hz.

R2
4

VCC

U1

C4

Q
DC

100k

3
7

CV

R3

100n

TR

GND

10k
2

C3

TH

6
555

100n

Calculamos la frecuencia de oscilacin del timer:


R 1=100 K ,; R 2=10 K ; C=100 nF

T 1 =0.693(R 1+ R 2) C

T 1 =0.693 (R2)C
f=

1
=120 Hz
(T 1+T 2)

ETAPA DE CONVERSION CA Y ETAPA DE AMPLIFICACION . El filp-Flop JK

7473, pone en estado alto el Pin Q en cada flanco de subida del Reloj
generado por Timer configurado en modo astable y en cada flanco de bajada

en pin Q

se pone en alto y los dispositivos de potencia Mosfet conmuta las

tensiones en su entrada. La tensin alterna en las salidas de los Mosfets Q1


y Q2 es muy bajo en teora debe de ser la mitad de la tensin continua, en este
caso aproximadamente de 0.345V, esta tensin es casi inutilizable para
muchas aplicaciones, se requiera una tencin mayor para ello se utiliza el
transformador como elevador de tensin con ello obtendramos una tensin
aproximadamente de 3.45VA en la salida del transformador.
+12v

TR1

U3:A

Q1

7473

R4

IRLZ44Z

2k
CLK
K

12

13

R5

TRAN-2P3S

2k
2

14

Q2

C5

IRLZ44Z
100n

R6
10

L1

24V

Simulacin:
Circuito.

U2
7805

R1

BAT1

VO

VI
GND

330

D1
LED-RED

12V

C2

C1
100n

100n

TR1

U3:A

C4

Q
DC

14

CV

R3

100n

12

R4

IRLZ44Z

2k
CLK
K

100k

13

R5

TRAN-2P3S

2k

VCC

U1

Q1

7473

R2

TR

GND

10k
2

TH

Q2
C3

555

C5

IRLZ44Z
100n

100n

R6
10
A
B

L1

C
D
24V

La forma de onda en la carga depenede de los componentes en la carga,


por ejmplo en el circuito de prueba de laboratorio con cargas RC y L
(Lampara) en la simulacin observamos que la forma de onda de salida
es de tipo Triangular.

Salida
TIMER
Salida
Q1
Salida
Q2

CARGA

En el siguiente circuito sin ningun componente en la carga observamos


que la forma de onda de salida es de tipo cudrado, seal alterna .

U2
7805

R1

BAT1

VO

VI

GND

330

D1

12V

C2

C1

LED-RED

100n

100n

TR1

U3:A

Q
DC

CV

R3

100n

12

R4

IRLZ44Z

2k
CLK
K

C4

14

13

R5

TRAN-2P3S

2k

8
R

VCC

100k

Q1

7473

R2
U1

TR

GND

10k
2

TH

Q2
C3

555

IRLZ44Z

100n

A
B
C
D

Salida
TIMER

Salida
Q1
Salida
Q2
Salida
Transf
o

Diseo de placa impresa:


Diagrama de montaje

Diagrama esquematico

Diagrama de montaje en placa

Pistas para placa

COSTO DE LO SMATERIALES.
cantida

COMPONETE

COSTO POR

TOTAL

UNIDAD
5
1
1
1
1
1
1
2
1
1
2
1
1
1
1

05 capacitores
100nF
01 fusible 3A
LM7805 Regulador
Resistencia 30 ohm
Led
Resistencia de 10K
ohm
Resietncia 10 ohm
Resistencias 2K
ohm
Resistencia 100K
ohm
Timer 555
Mosfet IRLZ44Z
transformador 3A
Foco 24V 40W
Baquelita
Acido Cloruro
Ferrico

S/. 0.10

S/. 0.50

S/.
S/.
S/.
S/.

S/.
S/.
S/.
S/.

1.00
1.00
0.10
0.30

S/. 0.10

S/. 0.10

S/. 0.10

S/. 0.10

S/. 0.10

S/. 0.20

S/. 0.10

S/. 0.10

S/. 0.50
S/. 7.00
S/. 22.00
S/. 5.00
S/. 1.50

S/. 0.50
S/. 14.00
S/. 22.00
S/. 5.00
S/. 1.50

S/. 2.50

S/. 2.50

TOTAL
PRUEBAS DE LABORATORIO
CIRCUITO

1.00
1.00
0.10
0.30

S/. 48.90

Seal de entrada y salida.

CONCLUSION:
a) Los inversores de onda cuadrada. Este tipo controla la frecuencia de la seal
de salida y la magnitud de salida es controlada por otro dispositivo en la
entrada cd del inversor. Sin embargo, la forma de onda lograda a travs del
mismo es una onda cuadrada.
b) Los inversores monofsicos con inversin de voltaje. Este tipo combina las
caractersticas de las dos primeras agrupaciones de inversores mencionados y
no es aplicable a dispositivos trifsicos.

S-ar putea să vă placă și