Sunteți pe pagina 1din 4

Universidad Autnoma de Occidente- Cali. Restrepo Ivn Camilo, Mesa Erika, Pedroza Francisco.

PRIMER LABORATORIO
COMPUERTAS LOGICAS TTL
Restrepo Ivn Camilo, ic.restrepo96@gmail.com
Mesa, Erika, erikamesa17@gmail.com
Pedroza, Francisco, francisco-javi-er@hotmail.com
Autnoma de Occidente- Cali
Resumen: Dentro de esta prctica de laboratorio se
pretende identificar las compuertas lgicas bsicas y
conocer el funcionamiento de ellas mediante circuitos
bsicos que demuestren la lgica de cada uno de estos
componentes electrnicos.
PALABRAS CLAVES: Circuito integrado, compuertas,
logica transistor-transistor, tabla de verdad.
1. INTRODUCCIN
I.

INFORMACION TEORICA:
Caractersticas de la familia lgica TTL:
voltaje de alimentacin : Su tensin de
alimentacin caracterstica es de 5V, se halla
comprendida entre mnimo 4,75V y un mximo
5,25V

Temperatura mxima : , de 0 a 70 o para la


comercial y de - 55 a 125 o para la militar

Fan Out o abanico de salida: es el nmero


mximo de entrada perteneciente a otras
compuertas que pueden conectarse a una
salida.
Fan Out alto: 10
Fan Out minimo: 10

Margen de ruido: se define como la diferencia


entre los niveles lgicos lmites del circuito de
salida y valores del circuito de entrada, indica
hasta que punto los circuitos son inmunes a las
variaciones lgicas debido a las perturbaciones

2. PROCEDIMIENTO
Se sigui paso a paso las indicaciones en la gua de
laboratorio, el primer circuito consista en utilizar la
compuesta lgica AND junto a la variacin del
multmetro poder observar las diferentes respuesta del
LED, registradas en la tabla 1.
El circuito dos se bas en el uso de la compuerta lgica
AND, OR, y XOR, observando a respuesta al variar el
interruptor de las entradas y de este modo registrando
los resultados en la tabla 2.
Luego se realiz el circuito tres, descrito en la gua con
compuertas lgicas tipo NOT en cascada, con una sola
entrada registradas en la tabla 3.
Finalizando la prctica se implementaron dos
compuertas, AND y OR, cada una de ellas configuradas
con tres entradas mediante compuertas lgicas bsicas
de dos entradas dadas por los circuitos tres y cuatro
respectivamente.
1. DIAGRAMA DE BLOQUES

Figura 1. Diagrama de bloques de configuracin AND para el


circuito 1.

Figura 2. Diagrama de bloques de las tres configuraciones AND,


OR y X-OR para el circuito 2.

Figura 3.
Diagrama de bloques de la etapa en cascada de compuertas NOT
para el circuito 3.

Tiempo de propagacin medio: un promedio de


prolongacin de 9 nS.

Disipacin de potencia: disipa una potencia


promedio de 10mW.

Figura 4. Diagrama de bloques de la implementacin de la


compuerta de tres entradas con configuracin AND y OR para el
circuito 4 y 5.

Universidad Autnoma de Occidente- Cali. Restrepo Ivn Camilo, Mesa Erika, Pedroza Francisco.
2. RESULTADOS
De acuerdo a lo presentado anteriormente en el
procedimiento de cada circuito se presentan los
resultados obtenidos por la prctica y tambin de la
simulacin mediante el software Proteus.

las condiciones de salida que presentaba cada circuito


mediante el estado de encendido de un diodo LED (1
Alto o 0-Bajo).

Figura 7. Circuito 2 (Configuracin AND).

Figura 5. Circuito 1 (LED off).

Para el circuito 1 de la figura 5 se observa el punto


antes de que la compuerta en configuracin AND realice
su operacin lgica, la cual depende del voltaje de
umbral del diodo LED al cual est conectado.

Figura 8. Circuito 2 (Configuracin OR).

Figura 6. Circuito 1 (LED on).

De acuerdo a la figura 6 se observa que la compuerta


realiz su operacin la cual ambos estados deban estar
en ALTO y esta alcanzara el voltaje de umbral del diodo
LED la cual es un 34% de la fuente DC del sistema, y
sera aproximadamente 1.7 Vdc. Sin embargo en la
prctica realizada para este circuito se utiliz un diodo
LED de color Blanco y no un azul como se indica en la
simulacin, por lo que estos valores del voltaje de
umbral discrepan uno del otro. Tal y como se observa en
la tabla 1, en donde dicha diferencia de potencial es
para el LED blanco se encuentra en 2.5Vdc.

Figura 9. Circuito 2 (Configuracin X-OR).

Tabla 2. Respuesta de cada configuracin del circuito 2.


Tabla 1. Resultados del circuito 1.

Para el circuito dos, en donde se implementaron varias


compuertas tipo AND (vase en la figura 7), OR (vase
en la figura 8), y X-OR (vase en la figura 9), en donde
se comprobaba la operacin lgica bsica de cada una
y se presentan las simulaciones correspondientes
adems de una tabla (vase en la tabla 2) que registra

Para el circuito 3, se presenta en la figura 10 la


simulacin realizada en el software en donde se indica
el estado del LED para salida de esta etapa en cascada
de compuertas NOT, y tambin se registra en una tabla
la corriente, voltaje y la potencia consumida por todo el
circuito (vase en la tabla 3).

Universidad Autnoma de Occidente- Cali. Restrepo Ivn Camilo, Mesa Erika, Pedroza Francisco.

Figura 10. Circuito 3 (configuracin NOT en cascada).

Como se observa en la figura 10, al ingresar un estado


ALTO-1, la salida toma este mismo valor y de la misma
forma pero opuesta por si se ingresara un estado BAJO0.

Tabla 4. Tabla de verdad para cada compuerta de tres entradas


(AND y OR respectivamente).

Tabla 3. Valores medidos en la etapa de cascada del circuito 3

Adems de hallar la potencia consumida por el circuito


integrado se requiere calcular la potencia consumida por
cada compuerta, pero fue imposible medir la corriente
debido a que este valor es muy pequeo por lo que se
recurri a afirmar que la corriente que pasa por cada
compuerta es la corriente total dividida por el nmero de
operadores como se indica en la ecuacin 1, y se
encuentra el valor de disipacin de energa de cada una,
como se muestra en la ecuacin 2.

(1)

I=

I T 3.11mA
=
=518.3 A
n
6
Figura 11. Circuito 4. (Configuracin AND de tres entradas).

(2)

P=VI =( 4.86V )( 518.3 A )=2.52mW


La ecuacin 2, define la potencia disipada por cada
compuerta.
Finalizando, se implementaron las dos compuertas tipo
AND y OR de tres entradas a partir de operadores
lgicos bsicos de dos entradas como se denotan en los
circuitos 4 y 5 respectivamente en cada figura y
descritos en la tabla de verdad de cada compuerta
implementada (vase en la tabla 4).

De acuerdo a la figura 11, se observa que la tabla de


verdad se cumple para una compuerta de tres entradas
como para una de dos entradas, puesto que para
cualquier entrada que tenga un BAJO-0 como estado,
esta se refleja como el mismo estado en la salida del
sistema de acuerdo al apagado o encendido del diodo
LED.

Universidad Autnoma de Occidente- Cali. Restrepo Ivn Camilo, Mesa Erika, Pedroza Francisco.

que a la salida se vera como respuesta el apagado del


diodo LED.
CONCLUSIONES

Se pudo comprobar la tablas lgicas de las


compuertas vistas en clase mediante la
construccin de las tablas de verdad y el
montaje de cada uno de los circuitos; y
utilizando la herramienta de punta lgica
determinar los niveles de alto y bajo.
Hay que tener en cuenta que los valores de
simulacin como los de la prctica discrepan
cierto rango debido a que los elementos que se
usaron para medir y las condiciones del
laboratorio pueden afectar este ejercicio.

REFERENCIAS
Figura 12. Circuito 5 (Configuracin OR de tres entradas).

Para la figura 12, se observa que la tabla de verdad se


cumple para una compuerta de tres entradas como para
una de dos entradas, puesto que para cualquier entrada
que tenga un BAJO-0 como estado esta se vera
reflejada en la salida como un ALTO-1, a menos que
todas las tres entradas estn en estado BAJO-0 por lo

CLRueda. Compuertas lgicas. Fecha 08 de


febrero
del
2016.
Recuperado
de:
http://clrueda.docentes.upbbga.edu.co/web_digit
ales/Tema_1/spcs.html.

S-ar putea să vă placă și