Documente Academic
Documente Profesional
Documente Cultură
(
(
)
)
(
(
)
)
][
(1)
]]
III. ACTIVIDAD
Considerando el diagrama de bloques de un qPLL (fig.
3) utilizado para sincronizar un rectificador con el
voltaje de la red en el cual se conecta. Suponiendo que el
voltaje de la red de 50Hz y se tiene un 10% de ruido (se
usarn fuentes random en PSIM para simular el ruido).
#include <Stdlib.h>
#include <String.h>
double
double
double
double
double
double
pi=3.14159265359;
alpha = 0.6;
kp=4;
Ts=0.0001;
Ti=0.001;
W=2*pi*50;
uFILTRO=uFILTRO + alpha*(qk-uFILTRO);
double
double
double
double
double
double
uPI=uPI+ uFILTRO*kp*(1+Ts/Ti)+FILTRO1*kp;
uFILTRO1=uFILTRO;
4
VCO= VCO + Ts*(oPI+W);
out[0]=VCO;
//Sal sincronizada VA
out[1]=VCO-(2*pi)/3;//Sal. sincr. VB
out[2]=VCO+(2*pi)/3;//Sal. sincronizada
VC
V. CONCLUSIONES
Con el desarrollo de esta actividad se pudo conocer de
manera bsica el comportamiento y usos de un PLL,
concepto que desde hace muchos aos es usado en el
mbito de las telecomunicaciones y la electrnica en
general. Se pudo conocer adems la importancia de las
IV. REFERENCIAS
[1] Baier C.R, Taller de electrnica Unidad II (2016).
https://www.dropbox.com/s/neei60rz59rxgac/TAREA_3_
Quintanilla.psimsch?dl=0