Sunteți pe pagina 1din 8

2016-I

INFORME
PREVIO N6

LABORATORIO DE DIGITALES
CHACA GUERRERO JHON JAIRO

14190077

UNMSM

FIEE-ING.ELECTRONICA

CUESTIONARIO PREVIO
EXPERIENCIA N6
1. Qu es un circuito multiplexor? Y un demultiplexor? Explique

MULTIPLEXOR
Los multiplexores son circuitos combinacionales con varias entradas y una nica salida
de datos. Estn dotados de entradas de control capaces de seleccionar una, y slo una,
de las entradas de datos para permitir su transmisin desde la entrada seleccionada
hacia dicha salida.
En el campo de la electrnica el multiplexor se utiliza como dispositivo que puede recibir
varias entradas y transmitirlas por un medio de transmisin compartido. Para ello lo que
hace es dividir el medio de transmisin en mltiples canales, para que varios nodos
puedan comunicarse al mismo tiempo.
Una seal que est multiplexada debe demultiplexarse en el otro extremo.
Segn la forma en que se realice esta divisin del medio de transmisin, existen varias
clases de multiplexacin:

Multiplexacin por divisin de frecuencia


Multiplexacin por divisin de tiempo
Multiplexacin por divisin de cdigo
Multiplexacin por divisin de longitud de onda

DEMULTIPLEXOR
En electrnica digital, un demultiplexor es un circuito combinacional que tiene una
entrada de informacin de datos d y n entradas de control que sirven para seleccionar
una de las 2n salidas, por la que ha de salir el dato que presente en la entrada. Esto se
consigue aplicando a las entradas de control la combinacin binaria correspondiente a
la salida que se desea seleccionar. Por ejemplo, si queremos que la informacin que
tenemos en la entrada d, salga por la salida S4, en la entrada de control se ha de poner,
de acuerdo con el peso de la misma, el valor 100, que es el 4 en binario.
En el campo de las telecomunicaciones el demultiplexor es un dispositivo que puede
recibir a travs de un medio de transmisin compartido una seal compleja
multiplexada y separar las distintas seales integrantes de la misma encaminndolas a
las salidas correspondientes.
La seal compleja puede ser tanto analgica como digital y estar multiplexada en
cualquiera de las distintas formas posibles para cada una de ellas.
Pgina 1|7

UNMSM

FIEE-ING.ELECTRONICA

El demultiplexor, es un circuito combinacional que aunque la funcin bsica es la que


hemos explicado, puede utilizarse en muchos casos como decodificador y adopta
cualquiera de las funciones que un decodificador realiza.
Una aplicacin muy prctica de los demultiplexores utilizados como decodificadores, si
lo combinamos con una puerta NOT-Y NAND, es la generacin de funciones lgicas, de
modo, que si nos dan la funcin lgica F=S3(2,4,5,7), las salidas correspondientes a los
unos lgicos se conectaran a la puerta NO-Y. En este caso la entrada de informacin se
puede utilizar como entrada inhibidora si mantenemos a cero lgicos, y subindola a
uno, cuando queremos inhibir la generacin de la funcin.
Una de las funciones que realiza el decodificador hexadecimal como demultiplexor, es
la funcin de conectar, a sendos contadores, C0 a C15, que reciben los impulsos de una
entrada comn a todos. Cada uno posee una entrada de inhibicin que segn el estado
en que se encuentra (0,1), permite o no que se realice el contaje de los impulsos. Cada
entrada de inhibicin se conecta a una salida del demultiplexor.

2. En el siguiente circuito multiplexor. Conectar el circuito para obtener la funcin

Y(A, B, C, D) = A B C + A /B C D + /A B /C D
Hallar la tabla de verdad,
Donde:
A= MSB (bit ms significativo)
D= LSB (bit menos significativo)
Que MUX comercial utilizara?

Pgina 2|7

UNMSM

FIEE-ING.ELECTRONICA

CIRCUITO 1

B
C
D

TABLA DE VERDAD

0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15

A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

F
0
0
0
0
0
1
0
0
0
1
0
1
0
0
1
1

Se utiliz el MUX 4051

Pgina 3|7

UNMSM

FIEE-ING.ELECTRONICA

3. Explique claramente cul es la funcin de cada circuito integrado de los circuitos


del procedimiento experimental

74LS139
El circuito integrado 74139 o subfamilia es un circuito integrado que tiene la funcin de
un doble decodificador / demultiplexor binario de 2 bits (1:4).
Con las tres entradas que posee el circuito podemos realizar 4 combinaciones diferentes
en binario, de 00 a 11 que nos activaran una de las salidas Yn.
Este circuito integrado una de las utilidades que tiene en la prctica es para seleccionar
memorias y perifricos en el espacio de memoria de los sistemas con
microprocesadores.
La habilitacin del 74139 se realiza cuando la entrada G (G1 o G2) la llevamos a nivel
bajo.
Con este decodificador/demultiplexor se pueden realizar otros ms grandes haciendo
uso de la entrada G.
La relacin de pines de este integrado es la siguiente:

A, B: Entradas de seleccin, segn la combinacin binaria que coloquemos


tendremos activada la salida Yn correspondiente.
G: Entrada de validacin, activa a nivel bajo.
Y0, Y1, Y2, Y3: Salidas del decodificador activas a nivel bajo (0V), solo puede
haber una activa a nivel bajo.

74LS151
El funcionamiento de un multiplexor es parecido al de un conmutador, pero en vez de
accionarlo manualmente, se acciona mediante un cdigo binario. El multiplexor consta
de 8 entradas y 1 salida y tambin 3 entradas de control. Las entradas de control son las
que conmutan cada entrada con la salida. Por ej. Si en las entradas de control se
Pgina 4|7

UNMSM

FIEE-ING.ELECTRONICA

introduce el nmero 5 en binario, el multiplexor conmutar la patilla 5 con la salida, o


sea, la informacin que hay en la patilla 5 aparece en la salida.

74LS153
Primeramente ambos canales estn activos, como podemos apreciar en los
habilitadores, 1E para el primer canal, 2E para el segundo canal.
Bien tambin podemos apreciar a los controles A y B, que estn en 0, aqu especifica que
se deben mostrar el primer bit de entrada de ambos canales. Por ejemplo si 1X0 est en
1, obtendremos por la salida Y1 como resultado 1, aun si alteramos los dems a 1 o 0
(1X1, 1X2, 1X3). Suceder el mismo con el siguiente canal.
Para que influya en otro bit, los controles deben cambiar, por ejemplo, A=1,
B=0. Entonces influir en el segundo bit de cada canal. Bien si 1X1 y 2X1, la salida Y1 y
Y2 sern a 1.
Si nosotros hacemos a la inversa A=0 y B=1, entonces influir en el tercer bit de ambos
canales.
Por ltimo podremos apreciar en los controles: A=1 y B=1. Entonces influir en el cuarto
bit de ambos canales.

Pgina 5|7

UNMSM

FIEE-ING.ELECTRONICA

74LS155
Contiene dos decodificadores de dos bit de cdigo del cdigo binario 1 de 4 que se puede
utilizar como un demultiplexores de cuatro canales. El decodificador debe liberar: E1A y
E2A = H = L, de lo contrario el decodificador con el ndice y el bloqueo. Para el
funcionamiento normal del decodificador debe ser E1B B = L, E2B = L. Las salidas estn
activas de nuevo en el nivel L. El decodificado salida es por lo tanto el nivel de L, mientras
que la otra salida es el nivel H. Si el decodificador est bloqueado, todas las salidas son
H. decodificadores nivel tienen entradas de direccin comn A0 y A1, es decir, tanto
decodificar el mismo valor (es decir, ambos decodificadores son activados por las salidas
con los mismos ndices numricos, a condicin de que los dos decodificadores estn
habilitados).
En los datos de demux se alimenta a una entrada o liberar E1X e2x. La segunda entrada
puede ser utilizada para liberar el bloqueo del demultiplexor. La entrada de direccin A1
y A0 selecciona la transferencia de datos de salida. U demultiplexor con el ndice, y
puede elegir entre la salida de datos directa e invertida. En el primer caso se establece
como los datos de entrada E2A E1A y conectarse a nivel H. Los datos de salida invertida
para llevar E1A E2A entrada y conectar la entrada al nivel L.

Pgina 6|7

UNMSM

4.

FIEE-ING.ELECTRONICA

Presente las simulaciones y comentarios de los circuitos del procedimiento


experimental.
CIRCUITO 2

CIRCUITO 3

Pgina 7|7

S-ar putea să vă placă și