Sunteți pe pagina 1din 14

FIEC - ESPOL

Laboratorio de Electrnica A

PRCTICA # 2
INTRODUCCIN A PSPICE
OBJETIVOS.

Realizar simulaciones de circuitos electrnicos en el dominio del tiempo y de la frecuencia.


Realizar simulaciones de funciones de transferencia de circuitos electrnicos.
Generar funciones cuadradas, triangulares y dientes de sierra en PSPICE.
Generar funciones definidas por tramos en PSPICE.

TEORA.
PSPICE es un programa de simulacin asistido por ordenador que permite disear circuitos de electrnica
analgica y digital, y luego simular los diseos. En la actualidad se podra afirmar que PSPICE se ha convertido en
un estndar, siendo su formato y sintaxis reconocido por la mayora como un gran software de aplicacin y de
diseo por ordenador. En esta prctica comenzaremos con un anlisis en corriente alterna en rgimen
estacionario, detallando todos los pasos necesarios hasta finalizar el anlisis, luego veremos los anlisis
correspondientes en el dominio de la frecuencia, despus la representacin de funciones de transferencia y
finalmente se ver la generacin de funciones de varios tipos.

ANLISIS EN RGIMEN TRANSITORIO.


Este tipo de anlisis se utiliza cuando es necesario determinar el comportamiento de una seal a lo largo del
tiempo. A continuacin se proceder a implementar el siguiente circuito RC, en donde se simularn las seales
de inters indicadas en la Fig. 2.1, y ajustando los parmetros del circuito se tiene que:

Fig. 2.1. Circuito RC utilizado para demostrar cmo ajustar los parmetros del circuito.

Pgina 1 de 14

FIEC - ESPOL

1.
2.
3.
4.

Laboratorio de Electrnica A

La resistencia R se obtiene editando R en el men de elementos.


El capacitor C se obtiene editando C en el men de elementos.
La referencia se obtiene editando GND_EARTH en el men de elementos. Nota: se puede considerar
tambin otra referencia editando AGND.
La fuente de tensin vpulse Vin se obtiene editando VPULSE en el men de elementos, y se editan sus
parmetros segn lo mostrado en la figura 2.1.

Fig. 2.2. Ventana para ajuste de parmetros de la fuente vpulse Vin.

En el cono Setup Analysis


periodos de la onda:

se escoger la opcin Transient... en donde se han considerado graficar cinco

Fig. 2.3. Ventanas para ajuste de parmetros del anlisis transitorio.

Cabe mencionar, que para simular cualquier circuito, el archivo del diagrama esquemtico debe estar guardado
en la computadora. Luego, presionando el cono Simulate
obtenemos la siguiente grfica
correspondiente a Vo y ahora notemos de cerca la grfica de la onda Vo se notan saltos en las curvas.

Pgina 2 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

5.5V

4.0V

2.0V

0V
0s

1.0ms

2.0ms

3.0ms

4.0ms

5.0ms

6.0ms

7.0ms

8.0ms

V(Vo)
Time
5.49V

5.00V

4.00V

3.00V
0.007ms

0.200ms

0.400ms

0.600ms

0.800ms

1.000ms

1.200ms

V(Vo)
Time

Fig. 2.4. Traza y acercamiento de la seal Vo sin ajuste de Step Ceiling.

Esto se debe al tiempo de muestreo de la seal. En s, tenemos que considerar que para la grfica de una onda
se requieren tres parmetros: el tiempo inicial, el tiempo final y el tiempo de muestreo, entonces para mejorar
la traza de la onda Vo se establece un tiempo de muestreo muy pequeo.

Fig. 2.5. Ventanas para ajuste de Step Ceiling en el anlisis transitorio.

Como recomendacin podemos decir que el Step Ceiling debe ser menor que Final Time/10, y con esto
podemos apreciar mejor las formas de onda mostradas en la Fig. 2.6.

Pgina 3 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

5.5V

4.0V

2.0V

0V
0s

1.0ms
V(Vo)

2.0ms

3.0ms

4.0ms

5.0ms

6.0ms

7.0ms

8.0ms

V(Vi)
Time

Fig. 2.6. Trazas de ondas Vi, Vo.

ANLISIS PARAMTRICO.
En conjunto de otros anlisis, el anlisis paramtrico realiza mltiples iteraciones de un anlisis estndar
especificado variando un parmetro global, parmetro de modelo o temperatura operacional. En s, se genera
una familia de curvas en donde se puede comparar varios comportamientos de una seal.
Vamos a tomar como ejemplo el mismo circuito RC que hemos trabajado, donde se estudiar el efecto que
tiene la variacin de la resistencia R cuando tiene valores de 2k, 4k, 6k, 8k y 10 k, sobre la carga del
capacitor C, para esto vamos a seguir los siguientes pasos:
1.
2.

Como nuestra variable de inters es el valor de la resistencia R, en lugar de establecer un valor vamos a
editar el nombre de un parmetro global de la siguiente manera: {R}.
Editamos PARAM en el men de elementos y este nuevo componente lo adjuntamos como elemento
adicional al circuito.

Fig. 2.7. Circuito RC utilizado para demostrar el anlisis paramtrico.

Pgina 4 de 14

FIEC - ESPOL

3.

Laboratorio de Electrnica A

Haciendo clic en PARAM, establecemos el nombre del parmetro global y el valor inicial para el anlisis
paramtrico, en este caso 1k.

Fig. 2.8. Ventana para ajuste de parmetros en PARAM.

4.
5.

Una recomendacin para este anlisis es que la punta de la seal que vamos a visualizar, ya sea de
corriente o de voltaje, no tenga ningn color.
En el cono Analysis Setup se escoger la opcin Parametric... en donde se han considerado graficar
cinco periodos de la onda. Adems es importante que para este anlisis se considera:
El barrido se hace con un parmetro global (Global Parameter).
El tipo de barrido es lineal (Linear).
El nombre del parmetro global (R).
El valor inicial (1k), el valor final (5k) y el incremento (1k).

Fig. 2.9. Ventanas para ajuste de parmetros del anlisis paramtrico.

6.
7.

Con estos pasos presionando el cono Simulate obtenemos las grficas de la carga y descarga del
capacitor C mostradas en la Fig. 2.11.
Cabe mencionar que una buena prctica para este anlisis es en lugar de establecer el valor inicial, el
valor final y el incremento, es utilizar una lista de valores (Value list) y editar valores que se deseen
separados por comas.

Pgina 5 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

6.0V

4.0V

2.0V

0V
0s

2ms
V(C:1)

4ms

6ms

8ms

10ms

12ms

14ms

16ms

18ms

20ms

Time

Fig. 2.10. Trazas de la carga y descarga del capacitor C para valores de R = 1k, 2k, 3k, 4k y 5k.

Fig. 2.11. Ventanas para ajuste de parmetros del anlisis paramtrico con lista de valores.

ANLISIS EN EL DOMINIO DE LA FRECUENCIA.


Este tipo de anlisis se utiliza para determinar la respuesta de frecuencia del circuito en un rango determinado
considerando como seales de entrada aquellas fuentes que poseen especificaciones AC y considerando nulas
las fuentes restantes.
Ahora en el circuito RC se proceder a verificar su respuesta de frecuencia, o bien su comportamiento como
filtro. Vamos a investigar el efecto de dos importantes variables para el diseo del filtro de manera grfica: la
frecuencia de corte y el comportamiento del mismo, para esto se proceder a realizar el anlisis AC.
Para esto, vamos a considerar el mismo circuito pero teniendo en cuenta lo siguiente:

Se colocarn nombres a dos conexiones: la conexin en el terminal positivo del voltaje de entrada (Vi) y
el terminal positivo de la carga (Vo).

Pgina 6 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

Fig. 2.12. Circuito RC utilizado para demostrar el anlisis en el dominio de la frecuencia.

En el cono Analysis Setup se escoger la opcin AC Sweep... en donde se han considerado:

El tipo de barrido AC es por dcadas (Decade).


De manera similar al anlisis transiente se tiene un valor inicial (10Hz), el valor final (10kHz) y en lugar
del Step Ceiling se tienen los puntos por dcada (101).
Recordemos que el valor inicial debe de ser diferente de cero hercios.

Fig. 2.13. Ventanas para ajuste de parmetros del barrido AC.

Cabe mencionar que tambin se puede realizar un anlisis de ruido (Noise Analysis) generado por resistencias y
semiconductores y que este anlisis trabaja en conjunto con un anlisis de respuesta de frecuencia.
Luego en la ventana de simulacin se presiona el botn Add Trace, el mismo que nos sirve para agregar la
traza de cualquier seal de voltaje, corriente e incluso potencia. En esta ventana se editar V(Vo)/V(Vi) para
obtener la ganancia de voltaje del circuito en el dominio de la frecuencia.

Pgina 7 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

Fig. 2.14. Ventanas para aadir la traza de la ganancia de voltaje.

Y como podemos notar en la Fig. 2.15 el circuito es un filtro pasa bajos con una frecuencia de corte de 800Hz.
1.0

0.5

0
10Hz
V(Vo) / V(Vi)

30Hz

100Hz

300Hz

1.0KHz

3.0KHz

10KHz

Frequency

Fig. 2.15. Trazas de la respuesta de frecuencia de la ganancia de voltaje Vo/V1.

Adicionalmente al realizar este anlisis podemos determinar los diagramas de Bode: magnitud y fase, de la
ganancia de voltaje de este filtro. De manera similar, en la ventana de simulacin se presiona el botn Add
Trace, y se editar en cada caso:

DB(V(Vo)/V(Vi)) para obtener el diagrama de magnitud.


P(V(Vo)/V(Vi)) para obtener el diagrama de fase.

Pgina 8 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

Fig. 2.16. Ventanas para aadir la traza del diagrama de magnitud.

Fig. 2.17. Ventanas para aadir la traza del diagrama de fase

Con esto en dos grficas diferentes obtenemos los diagramas de Bode del filtro.
-0

-5

(795.239,-3.0074)

-10

-15
SEL>>
-20
DB(V(Vo)/V(Vi))
0d

-50d

-100d
10Hz
P(V(Vo)/V(Vi))

30Hz

100Hz

300Hz

1.0KHz

3.0KHz

10KHz

Frequency

Fig. 2.18. Trazas de los diagramas de Bode de la respuesta de frecuencia de la ganancia de voltaje Vo/Vi.

Pgina 9 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

FUNCIN DE TRANSFERENCIA.
A continuacin se proceder a implementar el siguiente circuito mostrado en la Fig. 2.19.

Fig. 2.19. Circuito de funcin de transferencia.

Fig. 2.21. Cambio de variable en el eje de las abscisas.

En el cono Analysis Setup se escoger la opcin DC Sweep... en donde se han considerado:

El tipo de variable como fuente de voltaje (Voltage Source).


El tipo de barrido es lineal (Linear).
El nombre de la fuente de voltaje (Vi).
El valor inicial (-50), el valor final (50) y el incremento (1).

Pgina 10 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

Fig. 2.22. Ventanas para ajuste de parmetros del barrido DC.

Con esto, obtenemos la funcin de transferencia que se muestra en la Fig. 2.23.


10V

5V

0V

-5V

-10V
-50V
V(Vo)

-40V

-30V

-20V

-10V

-0V

10V

20V

30V

40V

V_Vi

Fig. 2.23. Traza de la funcin de transferencia Vout/Vin.

GENERACIN DE SEALES.
Para generar seales de tipo escaln utilizadas para estudiar el comportamiento transitorio de circuitos se
utiliza la fuente VPULSE. En s, podemos configurar esta fuente para generar seales peridicas ya sea
cuadradas, triangulares o dientes de sierra. De manera general los parmetros de esta fuente son los siguientes:
V1:
V2:
TD:
TR:
TF:
PW:
PER:

nivel mnimo de tensin.


nivel mximo de tensin.
tiempo de retardo.
tiempo de subida.
tiempo de bajada.
ancho de pulso.
periodo de la seal.

Pgina 11 de 14

50V

FIEC - ESPOL

Laboratorio de Electrnica A

Fig. 2.27. Descripcin de la fuente VPULSE.

Como primer ejemplo se desea generar un reloj digital con una frecuencia de 2 KHz y un ciclo de trabajo del 25%
se debe considerar: un voltaje mnimo V1 = 0 V, un voltaje mximo V2 = 5 V, un tiempo de retardo TD = 0 ms (ya
que no nos han dado especificaciones), un periodo PER = 0.5 ms, un ancho de pulso PW = 0.125 ms y los
tiempos de subida TR y de bajada TF muy pequeos. Como recomendacin TR = TF = 0.001 ms.

Fig. 2.28. Onda cuadrada generada con la fuente VPULSE.

Como segundo ejemplo se desea generar una onda triangular entre 2 V y 5 V, con una frecuencia de 5 KHz se
debe considerar: un voltaje mnimo V1 = 2 V, un voltaje mximo V2 = 5 V, un tiempo de retardo TD = 0 ms (ya
que no nos han dado especificaciones), un periodo PER = 0.2 ms, pero en este caso el ancho de pulso es muy
pequeo PW = 0.001 ms y el tiempo de subida TR y de bajada TF seran iguales a TR = TF = 0.0995ms. En el caso
de que se requiera generar una onda diente de sierra sesgada hacia la derecha con las mismas especificaciones
el ancho de pulso PW y el tiempo de bajada TF seran pequeos (PW = TF = 0.125 ms) y el tiempo de subida se
aproxima al periodo TR = 0.198 ms. Notemos que en estas ondas: TF + PW + TR = PER.

Pgina 12 de 14

FIEC - ESPOL

Laboratorio de Electrnica A

Fig. 2.29. Onda triangular generada con la fuente VPULSE.

Fig. 2.30. Onda diente de sierra generada con la fuente VPULSE.

Ahora para la generacin de seales definidas por tramos se har uso de la fuente VPWL y aunque una de las
desventajas de esta fuente es que la onda generada no es peridica, se pueden crear ondas personalizadas o
definidas por 10 puntos mximo con coordenadas (tiempo, voltaje).
En la Fig. 2.31 se tiene una seal arbitraria que se desea generar. Para la configuracin de una fuente VPWL se
recomienda lo siguiente:

Pgina 13 de 14

FIEC - ESPOL

1.
2.
3.

Laboratorio de Electrnica A

Identificamos los puntos de cambio de la seal (P1, P2, P3, ) donde cada punto tiene coordenadas de
tiempo y voltaje P(t,V).
Determinamos las coordenadas de los puntos P1, P2, P3,
Ingresar estos parmetros en la fuente VPWL que acepta los valores de T1, V1, T2, V2, T3, V3,
recordando que esta fuente solo acepta 10 puntos mximo.

En este caso se tiene que las coordenadas de los puntos P(t,V) seran:
P1 =
P2 =
P3 =
P4 =
P5 =
P6 =
P7 =
P8 =
P9 =
P10 =

En PSPICE:
T1 = 0ms
V1 = 0V
T2 = 0.1ms
V2 = 0V
T3 = 0.101ms
V3 = 6V
.
.
.
T10 = 0.6ms
V10 = 0V

(0ms, 0V)
(0.1ms, 0V)
(0.101ms,6V)
(0.2ms,6V)
(0.201ms,10V)
(0.3ms, 10V)
(0.301ms, 4V)
(0.4ms,4V)
(0.5ms,0V)
(0.6ms, 0V)

Cabe mencionar que las coordenadas de tiempo son progresivas: T10 > T9 > T8 > > T1.

Fig. 2.31. Onda generada con la fuente VPWL.

Pgina 14 de 14

S-ar putea să vă placă și