Sunteți pe pagina 1din 3

LABORATORIO ELECTRNICA DIGITAL

Fecha de realizacin de la prctica: 13/06/2016


Fecha de realizacin de la prctica: 20/06/2016
Practica N5

APLICACIN DE CIRCUITOS DE MEDIANA ESCALA DE


INTEGRACIN (MSI)

Estructura y esttica
Trabajo (clculos y
cuestionario)

2.

Anlisis de resultados
Conclusiones
RESUMEN:
En la prctica nmero 5 se analiz el problema
propuesto que consista en la implementacin de
un circuito el cual fue un MUX de 2 a 1, para
luego realizar la respectiva tabla de verdad y
posteriormente las conexiones necesarias.
ABSTRACT:
In practice No. 5 the proposed issue where the
implementation of a circuit which was a MUX 2 to
1 , and then make the respective truth table and
the required connections are analyzed .

MARCO
TEORICO

2.1. Codificadores:
Un codificador es un circuito lgico
combinacional que, esencialmente, realiza la
funcin inversa del decodificador. Un
codificador permite que se introduzca en una de
sus entradas un nivel activo que representa un
dgito, como puede ser un dgito decimal u octal, y
lo convierte en una salida codificada, como BCD
o binario. [1]
Codificador decimal-BCD:
Este tipo de codificador tiene diez entradas, una
para cada dgito decimal, y cuatro salidas que
corresponden al cdigo BCD.

PALABRAS CLAVE: compuertas lgicas,


codificadores, decodificadores, demultiplexores,
multiplexores, tabla de verdad.
1.

OBJETIVOS

1.1. Objetivo general:


Realizar el diseo y simulacin utilizando
circuitos MSI.
Figura 1. Smbolo lgico de un codificador
decimal a BCD. [1]

2.2. Decodificadores:
La funcin bsica de un decodificador es detectar
la presencia de una determinada combinacin de
bits (cdigo) en sus entradas y sealar la presencia
de este cdigo mediante un cierto nivel de salida.
En su forma general, un decodificador posee n

LABORATORIO ELECTRNICA DIGITAL


Fecha de realizacin de la prctica: 13/06/2016
Fecha de realizacin de la prctica: 20/06/2016
Practica N5
lneas de entrada para gestionar n bits y en una de
las 2n lneas de salida indica la presencia de una o
ms combinaciones de n bits. [1]

Figura
3.
Smbolo
lgico
de
un
selector/multiplexor de datos de una salida y
cuatro entradas. [1]
2.4. Demultiplexores:

El decodificador de 4 bits:

Un demultiplexor (DEMUX) bsicamente realiza


la funcin contraria a la del multiplexor. Toma
datos de una lnea y los distribuye a un
determinado nmero de lneas de salida. Por este
motivo, el demultiplexor se conoce tambin como
distribuidor de datos. Como veremos, los
decodificadores pueden utilizarse tambin como
demultiplexores. [1]
3.

Figura 2. Smbolo lgico de un decodificador de


4-lneas a 16-lneas (1 de 16). [1]

2.3. Multiplexores:
Un multiplexor (MUX) es un dispositivo que
permite dirigir la informacin digital procedente
de diversas fuentes a una nica lnea para ser
transmitida a travs de dicha lnea a un destino
comn. El multiplexor bsico posee varias lneas
de entrada de datos y una nica lnea de salida.
Tambin posee entradas de seleccin de datos, que
permiten
conmutar
los
datos
digitales
provenientes de cualquier entrada hacia la lnea de
salida. A los multiplexores tambin se les conoce
como selectores de datos. [1]

MATERIALES Y EQUIPOS

4.

Resistencias de 220.
Dip switch.
Protoboard.
Cables de conexin.
Fuente de alimentacin en DC.
Compuertas lgicas

DESARROLLO Y PROCEDIMIENTO

Realizar la implementacin del siguiente circuito:

5.

Figura 4. Ejercicio planteado: MUX de 2 a 1.


ANLISIS Y RESULTADOS

Tabla 1. Tabla de verdad del ejercicio planteado.


S
0
0
0
0
1
1

I0
0
0
1
1
0
0

I1
0
1
0
1
0
1

Z
0
0
1
1
0
1

LABORATORIO ELECTRNICA DIGITAL


Fecha de realizacin de la prctica: 13/06/2016
Fecha de realizacin de la prctica: 20/06/2016
Practica N5
1
1

1
1

0
1

podra requerir en un circuito y por tanto tambin


dinero.

0
1

6.

CONCLUSIONES

El
uso
tanto
del
mux
como
del
demux permite generar circuitos combinacionales,
adems en la prctica se us circuitos integrados
ya que estos dan el funcionamiento de un
multiplexor como se requera en este caso.

Se puede decir tambin que al utilizar


multiplexores o de multiplexores es ptimo debido
a que se ahorra la cantidad de compuertas que se

7.

REFERENCIAS BIBLIOGRFICAS

[1] Floyd, Thomas L, Funciones de la lgica


combinacional, Fundamentos de Sistemas
Digitales, novena edicin, Madrid: Pearson
Educacin, 2006, captulo 6, seccin 6.5-6.6-6.86.9, pp. 348-364, 367-379.

S-ar putea să vă placă și