Documente Academic
Documente Profesional
Documente Cultură
II
Circuitos Digitales
INFORME
PREVIO 7
ALUMNO
: RAMIREZ
NARTINEZ LUIS I
CODIGO
12190264
ESPECIALIDAD
Electrnica
Ingeniera
PROFESOR
Oscar Casimiro
CICLO
2016-II
Como se puede observar, es un sistema con una sola entrada (X) y salida
(Z), y dos flip-flops de tipo D activos en el flanco de subida. Adems, se
puede ver que la salida es funcin de la entrada (X) y de las salidas de los
flip-flops (estado), por lo tanto, la realizacin de este circuito responde a una
mquina de Mealy.
Obtener:
a) Las ecuaciones lgicas de las entradas de los flip-flops
Por simple inspeccin del circuito se puede verificar que :
D1=x y 1 + x y 2
D 2=x y 1
b) Las ecuaciones lgicas del prximo estado: las prximas salidas de los
flip-flops Q(t+1)
Y 1=x y 1 + x y 2
Y 2=x y 1
c) La funcin lgica de salida del sistema.
z=x y 1 y 2
d) La tabla de transiciones o de estados codificada.
Y1Y2/Z
:
Y1 Y2
0
X
0
00/
0
00/
0
00/
0
00/
1
01/
0
11/
0
10/
0
10/
0
Obtener:
a) Las ecuaciones lgicas de las entradas de los flip-flops
D1=x y 1 y 3+ x y 2 y 3
D 2=x y 1 y 3+ y 1 y 2
D3=x y1 y 2 y 3
b) Las ecuaciones lgicas del prximo estado: las prximas salidas de los
flip-flops Q(t+1)
Y 1=x y 1 y 3+ x y 2 y3
Y 2=x y 1 y 3+ y 1 y 2
Y 3=x y 1 y 2 y 3
c) La funcin lgica de salida del sistema.
z= y 1 y2 y 3
d) La tabla de transiciones o de estados codificada.
Y1
Y2
Y3
y1
X
=0
y2
Es
t.
A
X
=0
A
X
=1
D
y3
y1
X
=1
y2
y3
Reduciendo estados: