Documente Academic
Documente Profesional
Documente Cultură
SeCJuidor do emissor
Ilustramos algumas configura~es clssicas da utiliza~o dos transistores
A figura mostra um seguidor do emissor que um
+Vcc
circuito elementar mas muito utilizado.
~
A tenso na sada segue fielmente a da entrada: se varia um volt,
tambm a outra faz o mesmo. Em outras palavras, o ganho da tenso
1, o que poderia dar a entender que o circuito no til.
Se uma sada tem uma elevada resistncia interna, trada: por esse fato, proporciona muita corrente em-
suficiente apenas um pouco de corrente para que a bora absorva pouca.
tenso diminua: diz-se que tem uma impedncia
alta. Se uma fonte de impedncia alta est ligada com uma
carga de impedncia baixa (como uma resistncia de
No entanto, um seguidor do emissor tem uma impe- baixo valor), cria-se um divisor: o nvel do sinal reduz-se.
dncia baixa de sada e uma impedncia alta de en-
+VCC
o seguidor do emissor, quando
funciona como redutor da impe-
dncia, permite resolver o proble-
lVpp
=:
10KQI- __ ~----j. =:O,91Vpp lVpp
rvv---"-"
ma: amplificando a corrente
como se fosse reduzida a resis-
tncia interna da fonte .
lKQ ...-_ .. lVpp
Carga
<:
lKQ
o seguidor do emissor permite adaptar
uma fonte de impedncia alta auma
carga de impedncia baixa. I(O
3
49
------------------------------------------------------------~/
ANALGICA
(ontrole da carga
Acorrente do coletor pode ser ativada ou desativada, ou ainda regulada de uma forma contnua
o circuitoque se mostra na figura utiliza um transistor +12V
como interruptor para ligar ou desligar a lmpada.
TRANSISTORES COMBINADOS
50
Iranslsteres (ompl,m,ntar,s
~n.'qentem(mte til utilizar transistores PNP e NPN no mesmo circuito
Embora se utilizem com mais freqncia os transistores
-12V
NPN, nada impede que se utilizem tambm os transis-
tores do tipo PNP complementares.
PNP
A corrente (convencional, do positivo ao negativo) se-
-5V = Apagada
gue sempre o sentido da seta indicada no transistor,
como se pode ver pelas setas da figura.
51
ANALGICA
LIMITES E IMPRECISES
52
DIGITAL
o relgio
M __ . --------.,-~---------,.,.- - ----
Alm disso difcil, como j temos verificado, evitar os glitch causados pelas
diferenas entre os tempos de trnsito dos distintos sinais (freqentemente
dentro dos integrados, sem possibilidade de interveno).
~
Para ativar um flip-flop livremente, basta acrescen-
S--.----1 tar uma porta lgica a cada uma das entradas, co-
}----lS
mo mostra a figura (suponhamos que uma lgica
QI---~ positiva, ou seja, entradas ativas a 1).
R--'-+---1
}----lR
Se o sinal de controle chamado clock ("relgio", ve-
AND remos depois a razo) est a zero, as entradas so
Flip-Flop
insensveis a qualquer variao.
49
DIGITAL
-----_._---
Latch tranSparfntfs
(ste circuitos permitem recordar o estado de um sinal lgico
Para mudar o estado de um flip-flop necess-
rio atuar alternativamente nas duas entradas S D
(set, sada Q = 1) e R (reset, sada Q = O). (Dado) '}------1S
Qml----..
De fato, uma vez que o biestvel comutou, so-
mente um sinal na outra entrada pode devolv- }---------1 R
10 posio anterior.
=
Latch transparente: se o CK 1 o sinal passa de D para Q, se o CK =O
o flip-flop fica no estado no qual se encontrava.
50
~lip-flop do tipo O
Um relgio que seja sensvel transi~o evita problemas durante a fase da atividade do prprio relgio
A entrada do relgio permite ao flip-flop e ao latch
ignorar as transies que no so desejadas (por Interferncias (por exemplo, glitch)
exemplo, o glitch) quando est inativo.
/ ~
o problema, no entanto, apresenta-se durante o breve
perodo de tempo da atividade do relgio, quando as D
CONTROLE DA TRANSiO
o problema pode ser resolvido da mesma forma que figura, e controlando o segundo com o relgio ao
com o compartimento estanque, a porta dupla contrrio, obtm-se um flip-flop do tipo D (ou um latch
utilizada pelos astronautas para no permitir que o ar que no seja transparente).
escape dos veculos espaciais.
o estado do relgio no sensvel senoa uma transi-
Ligando dois latch transparentes, tal como se mostra na o (mudana de estado), que no nosso caso negativa
(de 1 a O).
Master: Secundrio:
Secundrio: Master:
o dado no passa o dado no passa
~ ~
D I-------ID QI-----l~ D
O latch duplo
CK CK
do f1ip-flop
do tipo D deixa
passar o sinal
que corresponde
parte frontal
Primera fase, relgio =1 Segunda fase. relgio =0 da descida
O secundrio bloqueia passagem O sinal capturado
e recordado pelo master do relgio.
Quando o relgio passa a O, o primeiro latch fica blo- A subida do relgio tambm no cria problemas, por-
queado ao passo que o segundo se ativa, deixando que o segundo latch (secundrio) fica bloqueado,
chegar o sinal at sada. mantendo estvel a sada.
51
DIGITAL
o SINAL DO RELGIO
Uma entrada que no deve ter glitch a do relgio: um
impulso no desejado ocasiona a substituio do dado
armazenado pelo atual.
- CLEAR E PRESET
Como acontece com o primeiro e mais simples flip-
flop R-S, o tipo D tem o problema do estado inicial
no qual "desperta" no momento da ativao.
Dado-l~~---I D Q 1------.
Portanto, as verses integradas esto dotadas
Clock CK
CLK PR normalmente de uma entrada Clear (apagada), que
pe a zero a sada quando esta ativada.
Clear -I~~ ...JI I
Preset --.-------' Dispondo de terminais livres, pode existir a entrada
=.
recproca do Preset (inicializao prvia), que pe a
sada em 1. I
52
COMPONENTES
CABOS COAXIAIS
3
49
COMPONENTES
50
Dados dos latch transparfntfs
As folhas de dados proporcionam informa~o sobre o relCJioe tambm sobre as,temporila~es que h que respeitar
Um integrado contm normalmente vrios latch HC373
transparentes, por exemplo oito, como o j difundido
74HC373, cujo smbolo IEC aparece representado na
figura. esquerda esto, como sempre, as entradas dos
dados e direita esto as sadas, em cima as entradas 00 (3) 10 I> 'V (2) Qo
de controle: no nosso caso OE (Output Enable: sada 01 (4) (5) Ql
ativada) e LE (Latch Enable: latch ativado).
02 (7) (6) Q2
Smbolo IEC
o primeiro (OE) controla o estado em alta impedncia
03 (8) (9) Q3 do ctuplo
das sadas, enquanto que o segundo (LE) se encarrega 04 (13) (12) Q4 latch
74HC373, os
de controlar o latch, ou seja, o relgio, que atua sim- 05 (14) (15) Q5
nmeros entre
plesmente sobre os 8 dados. Neste caso, o termo 06 (17) (16) Q6
parnteses
"relgio" no talvez o mais apropriado; no caso dos 07 (18) (19) Q7 referem-se
latch prefere-se utilizar o termo latch enable. disposio
dos terminais.
~
Na tabela verdade v-se que o OE deve estar baixo na descida do LE. Deve- ENTRADAS SADAS
para ativar as sadas, de outra forma ficam em alta se comprovar que no OE LE D Q
Se o controle LE est alto (ltimas duas linhas), cada estado inicial de cada L H L L
entrada do dado D passa para a correspondente sada latch no est garantido. L H H H
Se o LE est baixo (L), a sada armazenada e no va- A entrada do latch enable (LE) controla a passagem ou a
ria quando muda do D; a sada portanto "capturada" "congelao" dos dados nas sadas.
A figura, que primeira vista (embora simplificada) (setup time: tempo de configurao) e permanecer as-
pode parecer um pouco confusa, mostra os tempos sim durante pelo menos um tempo th (hold time: tempo
que se devem respeitar. de manuteno). Quando o LE sobe, no deve baixar de
novo durante um tempo tW(H):este o comprimento
Quando o LE baixa para "capturar" os dados, estes de- (width) mnimo do impulso do sinal de controle ("clock").
vem estar estveis durante pelo menos um tempo ts
Condies Valor
Smbolo Parmetro do teste =
TA 25 -e -40 a 85C Unidade
VCC CL 54HC e 74 HC 74 HC
(V) (pF) Mn. Tp. Mx. Mn. Mx.
51
COMPONENTES
X
X
Q
Z
No conta o nvel
da entrada do
com a descida do relgio: as sadas mudam de
L L X SEM ALTERAES relgio (CK), mas
estado apenas em correspondncia com a frente sim a sua
L S L L
da subida (outras marcas utilizam uma seta que transio positiva
aponta para cima). L S H H (subida).
das duas entradas auxiliares: CLR e PR. Elas so, 1PR 2CK
respectivamente, abreviaturas de clear (apagado) e
preset (inicializao): a primeira pe a sada Q baixa, 1Q 2PR
ou seja, a O, a segunda pe a sada alta, ou seja a 1.
1Q 2Q
Disposio dos terminais "ao velho estilo" (no IEC) do 74HC74: GNO iQ
dois flip-flop do tipo D com as entradas auxiliares de clear e
preset.
52
APLICAES
(Iftrnica do automvfl
A eletrnica assume um lugar cada vez mais importante no a ~Rmvelr
embora algumas vezes apresentem problemas
Contato, injeo, ABS, controle da trao, anti-derrapagens, anti-
roubo, rdio, airbag, mudanas automticas: so exemplos da
eletrnica no automvel.
AutomVfl f fiabilidadf
Afiabilidade de um dispositivo depende do elo mais fraco da (adeia
Se o rdio deixa de funcionar, o que que podemos
fazer. No entanto se est estragado o ABS, impedindo
que se trave (como efetivamente acontece num deter-
minado modelo) o problema torna-se muito mais grave.
o teste
Alguns dispositivos devem ter um elevado nvel de automatizado
confiabilidade, que deve comear pelos componen- de cada
componente
tes, que j foram sujeitos na origem a severos testes
reduz em
muito caros. Os conectores em especial, so um dos
grande parte a
pontos dbeis de toda a instalao eltrica, embora possibilidade
ultimamente tenham melhorado bastante. de que surjam
problemas.
DIAGNSTICO E AUTO-DIAGNSTICO
50
FERRAMENTAS
Int,rf,rincias , prot,~,s
As intfrffrindas rfcfbidas pflos dispositivos flftrnicos podfm ser rfduzidas atravi
Um aparelho eletrnico, assim como um amplificador de alta fidelidade, pode
receber interferncias de natureza diversa, diretamente ou atravs das
suas ligaes.
INTERFERNCIAS DO EXTERIOR
51
FERRAMENTAS
'misses no desejadas
Um dispositivo eletrni(o no deve criar nunca interferncias a nada
Embora seja relativamente fcil fazer com que um
circuito seja pouco sensvel s interferncias, o caso
contrrio torna-se muito mais complicado: evitar que
sejam produzidas.
DIGITAL PIOR
Nos circuitos digitais produzem-se um grande nmero
de comutaes, e cada uma delas ocasiona uma
minscula interferncia.
Existem normas internacionais que regem a fabricao anos para reduzir a con-
de equipamentos eletrnicos de forma a garantir a taminao eletromag-
emisso e sensibilidade de ondas eletromagnticas. Os ntica para limites acei-
aparelhos que so vendidos na Comunidade Europia, tveis.
por exemplo, devem respeitar as normas de compati-
bilidade eletromagntica (EMC). Esta so espe- Os dispositivos eletrnicos
cialmente severas, e estabelecem a responsabilidade procedentes da Unio
do fabricante para possveis estragos derivados dos Europia, que trazem esta
aparelhos que esto margem das normas estabe- marca estampada, j
lecidas. Como muitos destes aparelhos tm uma longa passaram pelo teste europeu
vida, sero necessrios, em qualquer dos casos, alguns de conformidade.
52
PROJETOS
Pr,-amplificador autor'CJulado
Um microfonf amplifi(ado, cem (ontrolf automti(o do volumf
Conforme os estados de nimo e as circunstancias,
podemos murmurar, conversar, discutir, ou alterar-nos
at falarmos em voz alta, muito alta ou inclusive gritar.
o nosso ouvido capaz de detectar uma ampla gama Analgica), enquanto que os circuitos eletrnicos so
ou "dinmica", de intensidades sonoras (ver lio 16 de bastante mais limitados.
~~~~ ~ ~ ~ ~ ..13
49
PROJETOS
MontaCJfm do circuito
---------------------, -
A figura que est ao lado mostra, como j
habitual, o plano da montagem dos I +
componentes do pre-amplificador na ba-
se do circuito impresso
-
l J ]
ligado massa. Pode-se ver o mesmo R1
direita da figura j mencionada.
R2
R9 Rl1
Muita ateno para no se confundir o
T2, que um JFET, com os outros trs
transistores que so NPN normais da
unio (BJT); tambm os diodos e os ca-
'-'...._-----------------------_.J,
Disposio dos componentes sobre a base do pre-amplificador com ALC;
pacitores vo montados no lado correto. observe o microfone que est em cima esquerda.
LIGAES EXTERNAS
A alimentao necessita de um fio normal com dois com o fio blindado (que se pode adquirir j preparado)
condutores, que transporta a fonte de energia, com entrada "line" ou "aux" de um equipamento de alta
uma pilha de 9 V ou com um adaptador da rede de 12 fidelidade.
Vcc' respeitando os smbolos + e - indi-
cados ao lado do conector.
50
~
A sada do pre-amplificador de apenas um canal, ou
seja, monoaural ou ainda familiarmente "mono"; se
utilizado um equipamento de alta fidelidade, seria prefe- Do
rvel ouvir os sons atravs dos dois alto-falantes simul- pre-amplificador
taneamente. Aos dois canais
do amplificador
INTERVENES DO REGULADOR
o regulador automtico do volume intervm com relativa rapidez (dezenas de
milsimos de segundos), para reduzir o volume no caso de que a entrada do
microfone seja excessiva.
51
PROJETOS
~un(ionamfnto do (ir(uito
o microfone alimentado atravs do R4, ao passo do T1 para as freqncias mais altas, por cima dos
que o RS e o C2 filtram a alimentao para evitar 6.000 Hz, que no tm qualquer significado na voz
retornos da sada e conseqentes auto-oscilaes. humana.
POTENCIMETRO AUTOMTICO
Resistores Capacitores
R1,R6 = resistor de 5,6 Kn (verde, azul, vermelho) (1,(3,(10 = capacitores eletrolticos de 22 IlF 16 V
R2,R14 = resistores de 100 n (2,(6,(9 = capacitores eletrolticos de 4,7 IlF 16 V
(marrom, preto, marrom) (4,(5 = capacitores eletrolticos de 1 IlF 16 V
R3 = resistor de 470 Kn (amarelo, violeta, amarelo) (7 = capacitor eletroltico de 47 IlF 16 V
R4,R10,R13,R15= resistores de 2,2 Kn (8 = capacito r cermico de 220 pF
(vermelho, vermelho, vermelho) Vrios
R5,Rll = resistores de 10 Kn D1,D2 = diodos 1N4148
(marrom, preto, laranja) T1,T3,T4 = transistor NPN tipo B(547
R7 = resistor de 100 Kn (marrom, preto, amarelo) T2 = transistor FET do canal N tipo BF245
R8 = resistor de 15 Kn (marrom, verde, laranja) OUT = tomada coaxial de udio para circuito impresso
R9 = resistor de 220 xo (vermelho, vermelho, amarelo) 1 microfone eletreto
R12 = resistor de 1 Mn (marrom, preto, verde) 1 conector de dois plos para circuito impresso
R16 = resistores de 4,7 Kn (amarelo, violeta, vermelho) 1 porca para o potencimetro
P1 = potencimetro de 10 Kn logartmico, 1 comando
com interruptor 1 circuito impresso
52