Sunteți pe pagina 1din 21

UNIVERSIDAD NACIONAL DE INGENIERA

FACULTAD DE INGENIERA ELCTRICA Y


ELECTRNICA

DEPARTAMENTO ACADMICO DE ELECTRNICA

INFORME PREVIO DE
LABORATORIO N1:
LGEBRA DE BOOLE

Curso: SISTEMAS DIGITALES I

Cod. Curso: EE-635-N

Docente: Ing. AURELIO MORALES VILLANUEVA,


PhD.

Grupo N: 2

Integrantes: LIZETH CASTRO HUAMN


(20124140C)

LUIGI RAYMUNDO CHAQUILA


(20120358D)

DAVID FALCN CORZO (20122096G)


Informe Previo de Laboratorio N1 1
A.

NDICE

Comentarios de inicio.....3

Procedimiento..4

Bibliografa

Informe Previo de Laboratorio N1 2


A. COMENTARIOS DE INICIO

Este informe presenta el cuestionario previo a la


experiencia y las simulaciones obtenidas en
computadora del laboratorio N1 del curso Sistemas
Digitales I de la FIEE-UNI, para luego verificar y
contrastarlos con los datos experimentales que
resulten de la experiencia a realizarse.

Cabe destacar que las simulaciones de los circuitos a


utilizarse en este experimento se realizaron con el
software Proteus v. 7.10 Portable, el cual posee una
gran didctica que nos ayudar en el desarrollo de este
informe.

B. PROCEDIMIENTO

Informe Previo de Laboratorio N1 3


1. Del manual del C.I. defina lo siguiente:

a Niveles lgicos TTL.


En los circuitos digitales es muy comn referiste a las entradas y salidas que estos tienen
como si fueran altos o bajos (Niveles lgicos altos o bajos).
A la entrada alta se le asocia un "1" y a la entrada baja un "0". Lo mismo sucede con
las salidas.
Si estuviramos trabajando con circuitos integrados TTL que se alimentan con +5 voltios,
el "1" se supondra que tiene un voltaje de +5 voltios y el "0" voltios. Esto es as en un
anlisis ideal de los circuitos digitales.
En las compuertas TTL un nivel lgico de "1", ser interpretado como tal, mientras el
voltaje de la entrada est entre 2 y 5 Voltios.

b Niveles lgicos CMOS.


En la tecnologa CMOS una nivel lgico de "0", ser
interpretado como tal, mientras el valor de voltaje de
la salida est entre 0V. Y 1.5V

- Un voltaje de entrada nivel alto se denomina VIH


- Un voltaje de entrada nivel bajo se denomina VIL
- Un voltaje de salida nivel alto se denomina VOH
- Un voltaje de salida nivel bajo se denomina VOL

c Inmunidad al ruido.
El ruido es toda perturbacin no deseada que si se presenta en una entrada de una
compuerta puede producir un cambio no deseado en la salida. Algunas fuentes de ruido
son el accionamiento de interruptores, motores, conexin de cargas inductivas, etc.
La inmunidad al ruido mide la sensibilidad de un dispositivo digital al ruido
electromagntico ambiental. Debemos tener presente este parmetro al disear sistemas
que deban operar en ambientes hostiles como industrias, mquinas, automviles, etc.

d Margen de ruido.
La medida a la inmunidad de ruido se conoce como margen de ruido y se expresa en
voltios. As pues el margen de ruido de una familia de circuitos integrados digitales es la
amplitud mxima de la perturbacin que puede producirse en la entrada de una puerta sin
que repercuta en la salida puesto que existen dos estados o niveles lgicos se definen dos
mrgenes de ruido, uno VMH para nivel alto y otro VML para nivel bajo.

VMH (margen de ruido a nivel alto) = VOH mn - VIH mn


VML (margen de ruido a nivel bajo) = VIL mx - VOL mx

VOH y VOL son los niveles de tensin del uno y el cero respectivamente para la salida de
la puerta lgica.
Supongamos que trabajamos a un nivel bajo de VOL = 0.4 V con VIL mx = 0.8 V. En estas
condiciones tendremos un margen de ruido para nivel bajo de: VML = 0.8 0.4 = 0.4 V.

e Disipacin de potencia.
Informe Previo de Laboratorio N1 4
Debemos tener en cuenta este parmetro cuando vamos a realizar un diseo. Es
importante minimizar el consumo de potencia, ya que esto afecta al diseo de la fuente de
alimentacin (costo y tamao), adems de producir calor en el sistema.

f Retardo de propagacin.
El retardo de propagacin (tP) es el tiempo que tarda una seal en propagarse desde la
entrada hacia la salida, es decir, es el tiempo usado para que un cambio en la entrada
produzca un cambio en la salida. El retardo de propagacin limita la frecuencia de trabajo.
A mayor retardo de propagacin, menor frecuencia de trabajo.

g Producto velocidad-potencia.
Las familias de circuitos integrados digitales histricamente se han caracterizado tanto por
su velocidad como por su potencia. En general es ms deseable tener menores retardos
de propagacin en la compuerta (mayor velocidad) y menores valores de disipacin de
potencia.
Un medio comn para medir y comparar el desempeo global de una familia de circuitos
integrados es el producto velocidad-potencia, que se obtiene multiplicando el retardo de
propagacin de la compuerta por la disipacin de potencia de esta.

Producto velocidad-potencia = retardo de propagacin x disipacin de potencia.

Ejemplo: Suponga que una familia de circuitos integrados tiene como promedio un retardo
de propagacin de 10 ns y una disipacin de potencia de 5 mW en promedio tendr un
producto velocidad-potencia de:
10 ns x 5 mW = 50x 10-12 watt-segundo = 50 picojoules

h Fan in y Fan out.


El Fan-out indica el nmero mximo de compuertas lgicas que puede ser conectada a la
salida de otra compuerta sin afectar la tensin de salida.
El Fan-in representa la carga que presenta una compuerta a otra, esto es, la corriente que
le saca a otra compuerta.

2. Obtenga la curva de transferencia de la puerta NAND a partir del C.I.


74LS00.

De la simulacin en Proteus:

Circuito N1. Compuerta NAND.

Se obtuvo la siguiente tabla de valores con su respectiva funcin de transferencia:

V1(V) V0 (V)
0 5
0.1 5
0.2 5
0.3 5
0.4 5

Informe Previo de Laboratorio N1 5


5V 0.5 5
0.6 5
0.7 5
0.8 5 A
0.9 5
1 5 B

1.25 2 C
1.5 2
D
RV3 1.75 2
2 2
2.25 1 2
3
2.5 0 ?
50%

2
3 0
5k 3.5
V1 0 V0
4 0
4.5 0
5 0

V0 (V)
6

4
V0 (V)
3

0
0 1 2 3 4 5 6

V0 vs. V1

Informe Previo de Laboratorio N1 6


Ahora tomamos datos experimentales:
V1(V) V0(V)
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1
1.1
1.2
1.3
1.4
1.5
1.6
1.7
1.8
1.9
2
2.1
2.2
2.3
2.4
2.5

V1(V) V0(V)
2.6
2.7
2.8
2.9
3
3.1
3.2
3.3
3.4
3.5
3.6
3.7
3.8
3.9
4
4.1
4.2
4.3
4.4
4.5

Informe Previo de Laboratorio N1 7


4.6
4.7
4.8
4.9
5

Dibujamos la curva de transferencia:

3. Utilizando el manual del C.I. TTL, verifique en el laboratorio la lgica


de funcionamiento de los siguientes C.I. verificando su tabla de
funcionamiento:

74LS00 NAND DE DOS ENTRADAS

Entradas Salida

A B Q

0 0 1

0 1 1

1 0 1

Informe Previo de Laboratorio N1 8


1 1 0

74LS02 NOR DE DOS ENTRADAS

Entrada Entrada Salida

A B Q

0 0 1

0 1 0

1 0 0

1 1 0
74LS04 NOT

Entrada A Salida Q

0 1

1 0

74LS08 AND DE DOS ENTRADAS

Informe Previo de Laboratorio N1 9


Entradas Salida

A B Q

0 0 0

0 1 0

1 0 0

1 1 1

74LS32 OR DE DOS ENTRADAS

Entradas Salida

A B Q

0 0 0

0 1 1

1 0 1

Informe Previo de Laboratorio N1 10


1 1 1

74LS86 OR-EXCLUSIVO

Entradas Salida
A B Q
0 0 1
0 1 0
1 0 0
1 1 0

4. Implemente en el laboratorio el circuito lgico mostrado y haciendo


uso de una tabla de combinaciones hallar el valor de f(w, x, y, z).
Verifique los valores tericos con los obtenidos en el laboratorio.
Considere la entrada w la ms significativa.

Informe Previo de Laboratorio N1 11


Fig. Circuito con funciones XOR, NAND, AND, NOR

Donde valores a nuestras entradas obtenemos las siguientes respuestas:

X Y Z W F(x,y,z,w)
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 1
4 0 1 0 0 1
5 0 1 0 1 0
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 1
9 1 0 0 1 0
10 1 0 1 0 0
11 1 0 1 1 1
12 1 1 0 0 1
13 1 1 0 1 0
14 1 1 1 0 1
15 1 1 1 1 1

A continuacin, algunos valores simulados:

Valores tomados en laboratorio:

X Y Z W F(x,y,z,w)
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1

Informe Previo de Laboratorio N1 12


4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1
10 1 0 1 0
11 1 0 1 1
12 1 1 0 0
13 1 1 0 1
14 1 1 1 0
15 1 1 1 1

5. Obtenga la curva de transferencia de la puerta mostrada en el


osciloscopio.

Fig. Circuito con funcin NAND.

Obteniendo la funcin de transferencia usando nuestro simulador (Proteus), obtenemos la


siguiente grfica:

Informe Previo de Laboratorio N1 13


Fig. Entrada B Y Salida A

Fig. Funcin de trasferencia A vs B

Funcin de transferencia experimental:

Informe Previo de Laboratorio N1 14


6. Para los circuitos que se muestran en las figuras, encuentre su tabla
de combinaciones, determine qu tipo de compuerta son y a qu
familia lgica pertenecen.

Informe Previo de Laboratorio N1 15


D1
0 D4
1N914
0
D2 ? 1N914

0
1N914 D5 ?
0
R1 1N914
5.6k

R2
5.6k
BAT1
5V

De la simulacin en Proteus, obtenemos la tabla de verdad con cada uno de los 4 casos posibles
en el circuito de la izquieda:

D1 D1
0 0
1N914 1N914

D2 0 D2 0
0 1
1N914 1N914

R1 R1
5.6k 5.6k

BAT1 BAT1
5V 5V

Informe Previo de Laboratorio N1 16


D1 A B S D1
1 1
1N914 0 0 0 1N914
A B S
D2 0
0 0
1
0 0 D2 1
0 1
1N914 0
1 1
0 0 1N914

1 0
1 R1 1 1 R1
1 5.6k 1 5.6k

BAT1 BAT1
5V 5V

Debido a que el nico caso en el que la salida es 1 lgico, es cuando los dos valores son
unos lgicos, el circuito se trata de una compuerta AND, y la familia lgica a la que
pertenece es la lgica diodo resistor o simplemente lgica de diodos DL (diode logic), la
cual se destaca por su simplicidad y por el limitado uso q tiene (solo pueden elaborarse las
compuertas AND y OR).

Obtenemos ahora resultados experimentales

Para el segundo circuito (derecha), obtenemos la tabla de verdad con todas las
configuraciones posibles:

Informe Previo de Laboratorio N1 17


A B S
0 0 0
D4 D4
0 0 11 1
1N914 1N914

1 0 1 1
D5 0 D5
0 1 01 1
1N914 1N914

R2 D4 R2
D4 5.6k
5.6k
A B
1 S
0 1N914
1N914
0 0
D5 1 D5 1
1 0 1
1
1N914 1N914
1 0
R2 R2
5.6k 1 1 5.6k

En este circuito, el nico caso en el que la


salida es 0 lgico se da cuando ambas entradas se encuentran en 0 lgico, por lo que este circuito
se trata de una compuerta OR, de la misma familia lgica que el anterior, ya que los componentes
de ste circuito no varan respecto al anterior: se trata de la lgica de diodos (DL).

Obtenemos ahora resultados experimentales

Informe Previo de Laboratorio N1 18


7. Usando el circuito de la figura, ajuste P1 para que VIL sea 0.8 V. Ajuste
P2 para que IOH sea 400 uA. Medir VOH = ______________. Ponga el
miliampermetro en el pin de entrada de la compuerta y mida I IL =
______________ - Conecte las dos entradas de cada una de las cuatro
compuertas que tiene este circuito integrado a cero volts (tierra) y
mida ICCH.

Informe Previo de Laboratorio N1 19


8. Usando el circuito de la figura, ajuste P1 para que VIH = 2V. Ajuste P2
para que IOL = 8 mA. Mida bajo estas circunstancias VOL = __________.
Cambie el miliampermetro al pin de entrada de la compuerta y mida I IH
= ________________. Conecte las dos entradas de cada una de las
cuatro compuertas que tiene este circuito integrado a cinco volts (V CC)
y mida ICCL.

RV1

RV2

6%
U1:A 10k
88%

1
3 +88.8
2 mA
150k
74LS00

R1 +88.8
+88.8 150k mV
Volts

Informe Previo de Laboratorio N1 20


C. BIBLIOGRAFA

Sistemas Digitales, Ronald Tocci

Sistemas Digitales, Luis Romero Goyenda, Editorial Eduni.

Fundamentos de electrnica digital Cecilio Blanco Viejo

Recursos en la web:

http://www.uhu.es/raul.jimenez/DIGITAL_I/dig1_vii.pdf

http://electronica-teoriaypractica.com/circuito-7402-ttl/

http://www.unicrom.com/Dig_NivelesLogicos.asp

Informe Previo de Laboratorio N1 21

S-ar putea să vă placă și