Documente Academic
Documente Profesional
Documente Cultură
PROCEDIMENTO:
Polarizao da porta:
1. Com o mdulo e a fonte varivel desligadas, instalar a placa CEB-05 no Slot E ou F do Mdulo
Universal 2000.
+ V (Var)
OFF ON
A1 2
mA 5
7
A2 8
R2
470
D (PT2)
R1 G
- V (Var) Q1
1 (PT1) BF245
S (PT3)
AGND
3. Conectar o voltmetro na sada da fonte varivel. Ligar o mdulo e ajustar a tenso da fonte em
+15 V e 1,5 V, respectivamente. Verificar a conexo e a escala do mA e ligar a fonte para
alimentar o circuito. Nestas condies, tem-se o circuito equivalente da figura 2.1.
4. Variar a tenso negativa da porta, ajustando a corrente de dreno em torno da metade de IDSS..
De acordo com o circuito da figura 2.1, medir e anotar:
Nota: Com a polarizao da porta, aplica-se uma tenso negativa fixa no terminal do gate,
produzindo uma corrente de dreno menor do que IDSS. Desta maneira, est fixado o ponto Q de
operao, qualquer sinal aplicado na porta provocaria variao da corrente de dreno. Em
conseqncia, neste terminal o sinal seria reproduzido de forma amplificada. O principal problema
est na produo em srie: quando vrios circuitos iguais so montados, a corrente de dreno varia de
um circuito para outro e no possvel definir com preciso o valor deste parmetro, pois a corrente
de dreno, usualmente, apresenta uma significativa diferena de um JFET para outro.
Autopolarizao:
5. Modificar as posies das chaves de modo que Ch4 fique na posio fechada (ON) e as demais
chaves fiquem na posio aberta (OFF). Nestas condies, o circuito equivalente o mostrado na
figura 2.2:
OFF ON
+ V (Var)
1
A1 2
mA 5
A2 8
R2
470
D (PT2)
G Q1
BF245
(PT1)
S (PT3)
R3
1
R4
680
AGND (PTO)
6. Medir e anotar:
VS = ____________ [V]
VG = ____________ [V]
Nota: Como a corrente de porta teoricamente nula, a tenso na porta deve ser zero, pois a
resistncia de 1k est aterrada. A corrente pela resistncia de fonte eleva o potencial do terminal de
fonte e fixa um ponto Q de operao. No caso em que vrios circuitos iguais so montados, a
variao de corrente de dreno de um JFET para outro menos susceptvel neste tipo de polarizao
do que na polarizao da fonte.
7. Abrir todas as chaves, com exceo da chave Ch6 que deve ficar na posio fechada (ON).
Nesta situao tem-se o circuito equivalente da figura 2.3:
+ V (Var)
OFF ON
R6 5
470
R5 6
100K 7
D (PT5) 8
@
G Q2
BF245
(PT4)
S (PT6)
R7
1 k R8
2.2 k
AGND(PT0)
VD = ____________ [V]
VS = ____________ [V]
VG = ____________ [V]
Outro modo de polarizao que proporciona alta estabilidade a Polarizao da Fonte, mostrado na
figura 2.4, onde procura-se que a variao de VGS no influencie na corrente de dreno e, assim,
obtenha-se um ponto Q mais estvel.
+ VDD
RD
S
RG
RS
11. Com um fio externo, ligar o pino G-8 com o pino G-11 (-Var), situado no bloco Eletrnica Bsica
do mdulo universal (Slot E ou F).
12. Colocar as chaves Ch 6 e Ch 7 na posio fechada e ligar a fonte. Nesta situao, tem-se o
circuito equivalente de polarizao mostrado na figura 2.5:
VD = ____________ [V]
VS = ____________ [V]
VG = ____________ [V]
+12 V (Var.)
OFF ON
R10 2
8.2 k 3
5
D (PT8) 6
7
G Q3
8
BF245
(PT7) @
S (PT9)
R12
100 k
Q4
BC548
I
H
R13 G
10 k
AGND
+12V
-12 V
+3 V
10 9 8 7 6 5 4 3 2 1
+Var
-Var
100 K 1K
AGND (PT0)
- 12 V (G-8)
14. Desligar a chave da fonte varivel e trocar a conexo feita com o fio externo, de modo a ligar o
pino G-8 agora com o pino G-13 (AGND).
15. Abrir a chave Ch7 e fechar a chave Ch8. Somente Ch6 e Ch8 devem ficar na posio fechada
(ON). Ligar a chave da fonte varivel do mdulo. Nesta situao tem-se o circuito equivalente da
figura 2.6:
+12 V
OFF ON
1
R10 2
8.2 k
3
D (PT8) 4
5
G Q3 6
BF245 7
(PT7)
R9 8
20 k R12
100 k S (PT9) @
Q4
BC548
R11
10 k R13 I
10 k H
G
AGND
+12V
-12 V
+3 V
+Var
10 9 8 7 6 5 4 3 2 1
-Var
100 K 1K
AGND (PT0)
Figura 2.6 Circuito de polarizao por fonte de corrente para
alimentao monopolar
16. Medir e anotar:
VG = ____________ [V]
VD = ____________ [V]
VS = ____________ [V]
DISCUSSO:
Nos circuitos de polarizao do JFET existem muita analogia com os circuitos de polarizao de
transistores bipolares. Por exemplo, a polarizao da porta similar polarizao de base do BJT.
Este mtodo de polarizao o pior quando se busca fixar um ponto Q, para amplificadores lineares.
A razo que existe uma variao muito grande entre os valores mnimos e mximos dos parmetros
dos JFETs e, como a polarizao da porta proporciona uma tenso fixa no terminal de gate, a
localizao do ponto Q depende fortemente do JFET utilizado. J a autopolarizao possui uma certa
funo de retroalimentao, similar ao da realimentao do emissor do transistor bipolar, que
proporciona uma melhoria na estabilidade do ponto Q.
De maneira similar aos transistores bipolares, as melhores opes para polarizar o JFET, utilizando-
se o mtodo de polarizao por divisor de tenso ou atravs da polarizao da fonte (anloga
polarizao do emissor do BJT). Estes mtodos de polarizao buscam produzir uma corrente de
dreno que independa de VGS. Com essa mesma filosofia, surge a polarizao por fonte de corrente,
onde o efeito de VGS realmente desprezvel.