Sunteți pe pagina 1din 15

CIRCUITOS DIGITALES I UNMSM

INFORME PREVIO 5: Circuitos Codificadores y Decodificadores

NOMBRE:
Cruz Salas Harold Chrisitan

CODIGO:
15190033

E.A.P:
Ing. Electrnica

PROFESOR:

Ing. Oscar Casimiro Pariasca

CURSO:
Laboratorio de Circuitos Digitales I

2017
CIRCUITOS DIGITALES I UNMSM

I. OBJETIVOS

- Analizar y comprobar el funcionamiento de circuitos lgicos especiales tales como circuitos


codificadores y decodificadores.
II. CUESTIONARIO PREVIO

1. Qu es un circuito codificador? Y un decodificador?


Explique.
Decodificador
Un decodificador es un circuito combinatorio que convierte informacin binaria de n
lneas de entrada a un mximo de 2 n lneas nicas de salida o menos. Estos
decodificadores son denominados decodificadores n a m lneas, donde m = 2n.
Estos dispositivos normalmente cuentan con una entrada habilitadora. Cuando esta
entrada vale 0, todas las salidas del codificador son 0. Cuando la entrada habilitadora
vale 1, la salida correspondiente al minitrmino formado por la combinacin presente
en las n entradas tomar el valor 1 y las dems tomarn el valor 0.
CIRCUITOS DIGITALES I UNMSM

Codificador
Un codificador es un circuito digital que ejecuta la operacin inversa de un
decodificador. Un codificador tiene 2 n (o menos) lneas de entrada y n lneas de salida.
Las lneas de salida generan un cdigo binario correspondiente al valor de entrada
binario. Ejemplo codificador de octal a binario.

Entradas Salidas

D7 D6 D5 D4 D3 D2 D1 D0 A2 A1 A0

0 0 0 0 0 0 0 1 0 0 0

0 0 0 0 0 0 1 0 0 0 1

0 0 0 0 0 1 0 0 0 1 0

0 0 0 0 1 0 0 0 0 1 1

0 0 0 1 0 0 0 0 1 0 0

0 0 1 0 0 0 0 0 1 0 1

0 1 0 0 0 0 0 0 1 1 0

1 0 0 0 0 0 0 0 1 1 1
CIRCUITOS DIGITALES I UNMSM

2.- Explique el funcionamiento del circuito 74LS147, circuito


codificador de prioridad de entrada decimal y salida BCD.
El 74LS147 es un circuito codificador de prioridad de entrada decimal y salida BCD.
Este circuito provee prioridad asegurndose de que solo la entrada de mayor orden sea
codificada. Este circuito tiene entradas y salidas que son activadas mediante ceros
lgicos.
El 74LS147 posee 9 entradas numeradas del 1 al 9, cada una de ellas se activa mediante
un cero lgico, de modo que si se desease transmitir un 0, se tendra que enviar un uno
lgico a las 9 entradas.
A continuacin se presenta el esquema y la tabla de verdad del 74LS147:
CIRCUITOS DIGITALES I UNMSM

3.- Analizar la operacin del decodificador 74LS47 y su uso con


un display de siete segmentos de nodo comn Cmo hallara
experimentalmente cada uno de los terminales de un display de
siete segmentos de nodo comn?

El circuito 74LS47 es un integrado decodificador de BCD a 7 segmentos, esas salidas


pueden ser conectadas a un display ya que este tiene 7 entradas que deben de acuerdo a
la informacin se debe de prender o apagar una parte del display.
Para hallarlo experimentalmente debemos tener en cuenta la tabla de funcin para
salidas activas bajas y obtendramos el circuito representado mediante compuertas
lgicas, despus de conocer el interior del CI se puede hallar cada uno de los terminales
del display.
CIRCUITOS DIGITALES I UNMSM

w x y z a b c d e f G
0 0 0 0 1 1 1 1 1 1 0
0 0 0 1 0 1 1 0 0 0 0
0 0 1 0 1 1 1 1 0 0 1
0 0 1 1 1 1 1 1 0 0 1
0 1 0 0 0 1 1 0 0 1 1
0 1 0 1 1 0 1 1 0 1 1
0 1 1 0 1 0 1 1 1 1 1
0 1 1 1 1 1 1 0 0 0 1
1 0 0 0 1 1 1 1 1 1 1
1 0 0 1 1 1 1 1 0 1 1
1 0 1 0 X X X X X X X
1 0 1 1 X X X X X X X
1 1 0 0 X X X X X X X
1 1 0 1 X X X X X X X
1 1 1 0 X X X X X X X
1 1 1 1 X X X X X X X
CIRCUITOS DIGITALES I UNMSM
CIRCUITOS DIGITALES I UNMSM

4.- Analizar y simular el funcionamiento del decodificador


74138, 74139 y 74154.
El 74LS138 es un decodificador 3 x 8 cuya entrada est en binario (las cuales se activan
mediante 1 lgico) y salida en decimal (enviadas en forma de 0 lgico).
Para poder transmitir los datos, la entrada G1 debe estar en ALTO y la entrada G2 =
G2A + G2B debe estar en BAJO. Si G1 est en BAJO o G2 est en ALTO, todas las
salidas se pondrn en estado ALTO.
A continuacin se muestra el esquema y la tabla lgica:
CIRCUITOS DIGITALES I UNMSM

El 74LS139 es otro decodificador que posee internamente a dos codificadores, cada uno
funciona de manera anloga al 74LS138, pero son de entrada binaria de 2 bits y salida
decimal de 0 a 3.
A continuacin se muestra el esquema y la tabla lgica:
CIRCUITOS DIGITALES I UNMSM

El 74LS154 es otro decodificador, pero este es de 4 x 16, posee 4 entradas que se activan
mediante 1 lgico y 16 salidas que se expresan en forma de 0 lgico
A continuacin, se muestra el esquema y la tabla lgica:
CIRCUITOS DIGITALES I UNMSM

5.- Analizar la operacin del decodificador 74LS155 como un


decodificador dual 2 x 4 o como un decodificador simple de 3 x 8.
El 74LS155 es un decodificador que puede funcionar como un 3x8 o como dos 2x4,
dependiendo de las conexiones que se realicen.
Para trabajarlo como un decodificador 3x8, las entradas G1 y G2 deben estar
conectadas juntas y en estado bajo. Las entradas C1 y C2 tambin deben estar
conectadas juntas para formar una nica entrada C. Entonces el decodificador
funcionar con las entradas C, B, A y las salidas sern 2Y0, 2Y1, 2Y2, 2Y3, 1Y0, 1Y1, 1Y2
y 1Y3, los cuales representan los dgitos del 0 al 7 respectivamente.
Para trabajarlo como dos decodificadores 2x4, G1 debe estar en estado bajo y C1 debe
estar en estado alto para que funcione el primer decodificador. De manera casi anloga,
G2 y C2 deben estar en estado bajo para que funcione el segundo decodificador. Luego,
las entradas A y B generarn los dos cuartetos de salida 1Y y 2Y.
A continuacin, se muestra el esquema y las tablas lgicas correspondientes.
CIRCUITOS DIGITALES I UNMSM

6.- En la figura se muestra un circuito decodificador de 5 bits


que utiliza el CI 74HC154. Explicar su funcionamiento. Explique
cmo funciona si el nmero binario es A4A3A2A1A0. Qu
resultado obtendremos en las salidas si la entrada binaria es
10110?
CIRCUITOS DIGITALES I UNMSM

En el esquema circuital se muestra que la seal A4 est siendo conectada a las entradas
habilitadoras E1 y E2. Se sabe adems que basta con que una de esas dos entradas est
en alto para que todas las salidas del decodificador se establezcan como 1 lgico. De
modo que basta con analizar el A4 para saber si la seal A3A2A1A0 se va a transferir o
no.
Entonces, ante una entrada binaria 10110, A4 toma el valor 1, de modo que el
decodificador Low Order tendr todas sus salidas en estado 1 lgico, mientras que el
decodificador High Order va a decodificar la seal A3A2A1A0=0110, la cual equivale
al nmero decimal 6, de modo que los pines del 0 al 21 y del 23 al 31 estaran en estado
ALTO y el pin 22 estara en estado BAJO.

7.- Un circuito combinacional tiene 3 entradas X, Y, Z y 3 salidas


F1, F2, F3 donde:
F1 = XZ + /X /Y /Z
F2 = /X Y + X /Y /Z
F3 = X Y + /X /Y Z
Nota: /X = X negado, /Y = Y negado, /Z =
Z negado
Implementar con un CI decodificador
74LS155 y compuertas bsicas.
Tambin lo puede implementar con
otros decodificadores.
Los maxitrminos irn de 0 a 3 en 1Y0 a 1Y3 y de 4 a 7
en 2Y0 a 2Y3.
Tendramos
1 = + = ( + ) +
= + +
CIRCUITOS DIGITALES I UNMSM

2 = + = ( + ) + = + +
CIRCUITOS DIGITALES I UNMSM

3 = + = ( + ) + = + +

8.- Presente las simulaciones de los circuitos mostrados en este


cuestionario previo.

S-ar putea să vă placă și