Sunteți pe pagina 1din 9

CUESTIONARIO PREVIO

1. Qu es un circuito codificador? Y un decodificador. Explique


Un codificador es un circuito combinacional integrado que tiene hasta 2n entradas
y n salidas y la funcin que desempea es mostrar en la salida la combinacin
correspondiente al cdigo binario de la entrada activada.
Decodificador: Son circuitos combinacionales integrados que disponen de n entradas y
un nmero de salidas igual o menor a 2n, actan de modo que segn cual sea la
combinacin de las variables de entrada se activa una nica salida, permaneciendo el
resto de ellas desactivada.
Suelen disponer de una entrada adicional denominada de inhibicin o strobe de modo
que cuando esta entrada se encuentra activada, pone todas las salidas a 0

2. Explique el funcionamiento del circuito 74LS147, circuito codificador de prioridad


de entrada decimal y salida BCD.
El circuito tiene 9 lneas activas en BAJO que representan los dgitos desde 1 hasta 9, y
produce como salida el cdigo BCD negado, correspondiente a la entrada activa que
tiene el mayor nmero.
A continuacin se examina la tabla de verdad para averiguar cmo funciona este
circuito. La primera lnea de la tabla muestra todas las entradas en sus estados
inactivos, ALTO. Para esta condicin la salida es 1111, que es el negado del cdigo 0000,
que en BCD corresponde a 0. El segundo rengln de la tabla seala que un
estado BAJO en A'9, sin importar el estado de las dems entradas, produce como salida
el cdigo 0110 mismo que de nuevo, corresponde al cdigo BCD para el 9 negado.
El tercer rengln muestra que un BAJO en A'8, siempre y cuando A'9 se encuentre
en ALTO, produce como cdigo de salida 0111, que es el negado de 1000, el cdigo
BCD para 8. De manera similar los dems renglones de la tabla sealan que un
estado BAJO en cualquier entrada, siempre y cuando las dems entradas que tengan
una numeracin mayor se encuentren en ALTO, produce como salida el
cdigo BCD negado para dicha entrada.
Las salidas del 74147 normalmente se encuentran en el estado ALTO cuando ninguna de
las entradas est activa. Esto corresponde a la condicin de entrada 0 decimal. No existe
una entrada A'0 porque el codificador supone que la entrada es 0 cuando todas las
dems entradas estn en estado ALTO. Las salidas negadas del 74147 pueden
convertirse a BCD normal conectando cada una de ellas a un inversor.
3. Analizar la operacin del decodificador 74LS47 y su uso con un display de siete
segmentos de nodo comn. Cmo hallara experimentalmente cada uno de los
terminales de un display de siete segmentos de nodo comn?
Muchas presentaciones numricas en dispositivos de visualizacin utilizan una
configuracin de 7 segmentos, Figura 6.1 (a), para formar los caracteres decimales
del 0 al 9 y algunas veces los caracteres hexadecimales de A a F. Cada segmento est
hecho de un material que emite luz cuando se pasa corriente a travs de l. Los
materiales que se utilizan ms comnmente incluyen diodo emisores de luz (LED, por
sus siglas en ingls) y filamentos incandescentes. La Figura 6.1 (b), muestra los patrones
de segmento que sirven para presentar los diversos dgitos. Por ejemplo, para el
dgito 6 los segmentos c, d, e, f y g se encienden, en tanto que los segmentos a y b se
apagan.
Se utiliza un decodificador/manejador a 7 segmentos para tomar una entrada
BCD de 4 bits y dar salidas que pasarn corriente a travs de los segmentos indicados
para presentar el dgito decimal. La lgica de este decodificador es ms complicada que
las que se analizaron anteriormente, debido a que cada salida es activada por ms de
una combinacin de entrada. Por ejemplo, el segmento debe ser activado para
cualquiera de los dgitos 0, 2, 6 y 8, lo cual significa que cuando cualquiera de los
cdigos 0000, 0010, 0110 o bien 1000 ocurra.
La Figura 6.2 (a) muestra un decodificador/manejador de BCD a 7
segmentos (TTL 7446 o 7447) que se utiliza para manejar una presentacin LED
de 7 segmentos. Cada segmento consta de uno o dos LED. Los nodos de los LED estn
todos unidos a Vcc (+5V). Los ctodos de los LED estn conectados a travs de resistencia
limitadoras de corriente a las salidas adecuadas del decodificador / manejador. ste
tiene salidas activas en BAJO que son transistores manejadores de colector abierto que
Puede disipar una corriente bastante grande. Esto se debe a que las
presentaciones LED pueden requerir10mA a 40mA por segundo, segn su tipo y
tamao.
Para ilustrar la operacin de este circuito, suponer que la entrada BCD es A=0,
B=1, C=0 y D=1, que es 5 en BCD. Con estas entradas las salidas del
decodificador/manejador a', f', g', c' y d' sern llevadas al estado BAJO (conectadas a
tierra), permitiendo que fluya corriente a travs de los segmento LED a, f, g, c y d,
presentando con esto el nmero 5. Las salidas b' y e' sern ALTAS (abiertas); as que los
segmentos LED b y e no enciendan.
Los decodificadores/manejadores 7446 y 7447 estn diseados para activar segmentos
especficos an de cdigos de entrada mayores de 1001 (9). La Figura 6.2 (b) nuestra
cules segmentos son activados para cada uno de los cdigos de entrada de0000 a
1111 (15). Notar que un cdigo de entrada de 1111 borrar todos los segmentos.
La presentacin visual LED que se utiliza en la Figura 6.2 es un tipo de nodo comn,
donde los ctodos de cada segmento se interconectan y se conectan a tierra. Este tipo
de presentacin visual tiene que ser manejada por un decodificador/manejador de
datos BCD a 7 segmentos con salidas activas en ALTO que apliquen un voltaje alto a
los nodos de aquellos segmentos que vayan a ser activados.
4.- Analizar y simular el funcionamiento del decodificador 74138, 74139 y 74154.
El 74LS138 es un decodificador 3 x 8 cuya entrada est en binario (las cuales se activan
mediante 1 lgico) y salida en decimal (enviadas en forma de 0 lgico).
Para poder transmitir los datos, la entrada G1 debe estar en ALTO y la entrada G2 = G2A
+ G2B debe estar en BAJO. Si G1 est en BAJO o G2 est en ALTO, todas las salidas se
pondrn en estado ALTO.
A continuacin se muestra el esquema y la tabla lgica:
El 74LS139 es otro decodificador que posee internamente a dos codificadores, cada uno
funciona de manera anloga al 74LS138, pero son de entrada binaria de 2 bits y salida
decimal de 0 a 3.
A continuacin se muestra el esquema y la tabla lgica:
El 74LS154 es otro decodificador, pero este es de 4 x 16, posee 4 entradas que se activan
mediante 1 lgico y 16 salidas que se expresan en forma de 0 lgico
A continuacin, se muestra el esquema y la tabla lgica:
5. Analizar la operacin del decodificador 74LS155 como un decodificador dual 2 x 4 o
como un decodificador simple de 3 x 8.
El 74LS155 es un decodificador que puede funcionar como un 3x8 o como dos 2x4,
dependiendo de las conexiones que se realicen.
Para trabajarlo como un decodificador 3x8, las entradas G1 y G2 deben estar conectadas
juntas y en estado bajo. Las entradas C1 y C2 tambin deben estar conectadas juntas
para formar una nica entrada C. Entonces el decodificador funcionar con las entradas
C, B, A y las salidas sern 2Y0, 2Y1, 2Y2, 2Y3, 1Y0, 1Y1, 1Y2 y 1Y3, los cuales representan
los dgitos del 0 al 7 respectivamente.
Para trabajarlo como dos decodificadores 2x4, G1 debe estar en estado bajo y C1 debe
estar en estado alto para que funcione el primer decodificador. De manera casi anloga,
G2 y C2 deben estar en estado bajo para que funcione el segundo decodificador. Luego,
las entradas A y B generarn los dos cuartetos de salida 1Y y 2Y.
A continuacin, se muestra el esquema y las tablas lgicas correspondientes.
6. En la figura se muestra un circuito decodificador de 5 bits que utiliza el CI 74HC154.
Explicar su funcionamiento. Explique cmo funciona si el nmero binario es
A4A3A2A1A0. Qu resultado obtendremos en las salidas si la entrada binaria es
10110?

En el esquema circuital se muestra que la seal A4 est siendo conectada a las entradas
habilitadoras E1 y E2. Se sabe adems que basta con que una de esas dos entradas est
en alto para que todas las salidas del decodificador se establezcan como 1 lgico. De
modo que basta con analizar el A4 para saber si la seal A3A2A1A0 se va a transferir o
no.
Entonces, ante una entrada binaria 10110, A4 toma el valor 1, de modo que el
decodificador Low Order tendr todas sus salidas en estado 1 lgico, mientras que el
decodificador High Order va a decodificar la seal A3A2A1A0=0110, la cual equivale al
nmero decimal 6, de modo que los pines del 0 al 21 y del 23 al 31 estaran en estado
ALTO y el pin 22 estara en estado BAJO.

7. Un circuito combinacional tiene 3 entradas X, Y, Z y 3 salidas F1, F2, F3 donde:


F1 = XZ + /X /Y /Z
F2 = /X Y + X /Y /Z
F3 = X Y + /X /Y Z
Nota: /X = X negado, /Y = Y negado, /Z = Z
negado
Implementar con un CI decodificador 74LS155
y compuertas bsicas.
Tambin lo puede implementar con otros
decodificadores.
Los maxitrminos irn de 0 a 3 en 1Y0 a 1Y3 y
de 4 a 7 en 2Y0 a 2Y3.
Tendramos
1 = + = ( + ) + = + +

S-ar putea să vă placă și