Sunteți pe pagina 1din 27

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD: INGENIERA ELECTRNICA Y ELECTRCA

CURSO: CIRCUITOS DIGITALES 1

PROFESOR: ING. OSCAR CASIMIRO PARIASCA

TEMA: CIRCUITOS COMBINACIONALES. TABALAS DE


VERDAD DE FUNCIONES LGICAS
ALUMNO: GUERRERO CUEVA ANGEL JOEL

CODIGO: 15190113

CICLO: IV SEMESTRE 2017-2

UNMSM 2017
Lima, cercado 24 de septiembre del 2017
UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

LABORATORIO DE CIRCUITOS DIGITALES I

LABORATORIO 2 : Circuitos Combinacionales. Tablas de verdad de funciones


lgicas.
Profesor : Ing. Oscar Casimiro Pariasca

I. OBJETIVO:
- Analizar circuitos lgicos combinacionales.
- Representar funciones lgicas, utilizando el lgebra de Boole y verificar su tabla de
verdad.

II. MATERIALES y EQUIPO :


- CI. TTL: 7400, 7402, 7404, 7408, 7410, 7411, 7420, 7432, 7486, otros.
- Diodos LED , Resistencias R=120 ohm, 470 ohm, 3.9Kohm, watt; Protoboard
- Alambre slido UTP ( AWG No. 30) diferentes colores; pelador de alambre; alicate
de punta
- Fuente de Voltaje C.C. regulada de 5 Voltios; Multmetro.
- Software de simulacin: Multisim , Proteus u otros

III. CUESTIONARIO PREVIO:

1. Dado el diagrama de la figura obtener la expresin analtica de la funcin


que realiza:

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Para la funcin obtenida, hallar su tabla de verdad.

U3
a a.b

a 0 b

NAND

b 0 U4
a.b
.( b+c)

1
U2
AND
b b
c 0
NOT

U1
b b +c

OR

Del grfico obtenemos f:

f a.b.(b c)

Luego la tabla de verdad:

a b c f
0 0 0 1
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 0

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

2. Para el circuito mostrado obtener la tabla de verdad para las salidas S1 y


S2 en funcin de A, B, y C.

C B A

R1 R2 R3
3.9k 3.9k 3.9k

U1
A
A.B
B

AND

U4
A.B S1
A.B.C
C 0
AND

U3:A S2
V1 A.B.C
5V 1
2 12
13 0
74S11 R5
470

R4
470

D2
D1 LED-RED
LED-RED

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

S1 A.B.C
Del grafico tenemos
S 2 A.B.C

Tablas de verdad

A B C S1
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

A B C S2
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

3. Para el circuito mostrado obtener la tabla de verdad para las salidas S1 y


S2 en funcin de A, B, y C

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Del grafico tenemos:


C B A

R1 R2 R3
3.9k 3.9k 3.9k
U2
A
A+B

B

NOR

U1
S1
A+B
+C
0
NOR

U4:A S2
V1 A
5V 1
B 2 12

A+B+C
C 13 1
74LS27 R5
470

R4
470

D2
D1 LED-RED
LED-RED

S1 A B C
S2 A B C

Tablas de verdad

A B C S1
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 1
1 1 1 0

A B C S2
0 0 0 1
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 0

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

4. Para el circuito de la figura, obtener la tabla de verdad para la salida S1 en


funcin de A y B. Indicar a que compuerta conocida corresponde la tabla de
verdad de este circuito.

B A

R2 R3
3.9k 3.9k

U3 U1
A A
A .B
B
NOT
AND
S1
U2
A B+B
A

0
OR

V1
5V U4 U5
B B
B .A

NOT R5
A 470
AND

D2
LED-RED

Del grafico tenemos

S1 AB BA (or exclusivo)

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Tabla de verdad
A B S1
0 0 0
0 1 1
1 0 1
1 1 0

5. Escriba la tabla de verdad de la funcin: F = / ( (A + B) . C ). Implementar el


circuito lgico correspondiente y verificar la tabla de verdad.

U1
A 0 A
A+B

U4 F
OR
B (A+B).C
B 1 C 1
AND

C 1

Tabla de verdad

A B C F
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

6. Escribir la expresin booleana y la tabla de verdad del circuito mostrado para


las funciones S y C:

U2
X 1 S

1
XOR
Y 0

U4
C

0
AND

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

S X Y
Del grafico
C X .Y

Tablas de verdad

X Y S
0 0 0
0 1 1
1 0 1
1 1 0

X Y C
0 0 0
0 1 0
1 0 0
1 1 1

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

7. Utilizando el software de simulacin, verificar el funcionamiento y la tabla de


verdad de c/u de los circuitos anteriores. Enviar los archivos fuente de simulacin.
SIMULACION N2 COMPUERTAS LOGICAS

Implementar la funcin lgica OR utilizando slo compuertas NAND

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS
Implemente en Proteus Isis el circuito de la figura 5

TABLA DE LA VERDAD
ENTRADAS SALIDAS
U1 U2 U3
0 0 0
0 1 1
1 0 1
1 1 1

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Protoboard el circuito de la figura 6.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS
Implemente en Proteus Isis el circuito de la figura 7.

TABLA DE LA VERDAD
ENTRADAS SALIDAS
U1 U2 U3
0 0 0
0 1 0
1 0 0
1 1 1

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Protoboard el circuito de la figura 8.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Proteus Isis el circuito de la figura 9.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

TABLA DE LA VERDAD
ENTRADAS SALIDAS
U1 U2 U3
0 0 1
0 1 1
1 0 1
1 1 0

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Protoboard el circuito de la figura 10.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Proteus Isis el circuito de la figura 11.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

TABLA DE LA VERDAD
ENTRADAS SALIDAS
U1 U2 U3
0 0 1
0 1 0
1 0 0
1 1 0

Implemente en Protoboard el circuito de la figura 12.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Proteus Isis el circuito de la figura 13

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

TABLA DE LA VERDAD
ENTRADAS SALIDAS
U1 U2 U5
0 0 0
0 1 1
1 0 1
1 1 0

Implemente en Protoboard el circuito de la figura 14.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Implemente en Proteus Isis el circuito de la figura 15.

Lima, cercado 24 de septiembre del 2017


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

TABLA DE LA VERDAD
ENTRADAS SALIDAS
U1 U2 U5
0 0 1
0 1 0
1 0 0
1 1 1

Lima, cercado 24 de septiembre del 2017

S-ar putea să vă placă și