Sunteți pe pagina 1din 10

CDIGO: SGC.DI.

505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

DEPARTAMENTO: ELCTRICA Y CARRERA: ELECTRNICA E


ELECTRNICA INSTRUMENTACIN
PERODO OCT 2017 FEB
ASIGNATURA: SISTEMAS DIGITALES NIVEL: 06
LECTIVO: 2018
DOCENTE: Ing. JESSICA S. ORTIZ, Mg. NRC: 1807 PRCTICA 01
N:
LABORATORIO DONDE SE DESARROLLAR LA
LABORATORIO DE DIGITALES
PRCTICA
TEMA DE LA
PRCTICA: COMPUERTAS LGICAS
INTRODUCCIN:

La tecnologa TTL requiere 5 voltios directos, reguladores y estabilizados por esa razn cuando se
experimenta con circuitos integrados como:

Operadores AND.- Est relacionado con el trmino de condicin y es exactamente igual que la multiplicacin
ordinaria de unos y ceros.

Fig. 1. Compuerta AND

OPERADOR OR.- Est relacionado con el trmino de alternativa y produce un resultado 1, cuando cualquiera
de las variables de entrada es 1.

Fig. 2. Compuerta OR

OPERADOR ExOR.- Genera un resultado 1, cuando un nmero impar de variables de entrada vale 1.

Fig. 3. Compuerta ExOR

Mientras que las compuertas NAND, NOR, EXNOR, son las negaciones de las compuertas anteriores
respectivamente.

OBJETIVOS:
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

OBJETIVO GENERAL

Comprobar el funcionamiento de las compuertas lgicas, adems de verificar las seales


obtenidas con las tablas de verdad correspondientes

OBEJTIVOS ESPECIFICOS

Observar la funcin de una resistencia de proteccin contra el rebote


de seales Determinar de forma experimental las tablas de
verdad de las compuertas bsicas Conectar compuertas lgicas.

MATERIALES:
REACTIVOS: INSUMOS:
NO APLICA NO APLICA

EQUIPOS:
Fuentes
Circuito Integrado 7400 (NAND)
Circuito Integrado 7402 (NOR)
Circuito Integrado 7408 (NAN)
Circuito Integrado 7432 (OR)
Circuito Integrado 7404 (Inversor)
Circuito Integrado 7486 (ExOR)
Led
Dos resistencias de 10k
Resistencia de 470

MUESTRA:
NO APLICA

INSTRUCCIONES:
Estimados estudiantes antes de realizar la prctica de laboratorio debe tener presente los siguientes
puntos:

- Entregue el preparatorio al ingreso al laboratorio, en caso de no hacerlo no podr realizar la prctica


no existe justificativo.
- Verifique los equipos que constan en la mesa de laboratorio que usa, i.e., comprobar el
funcionamiento de los depsitos a utilizarse adems de revisar que se encuentre completo (puntas,
conectores, entre otros).
- Todos los estudiantes deben utilizar mandil
- Cada grupo debe tener los materiales solicitados, adems de los elementos necesarios para realizar
la prctica, e.g., proto board, cables, pinzas, cortadora.
- Las mesas de laboratorio deben estar libres, i.e., maletas, carteras y dems deben ser ubicados en
sitios adecuados que no interrumpan la movilidad de los estudiantes durante la elaboracin de la
prctica.
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

PREPARATORIO:

1. Consultar la diferencia entre las familias TTL y CMOS


LA FAMILIA TTL
Po sus siglas llamado lgica transistor-transistor es una familia de CIs digitales unipolares, esta familia es lder de las
categoras SSI y MSI durante varios aos aunque ha sido desplazado gradualmente por la familia CMOS. [1]

Figura 1 Circuito Inversor TTL.


Fuente: [1]

Como se puede observar el circuito est conformado por transistores bipolares de unin.
Conexin
Se puede desatacar que el circuito TTL bsico es la compuerta NAND y la familia estndar como el TTL estndar serie
74 se encuentra casi obsoleta por motivos de diseo, aunque gracias a esto se puede comprender de mejor manera
su funcionamiento y el anlisis de voltajes y corrientes se lo realiza en base a su funcionamiento.
Las caractersticas de las entradas TTL provienen de la configuracin de emisor mltiple (unin de diodos) del
transistor Q1. La polarizacin de cualquier o ambas de estos diodos activara Q1. Solo cuando todas las uniones estn
polarizadas inversamente el transistor estar desactivado.

Figura 2 Familia TTL y conexin ttem.


Fuente: [1]

Se puede notar en el lado de la salida del circuito que los transistores Q3 y Q4 estn en un arreglo TOTEM, el cual se
compone de dos interruptores de transistores, el cual el Q3 al estar conectado a la fuente realiza un ALTO LOGICO y la
funcin del Q4 al estar conectado a tierra realiza un BAJO LOGICO. [1]
Caractersticas SERIES TTL
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

Actualmente la familia lgica TTL consta de varias subfamilias o series, las principales diferencias que existen entre las
series son la disipacin de potencia y velocidad de conmutacin. Los circuitos no difieren en la disposicin de los pines
u operaciones lgicas que realizan los circuitos en el chip por ejemplo, los CIs 7404, 74S04, 74LS04, 72ALS04 son
todos hexa-INVERSORES, cada uno con seis INVERSORES en un solo chip. [1]
Tabla 1 Diferentes series de la familia lgica TTL
Fuente: [1]

TECNOLOGA MOS
Lgica MOS Complementaria
Como utiliza ambos canales esta es ms rpida e inclusive consume menos potencia que las otras familias MOS. Estas
ventajas se opacan un poco por la complejidad mayor del proceso de manufactura de los circuitos integrados y la
menos densidad de empaque. [1]
Inversor CMOS

Tiene dos MOSFETs en serie, de tal forma que el dispositivo de canal P tiene su fuente conectada a (voltaje
positivo) y el dispositivo de canal N tiene su fuente conectada a tierra.
En la figura se resume estos dos estados de operacin, donde se muestra que el circuito acta como un inversor
lgico. [1]
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

Figura 3 Circuito de Inversor bsico.


Fuente: [2]

Compuerta NAND CMOS

Se puede construir otras funciones lgicas modificando el inversor lgico. Se forma agregando al INVERSOR CMOS un
MOSFET de canal P en paralelo con el otro de canal P y otro MOSFET de canal N en serie. [1]

Figura 4 Circuito NAND del CMOS.


Fuente: [2]

Compuerta NOR CMOS

Se forma agregando un MOSFET-P en serie y un MOSFET-N en serie al inversor bsico que se muestra anteriormente.
Este serie el contrario de la Compuerta NAND. [1]
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

Figura 5 Circuito OR de un CMOS.


Fuente: [2]

CMOS comparado con TTL:


Los componentes CMOS son usualmente ms caros que los equivalentes en TTL. Sin embargo, la tecnologa CMOS es
ms barata a nivel de sistema, esto debido a los chips que poseen un menor tamao adems que requieren menos
regulacin.

Los circuitos CMOS no drenan tanta potencia como los TTL en los perodos de inactividad. Sin embargo, el consumo
de potencia de los CMOS se incrementa ms rpidamente que los TTL al aumentar la velocidad del reloj. Un menor
consumo de corriente requiere menor distribucin de la fuente de alimentacin, teniendo como producto un diseo
ms sencillo y barato.

Debido a que los tiempos de subida y bajada son mayores, la transmisin de las seales digitales resulta ms sencilla
y barata con los chips CMOS.

Los componentes CMOS son ms susceptibles a daos por descargas electrostticas con respecto a los componentes
TTL

2. Consultar los datasheet para cada compuerta lgica


3. Investigue qu clase de fallas pueden ocurrir en los circuitos integrados.
FALLOS EN CIRCUITOS INTEGRADOS DIGITALES

Cuando existe un fallo de los circuitos integrados se debe saber si es un fallo interno o un fallo externo.
Los internos son los que ocurren en el interior del circuito y los otros son los que ocurren fuera de l. [2]
Tabla 2 fallos en circuitos integrados
Fuente: [1]

INTERNAS EXTERNAS
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

Conexin abierta entre la pastilla del circuito Cortocircuito entre cualquier patilla y la
integrado y sus patillas de entrada y salida conexin de masa
Conexin entre dos o ms patillas
Cortocircuito entre una patilla de entrada o
salida y masa de alimentacin
Cortocircuito entre las patillas de entrada o Circuito abierto en un terminal
salida
Componente averiado Fallo de un componente externo

Fallos internos
Cuando existe un cortocircuitos se entiende que se a averiado una conexin interna entre la pastilla de silicio y la
patilla del CI, e igual manera existe un cable muy fino, el cual puede romperse fcilmente o quemarse provocando
esta falla.
Cuando existe un cortocircuito entre la patilla de entrada o salida y su respectiva alimentacin de masa, esto se debe
debido a que estas conexin es pueden llegar a establecer contacto inadecuado entre si provocando cortocircuitos.
Cuando el funcionamiento de estos dispositivos es inadecuado y se observa defectos en sus caractersticas de
funcionamiento, es muy probable que esto se deba a un defecto inicial en la fabricacin del mismo

Fallos externos
Los fallos externos son exactamente los mismos que existen en su parte interna se pueden dar cortocircuitos,
circuitos abiertos y averas de componentes.
Las averas externas se presentan en la placa del circuito impreso o en los zcalos, cables o conectores.
La presencia de elementos salinos afecta al integrado ya que estos actan como conductores de baja resistencia y
cortocircuitos en ocasiones
Se puede encontrar un cortocircuito entre una patilla de entrada o salida y la fuente de alimentacin o tambin entre
dos patillas del circuito, estos problemas surgen generalmente por un puente de soldadura mal realizado, contacto
entre dos conductores o un elemento extrao.
La acumulacin de polvo y suciedad que impide la correcta refrigeracin de los componentes haciendo que estn
expuestos a condensacin de humedad
De igual manera cuando existe un araazo muy profundo por debajo de una placa esta puede interrumpir la pista y la
ruptura de la continuidad por un corte da lugar a una avera [2]

4. Investigue el tema de funciones lgicas en sus formas cannicas.

BIBLIOGRAFA

[1] R. J. y. W. N. S. Tocci, Sistemas digitales, Octava Edicin, Mxico: PEARSON EDUCACIN, 2003.

[2] R. J. N. S. W. G. L. M. Tocci, Sistemas Digitales Principio y Aplicaciones Dcima Edicin, Mxico:


Pearson Educacin, 2007.

ACTIVIDADES POR DESARROLLAR:

Armar los circuitos correspondientes y verificar el comportamiento de cada una de las compuertas
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

Circuito 1. NAN

Circuito2.OR

Circuito3. Inversor

Circuito 4. NOR

Circuito 5. NAND
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

Circuito 6. NOR

Circuito 7. ExOR

Circuito 8. ExOR

RESULTADOS OBTENIDOS:
1. Realizar la simulacin de las conexiones propuestas.
2. Realizar tablas de verificacin de las conexiones propuestas.
3. Cul es la razn de conectar resistencias a tierra en cada una de las entradas y salidas de los
circuitos que se desarrollaron en la prctica?
4. Utilizando compuertas de dos entradas (AND y OR), realice las conexiones necesarias para obtener
una compuerta de cuatro entradas y una salida y empleando algn paquete de simulacin obtenga
su tabla de verdad.
5. Dibuje el circuito electrnico correspondiente a una compuerta NAND bsica de la serie LS-TTL.
6. Conclusiones 7. Recomendaciones.

CONCLUSIONES:
CDIGO: SGC.DI.505
GUIA PARA LAS PRCTICAS DE VERSIN: 2.0
FECHA ULTIMA REVISIN:
LABORATORIO, TALLER O CAMPO. 12/04/2017

La importancia de incorporar la practica con la parte terica permite que el estudiante relaciones los
conceptos aprendidos con anterioridad de manera ms efectiva, permitindoles que cualquier duda
que se lleg a generar sea respondida.
La interaccin de los seores estudiantes en los laboratorios, permite que conozcan de mejor
manera los instrumentos de medida.

RECOMENDACIONES:

Se recomienda que los seores estudiantes revisen con anterioridad los datasheet de los integrados a
utilizarse en la prctica, evitando demora en la realizacin de las mismas.
Realizar las simulaciones con anterioridad, evitando que la elaboracin demore ms del tiempo indicado p
la ejecucin.
Todos los integrantes de cada grupo de trabajo deben participar en la elaboracin de la prctica.

FIRMAS

F: F: F:
. .

Nombre: Ing. Jessica S. Ortiz Nombre: Ing. Amparo Meythaler Nombre: Ing. Marco Pilatagsi
COORDINADOR DE REA DE COORDINADOR/JEFE DE LABORAT
DOCENTE CONOCIMIENTO

S-ar putea să vă placă și