Documente Academic
Documente Profesional
Documente Cultură
Electronica Digitala PDF
Electronica Digitala PDF
MANUALUL
ABSOLVENTULUI DE
PROFIL ELECTRIC
ELECTRONICA
DIGITALA
SCURT SINTEZ
ULBS 2003
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
CUPRINS
1
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
ELECTRONICA DIGITALA
Cifra cea mai din stnga este este cifra de cel mai mare ordin sau cifra cea mai semnificativ (MSB) iar
cifra cea mai din dreapta este cifra de cel mai mic ordin sau cifra cea mai puin semnificativ (LSB).
1
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
2
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
X 1 9 B 9H + X 1 9 11 9 +
Y C 7 E 6H Y 12 7 14 6
S E 1 9 FH S 14 17 25 15
14 16+1 16+9 15
E 1 9 FH
3
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
1.8.1. Inmulirea
11x 1011x
13 1101
33+ 1011+
11 0000
1011
143 1011
10001111 = 14310
1.8.2. Imprirea
107 0101
99 0000
8 1010
0000
10100
1011
10011
1011
1000 rest
4
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
5
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
+ ECC
A
Y= AB
B
U0
6
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
A A
EN
A A
A Y=
1 A+ B
B Y=
2 A+ B
7
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
A A
R4
130 1K
SP
T3 TP SSP
DP
D3
+ VDD = + 5V ECC = + 5V
T4 SN
TN SSN
DN
1K
8
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
9
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
3.1.1. APLICATII:
Pe baza axiomelor i teoremelor algebrei booleene s se demonstreze:
A +B + A +B = A
A + AB = A + B
A + AB = A + B Exemplu: A + B + A + B = A B + AB = A( B + B) = A
A + AB = A + B
A(A + B) = A + AB = A
AB + AC + B C = AC + B C
A +B + A +B = A
AB + BC + CA = AB + B C + C A
A B = AB + AB = B A = A B
A 1 = 1
A0 = A
( A + B)(B + C)(C + A) = AB + BC + CA
( A + B)( A + C) = AC + AB
AC(B + C) = ABC
3.2. CIRCUITE LOGICE COMBINAIONALE. DEFINIII.
Este definit de tripletul: CLC=(X,Y,F) unde:
X= X1,X2,Xk,Xm = mulimea cuvintelor de intrare i XK=x n-1,x n-2,,xj,x1 cu xj[0,1], j=1,2,n-1, m=2n
Y= Y1,Y2,Yk,YP = mulimea cuvintelor de ieire
F:XY funcia de transfer si
y0=F0(x n-1,x n-2,,xj,x0)
y1=F1(x n-1,x n-2,,xj,x0).
yP=FP(x n-1,x n-2,,xj,x0)
X0
X1 Y1
CLC
Xn-1 YP
9
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
X F0 F1 F2 F3
0 0 1 0 1
1 0 0 1 1
F0= funcia element nul
F1= funcia negaie (contact normal nchis)
F2= funcia identitate (contact normal deschis)
F3= funcia element unu (contact permanent)
10
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
11
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
OBS: 1. Codificarea pe linie i pe coloan a variabilelor de intrare se face in cod Gray (adiacen).
2. Diagrama Karnaugh asociat funciei F de n variabile va avea 2n cmpuri.
12
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
- Pentru gsirea formei canonice disjunctive minime se alctuiesc grupri de 1. O grupare conine un
numr de 2 la putere de 1 (20,21,22,23,24). Se urmrete obinerea unor termeni care s conin un
numr ct mai mic de variabile. Variabila care n cmpul ei nu conine total (sau conine total)
gruparea format se exclude. Dac gruparea aparine total cmpului unei variabile atunci se ia
variabila nenegat iar dac nu se ia variabila negat. In cazul minimizrii dup 1 se obin termini de
tip produs. Forma canonic disjunctiv minim se obine prin nsumarea acestor termini de tip produs.
- Pentru gsirea formei canonice conjunctive minime se alctuiesc grupri de 0. O grupare conine un
numr de 2 la putere de 0 (20,21,22,23,24). Se urmrete obinerea unor termeni care s conin un
numr ct mai mic de variabile. Variabila care n cmpul ei nu conine total (sau conine total)
gruparea format se exclude. Dac gruparea aparine total cmpului unei variabile atunci se ia
variabila negat iar dac nu se ia variabila nenegat. In cazul minimizrii dup 0 se obin termini de
tip sum. Forma canonic conjunctiv minim se obine prin produsul acestor termini de tip sum.
13
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Pentru implementarea cu pori SI-NU a unei funcii de transfer este necesar aplicarea Teoremei lui de Morgan
in vederea transformrii sumei de termeni n produs negat (vezi cap.3.1).
Pentru implementarea cu pori SAU-NU a unei funcii de transfer este necesar aplicarea Teoremei lui de
Morgan in vederea transformrii produsului de termeni n sum negat (vezi cap.3.1).
14
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
-
3.7.3. CIRCUITUL MULTIPLEXOR I DEMULTIPLEXOR.
3.7.3.1. CIRCUITUL MULTIPLEXOR
- asociaz ieirii o intrare selectat de intrrile de adrese. Are m intrari de date i p intrari de selectie cu m=2p
TABEL DE ADEVAR SCHEMA BLOC SCHEMA LOGIC
MUX 4:1 MUX 4:1 SCHEMA MUX 8:1
EN B A Y D3 D2 D1 D0 D0
1 0 0 0 * * * *
0 0 0
D1 Y
D0 * * * 1 MUX 4:1
0 0 0 D0 * * * 0 D2
0 0 1 D1 * * 1 * D3
0 0 1 D1 * * 0 *
... ... ... ... ... ... ... ... EN
0 1 1 D3 1 * * *
0 1 1 D3 0 * * * A B
Y = D 0 AB + D1 AB + D 2 AB + D 3 AB
15
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
16
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
17
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
18
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
19
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
A0 D0 F0
ROM D1 F1
A1
23X4biti D2 F2
A2 32biti D3 F3
20
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
21
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
22
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONIC DIGITAL
Y= A B Y= A B Y= A+ B
7409 Patru porti SI cu 7410 Trei porti SI-NU cu 7411 Trei porti SI cu trei intrari
doua intrari si trei intrari
colector in gol
Y= A B Y= A B C Y= A B C
7446 Dec odificator de putere 7447 Dec odificator de putere 7448 Dec odificator de putere
BCD-7 segmente BCD-7 segmente BCD-7 segmente
4052 MUX/DEMUX analogic 4053 MUX/DEMUX analogic triplu 4054 Driver afisaj de 4 segmente
diferential cu 4 canale cu 2 canale LCD
22
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Structura general a unui circuit logic secvenial (CLS) prezentat n figura 4.1(structur Huffman) este
compus dintr-un CLC cruia i sa ataat un numr de ci de reacie prin intermediul unor elemente de
ntrziere 1, 2,...k. CLS dispune de un numr de intrri x1,x2,...xk incluse ntr-o mulime de variabile de
intrare X, un numr de variabile de ieire y1,y2,...yp incluse ntr-o mulime de variabile de ieire Y. Efectul
introducerii n discuie a variabilei timp este apariia la iesire la momentul t1 a unui numr de ieiri z'k care
prin reacie (intrzierea k) sunt aduse la intrare ca mrimi secundare zk cu zp(t+k) = z'p .
Pentru simplificarea problemei se poate considera c nu totdeuna este necesar introducerea a cte
un element fizic de ntrziere pe linia de reacie, aceast legtur se poate face i prin conectare direct a
ieirilor z'k la zk, considerndu-se ntr-o abordare didactic c ntrzierile 2,...k sunt egale i includ timpii
de transfer prin CLC de la intrrile principale i secundare la ieirile z'k. Cuvntul de intrare format din
variabilele secundare zk la un moment dat t definete starea prezent a CLS notat cu q(t), iar cuvntul
format din mulimea variabilelor de iesire z'k formeaz starea urmtoare q+(t). Relaia dintre cele dou
cuvinte de stare este:
q(t)= q+(t-)
q(t+)= q+(t)
Intrari x1 y1
Iesiri
x2 y2
Y
xn yp
z1(t) CLC z1(t)
1
Intrari
secundare z2(t) z2(t)
2
zk(t) zk(t)
K
q(t) q+(t)
fig. 4.1
Din relaile de stare se trage concluzia c deoarece atarea prezent q(t) este aceeai cu starea
urmtoare (q+(t-) de la momentul t- nsemn ca n funcionarea circuitului intervine si evolutia anterioara
cea ce duce face ce ca iesirile s nu fie dependente doar de intrarile prezente ci i de intrrile anterioare i
care se regsesc n valoarea strii prezente.
Dac se introduc notaile:
-X mulimea configurailor de intrare compus din maxim 2n cuvinte de forma: x1,x2,...xn .
-Y mulimea configurailor de iesire compus din maxim 2p cuvinte de forma: y1,y2,...yp.
-Q mulimea starilor sistemului compus din maxim m= 2k stri pentru un cuvnt de stare de forma:
z1,z2,...zk.
23
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Dependenta iesirilor fa de cuvntul de intrare i de cuvntul de stare prezent (la un moment dat t) reprezint
funcia de transfer intrare-iesire (f) al sistemului dat sub forma urmtoare:
y1 = f1[xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )]
y = f [x ( t ),... x ( t ), x ( t ); z ( t ),... z ( t ), z ( t )]
2 2 n 2 1 k 2 1
...
yp = fp [xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )]
f:XQY
Funcia de tranziie a strilor (g) reprezint procesul de modificare a strilor ca funcie de cuvntul de
intrare si variabilele strii prezente:
z'1 = g1[xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )]
z'2 = g 2 [xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )]
...
z'k = g k [xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )]
g: XQQ
Ansamblul celor dou sisteme reprezint modelul matematic al unui circuit logic secvenial ce se mai
poate exprima prin cvintuplul
CLS=(X,Y,Q,f,g)
Daca multimea strilor este vid atunci CLS devine un CLC iar n cazul cnd mulimile X,Z,Q sunt finite
CLS este definit ca fiind un automat finit.
* Def. 1: Un automat finit n sens Mealy este definit prin cvintuplul:
Aml=(X,Y,Q,f,g) unde:
X,Y,Q sunt multimi nevide si finite iar aplicaile
f:XQY si g: XQQ se numesc funcii caracteristice
* Def. 2: Un automat finit n sens Moore este definit prin cvintuplul:
Aml=(X,Y,Q,f,g) unde:
f:QY
(automatele Moore sunt cazuri particulare a automatelor Mealy, n acest caz ieirile automatului nu mai sunt
dependente de intrri ci doar de starea prezent).
Def. 3: Dac pentru orice xX i pentru orice qQ cu g ( x, q ) = 1 atunci automatul este determinist
( tranziia intr-o stare este unic cu condiia ca automatul s aib cel puin o stare stabil).
* Def. 4 : Automatul A se numete iniial dac exist o stare q0 unic (q0Q) de la care se pune n funcionare (
de regul un automat este adus n starea iniial printr-o comand extern diferit de intrrile X). Dac q0 nu
este unic automatul se numete neiniial.
* Def. 5 : Un automat a crui evoluie este independent de intrare se numete automat autonom.
* Def. 6 : Un automat A'=(X',Y',Q',f',g') se numeste subautomat al automatului A dac : X'X, Y'Y, Q'Q i
f'=f, g'=g .
* Def. 7 : Un subautomat A(q0)=(X,Y,Q,f,g) se numete automat conex de stare q0 dac orice alt stare a sa
este accesibil din q0.
* Def.8 : Dou stri sunt echivalente dac evoluia automatului pornind de la oricare din aceste stri genereaz
aceleai ieiri (iruri de configuraii binare identice).
Structura automatelor de tip Mealy i Moore imediate si cu intarziere este prezentat n fiugura 4.2.
Circuitul secvenial la care starea urmtoare devine stare prezent dup un anumit timp determinat de
ntrzierile datorate propagrii interne interne este numit circuit secvenial asincron. Dezavantajul unei structuri
asincrone este instabilitatea sa, lucru ce poate fi nlturat n modul de funcionare sincron. CLS sincron se obine
dintr-o structura general de CLS nlocuind elementele de ntrziere cu elemente de memorie (regitri). Bii z'k ai
cuvntului strii urmtoare sunt introdui n registrul de memorie numai n momentul de aplicare a unui impul
de ceas (clock). Momentele de nscriere pot fi fronturile pozitive sau negative ale impulsului de tact. Pentru
inlturarea fenomenului nedorit de instabilitate a intrarilor este necesar o sincronizare a intrarilor cu celelalte
procese din sistem la un moment dat, astfel in momentul aplicarii impulsului de tact sunt inscrise intr-un
registru de memorie (intrare) si aplicabile pe toata durata impusului la intrarile CLC.
24
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.2
25
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Ex: n figura 4.3 este prezentat o reprezentare in graf a modelelor Mealy i Moore pentru un automat ce
detecteaz secvenele de intrare 00,01,11 i 10 i genereaz la ieire 1 dup ultima secven 10.
fig. 4.3
26
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.4.
EX: S se conceap diagrama funcional pentru un automat care s numere pn la 8 att n cod binar natural
ct i n cod Gray. Dac automatul numr pn la 8 sunt necesari 3 bit de ieire (23=8), tipul luat ca exemplu
se numete numrtor i are caracteristic faptul c nu are intrri (iesirile depind doar de stari, deci automatul
este de tip Moore) trecerea de la o stare la alta se face ciclic la aplicarea impulsului de tact (fig. 4.5)
CODURI DE NUMARARE
BINAR GRAY
Y2 Y1 Y0 Y2 Y1 Y0
0 0 0 0 0 0
0 0 1 0 0 1
0 1 0 0 1 1
0 1 1 0 1 0
1 0 0 1 1 0
1 0 1 1 1 1
1 1 0 1 0 1
1 1 1 1 0 0
fig. 4.5
27
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
28
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
28
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.6.
-etapa2: Se determin partiia n clase de 2 echivalen:(clase ce conin strile echivelente pentru toate
secvenele de intrare de lungime 2). Acesta se face examinnd tabelul i eliminnd perechile de stri ce ce nu
conduc la stri 1 echivalente apartinnd lui C'1 si C"1. De exemplu starile (1,8) sunt 2 echivalente deoarece
conduc la perechile de stri (2,4) C"1 i (5,7) C'1. n continuare se observ c perechile de stri (2,9), (4,9)
I (6,9) nu sunt 2 echivalente deoarece conduc la perechile (4,7), (2,9) respectiv (6,7) care nu sunt echivalente.
Deci rezult c la partiia dup lungime 2 starea 9 numai este echivalent cu 2,4 i 6. Rezult deci:
C2={1,3,5,7,8},{2,4,6},{9}.
-etapa3: Similar cu rezolvarea etapei 2 se stabilete partiia n clase 3 echivalente eliminnd din tabel perechile
ce conduc la 2,9,4,9 i 6,9 care sunt neechivalente la aplicarea secvenelor de intrare de lungime3. Rezult:
C3={1,3,5,7,8},{2,4},{6},{9}.
-etapa4: Se determin partiia n clase de 4 echivalen
C4={1,3, 8},{5,7},{2,4},{6},{9}.
-etapa4: Se determin partiia n clase de5 echivalen. ntruct nu mai apar elemente discernabile rezult:
C4=C5=C
unde C este partiia sistemului n clase de echivalen. Asfel se reduce spaiul Q al sistemului S de la 9 la
5 stri dup cum urmeaz:
1,3,8q1
2,4q2
5,7q3
6q4
9q5
Sistemul S' echivalent cu S va avea 5 stari i tabelul de tranziii definit astfel (figura 4.7).
29
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig.4.7
nlocuind n tabel perechile de stri cu clasele de echivalent crora le aparin rezult sistemul
echivalent cu S definit de:
fig.4.8
Odat obinut tabelul redus al strilor automatului urmtorul pas const n atribuirea unui numr binar
unic fiecrui nume de stare, operaie numit de asignare a strilor (de codificare a strilor). Pentru un numr de
r stri ale unui automat numrul de bii k pentru codificarea variabilelor de stare se determin cu relaia:
2k-1< r 2k
Din relaia de mai sus se poate observa c operaia de reducere a numrului de stri poate duce la o
micorare a numrului variabilelor de stare numai dac se poate reduce numrul de stri sub valoarea 2k-1. Ca
exemplu un numr de 13 stri necesit o codificare pe un cuvnt de 4 biti iar o reducere a numrului de stri la
8 nu micoreaz cuvntul de stare. S-a demonstrat c dac pentru un tabel al tranziilor cu r linii i (stri) codul
unei stri se poate exprima cu k bii, atunci numrul total de asignri distincte na a celor 2k cuvinte este dat de
realaia McCluskey:
( 2 k 1)!
na = k
( 2 r )! k !
30
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Exemplul 1: Pornind de la organigrama din figura 4.16 s se gseasca expresile functilor de tranzitie g si a
functilor de transfer f.
Automatul prezint trei intrari x3x2x1 care se testeaz pentru adevrat in starea 1 iar pentru fals n
starea 0, sunt generate trei iesiri neconditionate de tip Moore: OUT1, OUT2, OUT3 ( ieiri condiionate doar de
starea prezent) i dou ieiri de tip Mealy: OUTM1 I OUTM2 (ieiri condiionate att de starea prezent ct i
de tranziile din aceast stare).
1. Asignarea strilor.
Studiind funcionarea automatului se stabileste diagrama Karnaugh pentru spaiul strilor. Variabilele
diagramei Karnaugh sunt marimile de intrare i biii cuvntului de stare prezent (vezi diagrama din figura 4.9)
unde :
C1-C11 sunt cile de tranziie, A,B,...F sunt strile corespunztoare.
fig 4.9
31
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.10
Urmtorul pas este extragerea din diagrama de asignare a starilor a cilor de tranziie, a condiiei
intrrilor pentru tranziia respectiv precum i a codului strii care realizeaz tranziia.
32
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.11
3. Determinarea funcilor de tranziie a strilor (variabilele strii urmtoare).
Conform tabelului din figura 4.18b se extrag expresile funcilor z+1,z+2,z+3
z1+ = z1 z2 z3 x3x2 + z1z2 z3x1 + z1 z2 z3x3 + z1z2 z3 x2
z2+ = z1z2 z3 x1 + z1z2 z3x1 + z1 z2 z3 x2 + z1z2 z3x2
z3+ = z1z2 z3 x1 + z1z2 z3x2
3. Stabilirea funcilor de transfer ( ecuaile ieirilor).
Tabelul iesirilor neconditionate de tip Moore se construiete pentru iesirile care sunt dependente doar de
stri.
OUT1= z1 z2 z3
OUT2= z1 z2 z3+ z1z2 z3
OUT3= z1z2 z3 + z1 z2 z3
33
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Tabelul ieirilor condiionate de tip Mealy se construiete innd seama att de variabilele strii
prezente ct i de intrarile automatului.
OUTM1= z1 z2 z3x 2
OUTM2= z1z2 z3x 2
Construit pe o structur de automat asincron, circuitul latch modeleaz funcionarea unui "zvor".
Operaia de zvorre comport dou aciuni: dac zvorul este nchis orice alt operaie de nchidere nu are
efect iar dac este deschis orice alt operaie de deschidere nu are efect. Nu poate fi definit starea zvorului
pentru o aciune simultan de deschidere i nchidere. Pornind de la afirmaile de mai sus se construiete
diagrama de tranziii (figura 4.12a) i apoi conform etapelor de sintez a automatelor sincrone se stabilete
tabelul succesiunilor prin asignarea strii 10 i 21
(fig.4.12b i c). Diagrama Karnaugh pentru sinteza funciei de excitaie z+si structura fizic a automatului sunt
date n figura 4.23d i e.
fig. 4.12
34
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4. 13
CBB rmne pemanent n oricare din cele dou stri schimbarea din una n alta se face sub aciunea
unui impuls extern (x1, x2). Strile stabile sunt date de starea funcional a tranzistoarelor T1 i T2 (T1 saturat,
T2 blocat i T1 blocat, T2 saturat). Bascularea se poate face prin aplicarea unui semnal pozitiv pe baza
tranzitorului blocat sau prin aplicarea unui semnal negativ (punere la mas) pe baza tranzistorului saturat.
Impedanele de cuplaj sunt rezistene dar uneori sunt folosii i condensatori n paralel (condensatori de
accelerare).
4.3.2.2. Circuit basculant monostabil (CBM).
CBM prezint o stare stabil i una cvasistabil (figura 4.14). Dac circuitul a fost adus n starea
cvasistabil printr-un semnal extern, el revine n starea permanent stabil dup un timp predeterminat de
constanta t= RC1 a circuitului. Impedantele de cuplaj sunt una pur capacitiv iar cealalt rezistiv.
fig.4.14
Caracteristic pentru circuitele CBA este faptul c nici una din stri nu este permanent stabil, el continund s le
schimbe ntr-un anumit ritm (figura 4.15). n schema din figur se poate constata c, impedanele de cuplaj
sunt pur capacitive iar tensiunile pe colectorii tranzistoarelor ( ieirile ) sunt ridicate (+5V) cnd tranzistoarele
sunt blocate i aproape nul la saturaie. Tranzistoarele funcioneaz alternant ( T1 blocat, T2 saturat i invers),
cea ce duce la generarea la ieire a unor impulsuri dreaptunghiulare cu o durat dat de constanta de
temporizare t2=R4C2 i t1=R3C1.
35
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig.4.15
Circuitele integrate consacrate astabil/monostabil sunt CDB 4121,CDB 4123 i timerul A 555.
4.3.2.4. Circuitul basculant nesimetric Trigger Schmitt.
36
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Caracteristica de tip releu recomand circuitul pentru formarea fronturilor i amplitudinilor semnalelor
digitale cnd acestea se obin din semnale digitale distorsionate sau din semnale analogice. Alte structuri de
circuit trigger Schmitt sunt construite utiliznd i amplificatoare operaionale in conexiune cu reacie pozitiv
semnalul de intrarea fiind aplicat pe intrarea neinversoare.
fig. 4.16
4.3.2.5. Circuitul basculant bistabil RS asincron realizat cu pori logice.
Pentru determinarea funcionrii CBB sunt necesare cteva notaii consacrate: "R" = reset, intrarea de
tergere; "S"= set, intrarea de nscriere; "Q"= starea prezent ( Q = negata strii prezente), "Q+ "= starea
urmtoare.
Schemele de baz pentru CBB-RS cu pori SI-NU i pori SAU-NU sunt date n figura 4.17 a, b i c.
Pentru gsirea ecuaiei de funcionare a CBB-RS (cu pori SI-NU) se pleac de la forma implementat n
figura 4.28b unde variabilelor de intrare S set i R reset li se asociaz variabilele x1 i x2. Ieirea y a CBB este
unic determinat pentru o anumit secven de intrare x1x2 dac i numai dac se cunosc funcile caracteristice
( funcia de excitaie g i funcia de transfer f) i starea iniial. y=f(x1,x2,z1,z2)= x1z2 = x1 + z2 = S + z2 = z1 =Q
Q = S + z2 = S + QR
W = Q = R + z1 = R + QS
Din analiza funcionrii CBB (utiliznd tabelele de adevr I de excitaii) se determin ecuaile caracteristice ce
descriu funcionarea CBB-RS:
Q + = S + QR = S + QR = (QR )S
+
Q = S + QR = (Q + R) + S
Ecuaile caracteristice descriu funcionarea unui CBB construi cu pori SI-NU i cu pori SAU-NU. Funcia
de memorare este executat de CBB pentru combinaia intrrilor SR=00 n acest caz CBB reine informaia
nscris anterior. Pentru combinaia intrrilor SR=10, CBB execut funcia de inscriere n starea 1 (setare) iar
pentru combinaia intrrii SR=01 execut operaia de tergere (resetare sau nscrierea strii 0). Pentru cazul n
care cele dou intrri sunt active simultan SR=11 dac cele dou pori sunt identice ieirile ar comuta alternativ
generndu-se un tren de impusuri dreptunghiulare cu factor de umplere 50% I perioad egal cu 2tp. n
37
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
realitate porile nu sunt identice cea ce face ca la activarea simultan a intrrilor cea mai rapid poart s
ajung n starea n care a fost comandat iar cealalt mai lent n starea opus. Acest procedeu de activare
simultan a intrarilor (SR=11) comand CBB fie in starea 0 fie n starea 1 neexistnd nici un control (starea de
nedeterminare a iesirii). Acest lips de control poate fi eliminat restricionnd neactivarea intrrilor simultan.
Condiia de funcionare a CBB-RS asincron este:
SR= 0 ( SR = 1)
Exemplu: Circuit care realizeaz comanda TTL ferm a unui contact mecanic (figura 4.30).
fig. 4.17
Din relaile de mai sus se va construi tabelul de adevr ( sau de stri) a CBB-RS.
fig. 4.18
Din analiza funcionrii CBB (utiliznd tabelele de adevr I de excitaii) se determin ecuaile
caracteristice ce descriu funcionarea CBB-RS:
Q + = S + QR = S + QR = (QR )S
+
Q = S + QR = (Q + R) + S
Ecuaile caracteristice descriu funcionarea unui CBB construi cu pori SI-NU i cu pori SAU-NU. Funcia
de memorare este executat de CBB pentru combinaia intrrilor SR=00 n acest caz CBB reine informaia
nscris anterior. Pentru combinaia intrrilor SR=10, CBB execut funcia de inscriere n starea 1 (setare) iar
pentru combinaia intrrii SR=01 execut operaia de tergere (resetare sau nscrierea strii 0). Pentru cazul n
care cele dou intrri sunt active simultan SR=11 dac cele dou pori sunt identice ieirile ar comuta alternativ
generndu-se un tren de impusuri dreptunghiulare cu factor de umplere 50% I perioad egal cu 2tp. n
realitate porile nu sunt identice cea ce face ca la activarea simultan a intrrilor cea mai rapid poart s
ajung n starea n care a fost comandat iar cealalt mai lent n starea opus. Acest procedeu de activare
simultan a intrarilor (SR=11) comand CBB fie in starea 0 fie n starea 1 neexistnd nici un control (starea de
nedeterminare a iesirii). Acest lips de control poate fi eliminat restricionnd neactivarea intrrilor simultan.
Condiia de funcionare a CBB-RS asincron este:
SR= 0 ( SR = 1)
Exemplu: Circuit care realizeaz comanda TTL ferm a unui contact mecanic (figura 4.19).
38
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.19
Se tie c, contactele mecanice pe lng timpul mare de acionare pe care l au, lamela elastic poate
produce datorit elasticitii cteva oscilaii nainte de a se opri pe poziia comandat. nlturarea acestui
fenomen se face prin includerea n schem a unui CBB-RS care reine doar prima dintr-o succesiune de comenzi
de setare sau resetare.
4.3.2.6. Circuite basculante bistabile RS sincrone.
n structurile digitale este necesar un control total asupra fenomenului de procesare a informaiei. De
aceea este necesar ca proiectantul s tie cnd, cum i unde are loc procesarea. n cazul CBB-RS asincrone
acest proces era greu de controlat cea ce face oportun introducerea unui semnal de clock cu rol de validare
(sincronizare ) a intrrilor. Sincronizarea intrrilor se face prin intermediul unor pori validate fie pe palierul de
high sau low al semnalului de clock (figura 4.20)
fig.4.20
Se consider notaile: S, R varibile de intrare de tip nivel, Si, Ri variabile de intrare de tip impuls (sunt
valide doar pe durata impulsului de tact) i St=ST, Rt=RT semnale de intrare corespunztoare momentului t,
unde T este durata impulsului de clock. Ecuaia caracteristic a CBB-RS sincron este:
Q t +1 = S i R i Q t = S i + R i Q t = ST + RTQ t = S t + R t Q t
cu condiia de funcionare:
SR= 0
4.3.2.7. Circuitul basculant bistabil JK
Denumirea specific a acestui tip de circuit basculant bistabil vine de la denumirea n limba englez (J)
jump= salt i (K) keep= a ine. Principalul scop n proiectarea CBB-JK este eliminarea strii de nedeterminare
39
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
specific CBB-RS pentru combinaia SR=11 a intrrilor prin impunerea circuitului de basculare n starea opus.
Bascularea forat n starea opus impune existena unei funcionri cu autonomie ridicat fa de intrri lucru
ce se poate face prin includerea CBB-RS ntr-o bucl de reacie cea ce face ca noua structur construit s fie un
circuit de ordinul 2. Construcia CBB-JK urmrete metoda general de sintez a automatelor sincrone (fig
4.21a)avnd ca element de memorie un CBB-RS. n figura 4.21 sunt prezentate toate fazele de sintez a CBB-JK
dup metoda general de sintez a automatelor sincrone.n figura 4.21a este reprezentat diagrama de tranziii
care descrie funcionarea unui CBB-RS din care a fost eliminat restricia de activare simultan a intrrilor prin
introducerea pe arcele de tranziie ntre strile 1 i 2 a comenzii de intrare JK=11. Odat obtinut diagrama de
tranziii se trece la construcia tabelului asignat de tranziii a strilor (fig.4.21b) cu starea 1 (0) i starea 2 (1).
Urmtorul pas este transpunerea spaiului strilor n diagram Karnaugh pentru gsirea funciei de excitaie
adic ecuaia de funcionare a CBB-JK.
Se construiesc apoi diagramele Karnaugh pentru stabilirea variabilelor strii urmtoare Z+1 i Z+2 care
sunt intrri pentru blocul de memorie ( memoria este construit din bistabilul RS deci Z+1=S i Z+2= R). Intrrile
CBB-RS extrase din diagrama Karnaugh a varibilelor strii urmtoare va fi:
S = JQ
R = KQ
iar ecuatia de functionare pentru CBB-JK este:
t
Q t + 1 = JQ + KQ t
unde Qt este starea bistabilului la momentul t.
Conform diagramei de stabilire a semnalelor S i R (fig.4.21d) se construiete cu pori SI-NU CBB-JK
sincron prezentat n fig 4.21e. Legtura ncruciat pentru reacie va determina posibilitatea ca bistabilul JK s
intre n oscilaii pentru J=K=1 i CLK activ, procesul fiind eliminat prin aplicarea pentru acest bistabil a
structurilor master-slave ce vor fi prezentate ulterior.
fig.4.21
40
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Rezultatul sintezei CBB-JK este stabilirea tabelelor caracteristic i de excitaie (figura 4.22a i b).
fig.4.22
4.3.2.8. Circuitul basculant bistabil de tip D (delay).
Revenind la dezavantajul principal al CBB-RS o nou metod de eliminare a restriciei RS=11 a intrrilor
este construcia bistabilelor de tip D. Una din soluile care rezolv aceast problem este forarea celor dou
intrri R i S de a avea totdeauna valori opuse adic S = R . Tabelul de adevr a CBB-D este prezentat n figura
4.23 din care se extrage forma ecuaiei de funcionare
Q t +1 = Dt
unde Dt este starea intrrii de date la momentul t.
fig 4.23.
Plecnd de la ecuaia de funcionare a CBB-D : Qt+1=Dt
t t
Qt+1= Dt = Dt (Qt+ Q )= D Q + D Q
t t t
t +1 t
i ecuaia de funcionare a CBB-RS: Q = St + R Qt rezulta prin analogie c:
t t
Q t +1 = ( R + S t ) Q t + S t Q
St = Dt
t
Rt = D
Deci CBB-D va avea urmtoarea structur:
fig . 4.24
Din analiza diagramei de semnale rezult c CBB-D lucreaz ca i repetor dar realizeaz i principala
funcie a CBB i anume cea de ntrziere (delay). CBB-D urmrete la fiecare impul de tact evoluia intrrii
sesiznd la ieire modificarea intrrii de date pe toat durat palierului activ al ceasului. Ca i structurile RS
41
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
simple CBB-D sunt folodite n mod special pentru realizarea unor structuri complexe de memorie cum ar fi:
registrele de deplasare si blocurile de memorie adresabile prin decodificatoare i multiplexoare. PRESET
(prenscriere) i CLEAR (tergere) sunt intrri asincrone prioritare utile n sistemele digitale pentru nscrierea
unei informaii de iniializare sau resetare a unor structuri ce conin bistabili. Circuit integrat consacrat care
conine patru celule D este CDB 475.
4.3.2.9 Circuitul basculant bistabil de tip T.
CBB-T are o funcionare descris in tabelul de adevr i n tabelul de tranziii din figura 4.25a i b.
Funcionarea circuitului const n comutarea n starea opus pentru T=1, iar pentru T=0 semnalul de clock nu
modific starea bistabilului. Ecuaia caracteristic de funcionare a CBB-T este:
t
Q t +1 = Q T + Q t T = Q t T
Proprietatea de bascula la fiecare impuls de tact recomand folosirea CBB-T ca i numrtor modulo 2
(fig.4.25). Utilizarea circuitului ca i divizor cu 2 a frecvenei duce la obinerea pe ieirea Q a unui semnal divizat
cu un factor de umplere foarte aproape de 0,5 chiar dac semnalul aplicat pe intrarea clock are un factor de
umplere mult diferit de 0,5.
fig. 4.25
Deoarece circuitul nu exist sub form de circuit integrat independent este necesar construcia lui
utiliznd alte structuri de bistabili RS, JK i D.
Se scriu comasat toate tabelele de tranziii a CBB RS, JK, D i T (fig 4.26a). Din tabelul de tranziii se
construiete diagrama Karnaugh al spaiului strilor pentru fiecare tip de bistabil n parte considernd ca
variabile de intrare Q i T. n figura 4.26 b i c este prezentat exemplul de construcie a unui CBB-T pe o
structur D.
fig. 4.26
42
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig 4.27
4.3.2.10. Circuitul basculat bistabil RS-MASTER-SLAVE. Principiul MASTER-SLAVE.
Dup cum s-a menionat, un bistabil RS simplu cu tact poate comuta pe durata impulsului de tact (pe
palier) i ca urmare a comutrii intrrilor de date din acest interval. n multe situsii se impune ca tranziia ieirii
s se fac n momente bine determinate fr s fie influenate de modificarea strilor de la intrare. n acest scop
s-au adoptat o serie de structuri formate din dou circuite bistabile simple nseriate, unul Master (stpn) ale
crui ieiri sunt aplicate ca intrri la urmtorul bistabil Slave (sclav) n aa fel nct ieirile celui de al doilea
bistabil s fie complet izolate de intrrile ansamblului. Cele dou bistabile sunt validate n opoziie de ctre
semnalul CLK. O structur de CBB-RS-MS este prezentat n figura 4.28a iar semnalele explicative pentru
temporizri n figura 4.28b.
fig. 4.28
-Momentul t1: La aplicarea frontului cresctor al semnalul CLK, CLK dezactiveaz intrrile letch-ului slave i
separ cele dou bistabile, bistabilul slave rmne n starea comandat de master la momentul t1.
-Momentul t2: n acest moment impulsul de clock are un nivel suficient de mare pentru a deschide porile SI-NU
de la intrarea masterului, acesta fiind nscris n starea corespunztoare intrrilor RS i pstreaz aceast stare pe
toat durata palierului dac datele de intrare rmn constante.
43
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
-Momentul t3: La acest moment semnalul se clock devalideaz bistabilul master prin blocarea porilor SI-
NU de pe intrri. Starea care a fost nscris n master la momentul t3 este transferat bistabilului slave (t4)
validat de semnalul CLK . Dup aceti timpi procesul se repet.
Dup cum se poate observa transferul de date de la intrare la ieirea CBB-MS comport dou etape:
prima etap const n nscrierea datelor in latch-ul master iar a doua transferul acestora n slave. Acest lucru nu
se poate face oricum existnd cteva restricii de timp. Prima restricie de timp impus este ca durata activ a
palierului semnalului CLK s fie mai mare dect timpul de propagare prin master.
O alt restricie este ca intrrile de date s fie meninute constante un timp egal cu ty+tz+tm. Dac acest
lucru nu se ntmpl bistabilul slave va memora starea masterului n momentul t3 cea ce face ca n general
aceste structuri s fie proiectate pentru comutaie pe frontul posterior al semnalului CLK. Structura master-slave
dispune i de intrri prioritare care acioneat direct asupra bistabilului slave. Semnalele PRESET i CLEAR nu
pot fi activate simultan i execut nscrierea i resetarea structurilor de bistabili raportat la funcionarea global
a unui sistem digital complex.
4.3.2.11. Circuitul basculant bistabil JK Master-Slave (CBB-JK-MS).
CBB-JK-MS se compune ntr-o organizare clasic de structur master-slave din dou bistabile RS la care
se realizeaz cele dou legturi de reacie specifice bistabilelor JK. Funcionarea bistabilului comport dou faze:
nscrierea datelor n bistabilul master i apoi transferul lor n slave. i n acest caz ieirile sunt izolate fa de
intrri eliminndu-se posibilitatea de apariie a oscilailor la ieire.
fig. 4.29
Se menin i n cazul CBB-JK-MS acealei restrici de timp i de stare a intrrilor ca i la structura CBB-
RS-MS : durata activ a palierului semnalului CLK s fie mai mare dect timpul de propagare prin bistabilul
master i o alt restricie este ca intrrile de date s fie meninute constante un timp egal cu ty+tz+tm.
Problemele care apar sunt generate de posibilitatea apariiei unui impuls nedorit (zgomot) pe intrarea K (figura
4.29b) suficient ca comute circuitul master din starea unu n zero, fenomenul se transmite i bistabilului slave
care preia eronat informaia. Eliminarea acestei probleme de transparen a CBB-JK-MS se face prin meninerea
constant a intrrilor pe durata palierului semnalului CLK plus timpul de prestabilire. De multe ori n practic
meninerea constant a intrrilor un timp aa de lung este dezavantajoas de aceea se impune soluia
constructiv de realizare a unui CBB-JK-MS care permite modificarea intrrilor pe durata palierului activ de clock
denumit i bistabil cu date deblocate. Constructiv aceast structur este alctuit dintr-un dispozitiv de
comutaie pentru partea de master i o structur clasic master-slave pentru partea de slave, realizndu-se
astfel un transfer amnat al coninutului din master n slave.
44
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
45
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
4.4. REGISTRE
n tehnica sistemelor digitale, tehnic de calcul i automatizri se folosesc diferite sisteme electronice capabile s
memoreze temporar o informaie i s o transfere la cerere. Asemenea sisteme realizate cu CBB-RS-MS, CBB-JK-
MS i cu ferite de comutaie care pot s ndeplineasc funcile de mai sus se numesc registre. Aceste tipuri de
memorie sunt folosite ca supori de memorie tampon pentru un singur cuvnt, de exemplu pentru stocarea
temporar a unui operand sau a rezultatului ntr-o unitate de calcul aritmetic i logic (ALU).
ntr-un registru format din n bistabili se poate nscrie o informaie de forma: b0,b1,b2, ... ,bn unde bi =
(1,2,...n) poate avea valorile 0 sau 1. n funcie de modul n care se face scrierea i citirea registrele sunt de
urmtoarele tipuri:
- regitrii serie -informaia este introdus succesiv bit cu bit . Scrierea se comand cu ajutorul
impulsurilor de clock, cte unul pentru fiecare cifr binar.
- regitrii parallel - Informaia este nscris simultan pentru toate rangurile si este citit paralel.
-regitrii serie-paralel - informaia este introdus bit cu bit i este i se citete simultan pentru toate
rangurile.
-regitrii paralel-serie - informaia este introdus paralel iar citirea se face serie bit cu bit.
4.4.1. Registre serie.
Registrele serie se obin printr-o extindere de tip serie de celule bistabile de tip D. n figura 4.30 este prezentat
o structur de registru serie pentru patru bii precum i funcionarea sa la aplicarea pe intrare a secvenei 1001.
Ecuaia de transfer a circuitului este:
Qi(t+T)=Qi-1(t) CLK
Qi(t+iT)=x(t)
conform ecuaiei fundamentale de funcionare a bistabililor de tip D.
Pentru nscrierea datelor sunt necesare patru impulsuri de clock, al cincilea impuls de ceas introduce n
registru 0. Cititea se face tot pe durata a patru impulsuri de clock dup care registrul n registru rmne
valoarea 0 dac pe intrarea serial nu avem accesibil alt cuvnt de informatie.
fig 4.30
Orice operaie de transfer de la o celul de bistabil la alta este corect dac sunt ndeplinite cteva
restricii legate de temporizare. Problemele ce pot aprea sunt generate de defazajul de clock care se manifest
n special la un numr mare de celule. O alt problem const n faptul c transferul de la o celul al alta nu este
posibil dac timpul de propagare prin celula anterioar nu este mai mare dect timpul de meninere al celulei
urmtoare. n general aceste restricii de temporizare sunt eliminate prin utilitarea uor celule de bistabili
realizate n aceeai tehnologie. Din studiul privind ntrzierile controlate ce apar n funcionarea corect a unui
registru serial putem spune c din acest punct de vedere acesta poate fi considerat echivalentul n digital al liniei
de ntrziere analogic. Din aceste moduri de funcionare i conform ecuaiei de transfer rezult c registrele
serie pe lng operaia important de memorare a unui cuvnt poate fi utilitat i pentru procesare: deplasarea la
dreapta cu k poziii a unui cuvnt nscris realizeaz operaia de mprire cu 2k a acelui cuvnt iar deplasarea la
stnga cu k poziii realizeaz operaia de nmulire cu 2k a cuvntului.
45
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Ca i componen intern registrele paralel sunt alctuite din n bistabili de tip D (uzual), singura
legtur ntre ele este semnalul de clock comun. Cuvntul este nscris paralel pe intrrile de date D0, D1, ...Dn-1 i
este citit tot paralel pe ieirile Q0,Q1,..., Qn-1 (figura 4.31a). Exploatnd caracteristica bistabililor de a genera i
negata variabilelor nscrise, regitri paraleli genereat att variabilele negate ct i cele nenegate ale intrrilor.
Acest transfer paralel al datelor de la intrarea la ieirea unui registru paralel nu se face oricum ci sub controlul
unor semnale externe. nscrierea datelor n registru se face sincronizat cu semnalul de clock (pe front). Unele
structuri de regitri paraleli dispun i de un semnal prioritar de nscriere LOAD DESABLE care cnd este activ
blocheaz nscrierea datelor chiar dac semnalul de clock este activ. O alt comand controleaz validarea
datelor la ieire OUTPUT ENABLE pentru regitri conectai la magistrale deci cu ieiri TSL. Semnalul de tergere
CLEAR acioneaz asupra intrrilor prioritare asincrone de reset al bistabililor (figura 4.31b i c). Exemplu de
circuit integrat consacrat folosit pentru construcia de regitri paraleli este CDB475 (4 bistabili D).
O aplicaie important a structurilor paralele de regitrii este funcionarea cuplat a unui registru paralel
cu un sumator complet - registrul acumulator (figura 4.32). Fiecrei celule a registrului i corespunde o celul a
sumatorului complet. Fiecare celul sumator complet nsumeaz bitul cuvntului de intrare b0,b1,b2,b3, bitul de
transfer anterior de la celula precedent i bitul Qi de la celula corespunztoare a celulei bistabilului (i=0,1,2,3).
Bitul sum rezultat se aplic la intrarea D a bistabilui corespunztor unde este nscris la activarea semnalului
clock iar bitul de transfer rezultat se aplic celulei sumator urmtoare ca bit de transfer anterior. Rezult c la
fiecare activare a clock-ului coninutul registrului este nsumat cu valoarea secvenei paralele de la intrarea
sumatoarelor b0,b1,b2,b3.
Dac coninutul registrului este Q3,Q2,Q1,Q0=0000 i transferul anterior Ci=0 dup n impulsuri de ceas
coninutul registrului este egal cu de n ori valoarea cuvntului b0,b1,b2,b3. Cnd se aplic b0,b1,b2,b3=0001 si
Ci=0 coninul registrului este incrementat la fiecare impuls de clock funcionnd ca i numrtor binar sincron.
Pentru combinaia b0,b1,b2,b3=1111si Ci=0 circuitul funcioneaz ca i numrtor sincron cu decrementare.
Un circuit acumulator poate executa operaii de adunare, numrare deplasare. Folosind i o structur
extern de legturi se pot construi i circuite acumulator programabile pentru mai multe operaii: adunare,
scdere, deplasare stnga dreapta, tergere i ncrcare. Structurile compuse pe baz de regitrii acumulator i
extrem de folosite n tehnica de calcul pot fi utilizate pentru calcule mai complexe asupra numrului de impulsuri
de clock aplicate cum ar fi: extragerea rdcinii ptrate, ridicare la putere de diferite ordine, logaritmare n baza
2 etc. Deoarece dup aplicarea ultimului impuls de clock la ieire se genereaz valoarea funciei calculate deci
procesarea informaiei n timp real un avantaj foarte important.
4.4.3. Registrul serie-paralel. (registrul cu ncrcare paralel i deplasare serial (CDB 495.)
Structura bazat pe regitri serie-paralel i paralel-serie poate asigura prin modul se selectare
funcionarea ca i registru paralel sau modul registru serie. Practic principuil de funcionare a acestor circuite
const n folosirea aceleai celule de bistabil pentru cele dou moduri de funcionare prin modificarea
conexiunilor de intrare i ieire la nivelul celulei. Schema de principiu al unui registru serie-paralel este
prezentat n figura 4.33a. Selecia celor dou moduri de lucru se face utiliznd multiplexoare 2:1 pentru fiecare
celul de bistabil D. Pentru modul de lucru Mod=0 ieirea unei celule Qi este conectat la intrarea de date a
urmtoarei, structura funcioneaz ca i registru serie. Cuvntul serial se aplic pe intrarea serie bit cu bit i
dup al n-lea impuls se citeste serial la ieirea celulei Qn. Dac Mod=1 se selecteaz intrarea 1 a multiplexorului
permind ncrcarea paralel a cuvntului de date n celulele de bistabili. Acest mod corespunde funcionrii ca
i registru paralel.
Registrul cu ncrcare paralel i deplasare serial CDB 495.
Conine patru celule de bistabili RS n configuraie D (figura 4.33b), ieirea fiecrei celule este legat la
intrarea celulei urmtoare prin intermediul unui multiplexor 2:1 realizat cu dou pori SI si o poart SAU.
Mod=0 - se realizeaz ncrcarea serial cuvntului de date de pe intrarea serial i deplasarea la
stnga sincron cu semnalul de ceas CLOCK 1.
Mod=1 - se realizeaz ncrcarea paralel sincron cu semnalul de ceas CLOCK 2.
Dac este utilizat doar un mod de lucru cele dou terminale CLOCK 1 si CLOCK 2 se leag mpreun.
Deplasarea la dreapta se realizeaz sincron cu semnalul CLOCK 2 i Mod=1 dar sunt necesare i cteva
conexiuni externe: ieirea QD la intrarea C, QC la B i QB la A, intrarea de date va fi terminalul D iar ieirea serie
46
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
va fi terminalul QA.
Realiznd modalitatea alternativ de lucru prezentat mai sus registrul poate fi folosit pentru
implementarea sistemelor de transmisie serial- pentru emisie prin "mpachetarea" cuvntului serial de date cu
bitii de start i stop iar pentru recepie decodificarea i extragerea din cuvntul recepionat a datelor utile dup o
eventual corecie a erorilor (prin arbori de paritate).
fig. 4.31
fig 4.32
47
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.33
Numrtorul electronic binar reprezint o structur logic de tip secvenial (automat finit) capabil s-i
modifice coninutul care exprim un numr de bii memorai ca urmare a aplicrii impulsurilor la intrare i care
asfel sunt numrate bit cu bit. Dei numrarea se face n cod binar (cel mai adesea cel natural) la ieire
coninutul poate fi afiat direct n binar sau n urma unui proces de decodificare, acesta poate fi redat i sub
forma altor coduri cum ar fi codul zecimal, cod alfanumeric etc.
Structural circuitul numrtor reprezint un automat cu mulimea intrrilor zero (X=0), de tip Moore
A=(Y,Q,f,g) cu mulimea strilor egal cu mulimea ieirilor Y=Q. n general circuitele numrtoare au o stare
iniial unic de obicei zero, dar exist si structuri ce i modific starea iniial de aici i denumirea de
numrtoare presetabile sau cu prenscriere. Un circuit de numrare modulo M este un automat care prezint M
stri i care sadisface condiia ca din fiecare stare se poate trece numai ntr-o singur stare urmtoare printr-o
tranziie necondiionat parcurgndu-se astfel ciclic cele M stri (figura 4.34).
Un numrtor modulo M n care M nu este prim se obine din nscrierea de numrtoare modul
M1,M2,...Mk respectnd relaia: M= M1M2...Mk.
Ca i exemplu un numrtor modulo 8 (M=8) se poate implementa prin nscrierea a trei numrtoare
modulo 2, deci a trei celule de bistabili (23=8).
Circuitele nimrtoare pot fi clasificate n dou grupe: sincrone- n care semnalul de clock se aplic
simultan la toate celulele de bistabili si asincrone n care impulsul de clock se aplic doar primei celule comutaia
bistabilelor fiind succesiv n timp.
48
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.34
4.5.1. Circuite numrtoare asincrone.
fig.4.36
Combinnd cele dou structuri prezentate mai sus se obine schema de principiu a unui numrtor reversibil
care poate numra att direct (count-up) ct i invers (count-down). Modul de lucru pentru acest tip de
numrtoare este comandat prin terminalul count-up/ down prin acionarea porilor SAU care conecteaz fie
intrrile Qi fie Qi la intrrile CLKi+1 ale bistabilului urmtor(figura 4.38). Circuitul mai dispune si de semnale de
validare a numrrii (count enable) i de resetare (RESET).
49
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.37
fig.38
n exemplele considerate pn acum cei n bistabili nu comut n acelai timp nefiind comandai de
acelai impuls de clock, deci fiecare bistabil comut ca o consecin a comutrii bistabilului anterior. La nivelul
fiecrui bistabil are loc o ntrziere de durat tB astfel nct timpul total de comutare a celor n bistabili este ntB.
pentru o corect comutare este necesar ca frecvena impulsurilor aplicate la intrarea de clock s fie mai mic
dect:
1
fi <
nt B
ceea ce limiteaz mult viteza de lucru a acestor numrtoare.
Pentru eliminarea fenomenului de hazard determinat de apariia unor impulsuri parazite la ieirea
numrtorului este utilizat un semnal de validare (STROBE) care face ca decodificarea ieirilor s se fac numai
dup ce toate ieirile bistabililor se afl intr-o stare stabil.
50
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.39
fig. 4.40
Etapa 4. Din tabelul de adevr (fig.4.40c) se reprezint J0,K0, J1,K1.J2,K2 n diagrame Karnaugh i se
minimizeaz (fig 4.41a).
Etapa 5. Odat stabilite relaiile ce determin J0,K0, J1,K1.J2,K2 se va implementa fizic ( fig. 4.41b).
51
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.41
Numrtorul modulo 10 (M=10<24).
Se poate obine prin conectarea n cascad a dou numrtoare modulo 5 i modulo 2 conform relaiei
M10=M2M5. Vom realiza proiectarea numrtorului modulo 10 (zecimal ) utiliza celule de bistabili de tip D n
configuraie T.
t
Deoarece Qt+1=QtT pentru bistabilul T si Qt+1= Q pentru T=1 i conform ecuaiei de funcionare a
bistabilelor D, Qt+1=D rezult c pentru a implementa numrtorul cu bistabili D n configuraie T este necesar
t
ca pentru nceput s realizm legtura D= Q pentru fiecare celul. Dac studiem tabelul de adevr pentru
numrtorul zecimal (figura 4.42a) observm c, condiia de oprire (i aducere la 0) a numrtorului apare n
momentul cnd cuvntul binar Q0,Q1,Q2,Q3 are valoarea 10 in zecimal (1010 in binar). n acest moment
decodificatorul (realizat cu o singur poart) activeaz semnalul asincron de tergere CLEAR. Din tabelul de
adevr se extrage expresia condiiei de oprire CLEAR = Q1Q3 .
fig. 4.42
Schema de mai sus sadisface funcionarea la frecvene joase dar devine transparent la frecvene mai
mari prin propagarea n interiorul ei a unor posibile variaii. Acest fenomen face ca durata semnalului CLEAR s
nu mai fie suficient, inpulsul de tergere poate disprea nainte de nscrierea n zero a tuturor bistabililor.
Pentru a asigura o durat activ mai lung pentru semnalul de resetare CLEAR suficient pentru tergerea sigur
a tuturor bistabililor n serie cu poarta SI se introduce un CBB-RS. Semnalul produs de poarta SI nscrie bistabilul
t
n 1 logic deci Q = CLEAR =0, durata semnalului CLEAR este da data aceasta suficint de lung pentru a
reseta bistabilele. Reasetarea CBB-RS din bucl se face prin aplicarea semnalului de clock (palierul semnalului de
clock) ce produce R=1 i revenirea n starea 0 a CBB-RS.
Circuite numrtoare asincrone consacrate produse n Romnia sunt: CDB 490- numrtor/divizor
decadic, CDB 493- numrtor binar, CDB 492- numrtor/divizor cu 12 (vezi anexa). Alte tipuri de
numrtoare asincrone (Texax Instruments): numrtorul 12 bii binar 7040, numrtorul 14 bii binar 7060.
52
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig.4.43
Dup cum s-a mai artat numrtoarele sincrone prezint dezavantajul ntrzierilor cumulative ale
bistabililor. n acest sens frecvena maxim de lucru va fi limitat de aceste ntrzieri i n plus pot aprea stri
parazite care n cazul unei cuplrii a unui decodificator la ieire vor determina impulsuri false spre restul
sistemului. Pentru nu numrtor sincron frecvena maxim este determinat de timpul de propagare prin cei n
bistabili precum I timpul de validare la ieirea decodificat a numrtorului adic:
1
nt B + t v
f
n care tB este durata de propagare prin celula de bistabil i tV este durata de impulsului de validare. Pentru un
numrtor realizat cu patru celule de bistabili i cu tB=50ns i tV= 100ns frecvena maxim de lucru este:
1
( 4 50 + 100) ns = 300ns
f
f 3,33 Mhz
Pentru a mrii frecvena de lucru i pentru a elimina i dezavantajele legate de ntrzierile ce apar la
comutaia bistabililor se introduce structura de numrtor sincron n care comanda de clock se aplic simultan
tuturor celulelor de bistabili. Practic acest tip de numrtoare sunt realizate din bistabili JK n configuraie T (cu
condiia T=1).
Exemplu: Se cere implementarea unui numrtor sincron pe patru bii utiliznd celule de bistabili JK.
Etapa 1. Se reprezint diagrama de strii a numrtorului (fig.4.44a).
Etapa 2. Se scrie tabelul de adevr (de stri) pentru bistabilul JK (fig. 4.44b)
Etapa 3. Pentru stabilirea comenzilor de la intrrile JK ale bistabililor este necesar construirea unui
tabel condensat al strilor n care variabilele J1,K1,J2,K2,J3,K3J4K4 sunt funcii de starea prezent Qt si urmtoare
Qt+1 (fig. 4.56c).
Etapa 4. Din tabelul de adevr (fig.4.44c) se reprezint J0,K0, J1,K1.J2,K2J4K4 n diagrame Karnaugh i se
minimizeaz (fig 4.45a).
Etapa 5. Odat stabilite relaiile ce determin J0,K0, J1,K1.J2,K2 J4K4 se va implementa fizic ( fig. 4.45b).
Viteza de numrare a acestor numrtoare este mai mare dect cea a numrtoarelor asincrone
depinznd doar de ntrzierea tB a fiecrui bistabil plus ntrzierea tp pentru fiecare poart.
53
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
1
tB + tp
f
1
50 + 2 25 = 100ns
f
f 10Mhz
n funcie de scopul urmrit i firma productoare exist o mare varietate de circuite integrate
numrtoare sincrone: 74190- numrtor sincron decadic reversibil cu transport paralel, 74191- numrtor
sincron binar reversibil, 74192- identic cu 74190 dar cu dou intrri de numrare i fr comand de sens,
74193- identic cu 74191 dar cu dou intrri de numrare i fr comand de sens (n Romnia sunt fabricate
de firma IPRS Bneasa SA sub indicativul CDB4192 i CDB 4193), 74160/161 numarator binar, 4518/20
dual BCD/binar,
numaratoare binare reversibile 74169, 74668/669, 4510/16 i numtrtorul de 8 bii reversibil 74867/
869.
fig. 4.44
54
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig 4.45
Numrtoarele modulo 2n se obin prin nserierea a n celule de bistabili i parcuregerea n sens direct
sau invers a 2n stri. Sinteza unui numrtor modulo M (M<2n) se realizeaz pe o structur de numrtor
modulo 2n pentru care se elimin 2n-M stri. Soluia de eliminare a 2n-M stri este de a introduce o tranziie
forat din starea S2 n 1 fie n starea S 2 n ( M 1) sau SM. Structurile de numrtoare care au aceast facilitate se
numesc numrtoare presetabile. n general aceste numrtoare conin patru celule de bistabili cu posibilitatea
de nimrare n sens direct si invers (reversibile) realiznd un maxim mod 16 sau mod 10 (decadice). ncrcarea
cuvntului de date (presetarea sau prencrcarea) se face asincron paralel pe palier sau sincron pe front. n
figura 4.46ab este prezentat circuitul numrtor presetabil reversibil MMC 40193 (C-MOS produs la
Microelectronica SA).
n figura 4.46c este prezentat circuitul de nscriere asincron ntr-o celul de tip D (acelai circuit de
ncrcare poate fi aplicat fiecrui tip de celul de bistabil). ncrcarea datelor este validat de semnalul de
ncrcare LOAD, pe palierul acestui semnal clock-ul nu are efect. la activarea semnalului LOAD si pentru Dn=1
comanda bistabilului este PRESET =1 si CLEAR =0 deci n bistabil se va nscrie 1. Pentru eliminarea
posibilitilor de activare necontrolat a semnalului LOAD n cazul nscrierii asincrone este necesar
introducerea unui letch suplimentar introdus n schem ca n figura 4.46c.
nscrierea sincron (fig 4.46d) are unele avantaje fa de cea asincron cea ce o face a fi utilizat mai
des la proiectarea numrtoarelor presetabile. Pentru nscrierea datelor acioneaz semnalul LOAD dar
nscrierea preopriuzis are loc doar odat cu urmtorul impuls de clock.
55
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.46
Pe lng utilizarea n unitile aritmetice sau a altor blocuri din sistemele numerice, registrele de
deplasare serie sunt folosite i la sinteza numrtoarelor n inel. Cuvntul de n bii nscris ntr-un registru serie
se "pierde" bit dup bit la ieirea serial a registrului dup un interval de n tacte. Construcia registrelor n inel
se bazeaz pe o structur de registru serie la care se realizeaz o legtur de reacie ntre ieirea serie i
intrarea serie, informaia din rgistru numai este pierdut ci recirculat in interiorul "inelului"obimut prin legtura
de reacie. Transferul ciclic prin registru se poate determina cu relaia:
Qi+1(t+T)=Qi (t) CLK, Q0(t+T)=Qn(t) CLK
Pentru exemplificare se cere sinteza unui numrtor Johnson de patru celule. Pentru sintez se folosesc
patru celule de bistabili JK (fig.4.48a). Semnalul CLEAR aduce registrul n starea iniial (0000). Deoarece
56
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig.4.47
fig. 4.48
57
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Utiliznd celule de bistabili JK se cere proiectarea unui numrtor de trei bii n cod Gray.
Etapa 1. Pentru stabilirea comenzilor de la intrrile JK ale bistabililor este necesar construirea unui
tabel condensat al strilor n care variabilele J1,K1,J2,K2,J3,K3J4K4 sunt funcii de starea prezent Qt si urmtoare
Qt+1 (fig. 4.49a).
Etapa 2. Din tabelul de adevr se reprezint J0,K0, J1,K1.J2,K2J4K4 n diagrame Karnaugh i se
minimizeaz (fig 4.49b).
Etapa 3. Odat stabilite relaiile ce determin J0,K0, J1,K1.J2,K2 J4K4 se va implementa fizic ( fig. 4.49c).
fig. 4.49
58
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
59
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.50
fig. 4.51
59
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Funcionarea: Tranzistorii T3 i T4 sunt tranzistoare de activare (scriere citire) a bistabilului format din
tranzistoarele T1 i T2 iar tranzistorii T5 i T6 sunt tranzistori de sarcin (rezistene MOS). Pentru citire se aplic o
tensiune ridicat pe linia selecie cuvnt (xi), care deschide tranzistoarele T3 i T4 iar circuitele de citite vor
sesiza pe linile de bit yi0 i yi1 care din tranzistorii din bistabil se afl n conducie T1 sau T2 (n funcie de starea
bistabilului 0 sau 1). Pentru scrierea informaiei se aplic din nou tensiunea ridicat pe linia de cuvnt i apoi
prin circuitele de citire se foreaz trecerea bistabilului ntr-o stare sau alta. Deoarece tot timpul unul din
inversoarele (unul din tranzistorii T1 sau T2) sunt n conducie rezult un consum de putere destul de mare (
500mW/ 1Kbit). Preoblema este rezolvat utitliznd tranzistosre C-MOS ( fig.4.51b) care au consumul n regim
de curent continuu neglijabil (1mW/1Kbit). La celula N-MOS se poate reduce curentul n regim de ateptare sub
ordinul de A printr-o dimensionare corect a tranzistoarelor T5 i T6. Pentru obinerea unei sigurane sporite n
procesele se scriere i citire cele dou coloane de bit nu sunt folosite n mod diferenial ci n mod simetric
simultan (cnd o bar este utilizat ntr-o comand cealalt este fixat la un potenial de 3V intermediar
nivelelor H i L).
Scriere: a) bit 1- yi0 forat la nivel L, yi1 nivel intermediar 3V, T3 i T4 n conducie determin T1 blocat i T2 n
conducie deci apariia strii Q=1.
b) bit 0- yi1 forat la nivel L, yi0 nivel intermediar 3V, T3 i T4 n conducie determin T2 blocat i T1 n
conducie deci apariia strii Q=0.
Citire: a) bit 1- activarea liniei xi, yi1 nivel intermediar 3V, yi0 nivel intermediar 3V, tranzistorul T2 care este n
conducie conecteaz linia yi0 la mas potenialul ei scade fat de 3V deci diferena de potenial ntre linile yi0 i
yi1este pozitiv.
b) bit 0- activarea liniei xi, yi1 nivel intermediar 3V, yi0 nivel intermediar 3V, tranzistorul T1 care este n
conducie conecteaz linia yi1 la mas potenialul ei scade fat de 3V deci diferena de potenial ntre linile yi0 i
yi1este negativ.
Semnul diferenei i generarea nivelului logic al bitului coninut n celul este este sesizat de ctre
amplificatoare difereniale de detectare ataate fiecrei coloane (amplificatoare de sens). Viteza de execuie a
unei operaii depinde de viteza de decodificare al adreselor i de rapiditatea de variaie a potenialelor pe linia de
selecie i pe coloane.
Operaile de scriere i citire ale memorilor SRAM.
Pentru orice utilizator din exterior circuitul de memorie se reduce la o magistral de adrese, de date i
de control. Magistrala de control conduce circuitul de memorie n cazul n care acesta este plasat ntr-un sistem
global (sisteme microprocesor etc,). Principalele semnale de control pentru memoria SRAM sunt: CS - cip select
face selecia circuitul de memorie, WE - write enable activ execut ciclul de scriere, inactiv ciclul de citire. n
figura 4.66a i b este prezentat structura i simbolul unui circuit de memeorie SRAM de capacitate 1K4bii.
Citirea, scrierea i succesiunea semnalelor este prezentat n figura 4.66c (citire) si 4.66d (scriere).
Scrierea: 1. Se aplic cuvntul de adres A0-A9.
2. Se activeaz semnalul de selecie CS =0 i semnalul WE
3. Se aplic cuvntul de date D0-D3 pe magistrala de date.
4. Se dezactiveaz semnalele CS si WE
5. Se eleibereaz magistrala de date si adrese. Ieirile trec n starea de nalt impedan (HZ).
Citirea: similar cu operaia de scriere cu condiia c WE este inactiv.
Condiii de timp pentru operaia de citire:
- tACC=t1-t0 timp de acces momentul dintre aplicarea adreselor I si momentul apariiei datelor valide
pe magistral de date.
- tCS1 timp minim necesar din momentul activrii seleciei circuitului pn n momentul n care ieirile
trec din starea HZ n starea mormal.
-tCS2 timp minim necesar din momentul dezactivrii seleciei circuitului pn n momentul n care ieirile
trec din starea mormal n starea HZ.
Condiii de timp pentru operaia de scriere:
-tADEC timp minim necesar pentru decodificarea cuvntului de adres
- tPS timp de prestabilire
-tMS timp de meninere
60
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.52
fig. 4.53
61
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig. 4.54
Circuite de memorie SRAM consacrate: I 2147 (2K x 1bit), I 2102 (1K x 1bit), I 2114 (1K x 4biti).
Structurile de memorie DRAM pstreaz n general aceeai organizare matricial de la memorile SRAM
cu deosebirea c celula de memorie SRAM constituit dintr-un letch este nlocuit cu o capacitate integrat care
formeaz celula dinamic. Comparativ cu celula static la celula dinamic se mai pstreaz unul din
tranzistoarele T1, T2 care va conecta celula (capacitatea CD) la o coloan realiznd astfel structura prezentat n
figura 4.55.
fig. 4.55
Valoarea capacitii CD este de ordinul zecimilor de pF iar capacitatea echivalent pentru fiecare coloan
de 10...20 ori mai mare. Aceast simplitate comstructiv a celulei de memorie DRAM duce la o densitate foarte
mare de integrare i consum redus de putere deci implicit la realizarea unor circuite de memorie de capaciti
foarte mari (1K, 4K, 16K, 256K, 1M, 4M, 8M, 16M, 32M, 64M...).
Selecia celulei se face activnd linia xi care comand n conducie tranzistorul Tij realizndu-se astfel
62
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
conectarea capacitii CD la coloana Yj. Prin aceast conectare pe coloana Yj rezult o tensiune care reflect
valoarea anterioar a tensiunii de pe condensator nainte de conectare. Deoarece exist o mare disproporie
ntre valoarea capacitii CD i Ce citirea coninutului celulei se face utiliznd la iesire amplificatoare de sens
(buffere de iesire).
Scrierea:
Se realizeaz selecia celulei prin activarea liniei Xi.
Pe intrarea Din se aplic bitul care trebuie nscris.
Semnalul R/ W =1 dezactiveaz bufferul de ieire i activeaz bufferul de intrare, condensatotul CD se
ncarc cu o sarcin proporional cu tensiune aplicat pe intrarea de date Din.
Prin dezactivarea liniei Xi se blocheaz tranzistorul Tij condensatorul rmne ncrcat cu o sarcin
corespunztoare bitului Din.
Citirea:
Se realizeaz selecia celulei prin activarea liniei Xi.
Semnalul R/ W =0 dezactiveaz bufferul de intrare i activeaz bufferul de iesire. Valoarea bitului nscris
este generat ca data de ieire Dout.
Se dezactiveaz linia Xi si semnalul R/ W.
Datorit curenilor de scurgere sarcina electrica corespunztore valorii 1 logic acumulat n capacitatea
CD se diminueaz n timp cea ce face necesar regenerarea continu a acesteia la intervale de 2...4ms.
Regenerarea:
Se realizeaz selecia celulei prin activarea liniei Xi.
Semnalul R/ W =0 activeazeaz amplificatorul de sens deci nivelul de tensiune corespunztor bitului
nscris se aplic la intrare bufferului de regenerare.
Semnalul regenerare activeaz bufferul de regenerare ce reface nivelul de tensiune de pe condensatorul
celulei.
Se dezactiveaz linia Xi , semnalele R/ W i regenerare.
Structura intern a unui circuit de memorie DRAM este prezentat n figura 4.56.
Activarea liniei Xi selecteaz toate celule de pe acest linie, alegerea doar a unei celule se face prin
selecia coloanei respective (Yj). Selecia simultan a tuturor celulelor se face periodic (intervale de 2...4ms) prin
activarea semnalului regenerare i este util pentru operaia de regenerare. Pentru implementarea acestei
operaii de regenerare este necesar generarea n intervalul de 2...4ms a tuturor adreselor matricei de
memorie, aciune efectuat de un numrtor inclus intr-un bloc de control al regenerrii ( refresh controler).
Selecia se face n dou direcii principale: pe linie printr-un decodificator cu activarea liniei Xi i pe coloan
printr-un DMUX care selecteaz coloana Yj. Acest procedeu de selecie a unei celule face necesar divizarea
cuvntului de adres A0,A1, ...., An-1 n dou subcuvinte. Subcuvntul format din biii inferiori (A0,A1, ...., A n/2-1 )
se aplic DEC pentru linii iar cel format din biii superiori (An/2, An/2+1,..., An-1)DMUX pentru coloane. Ordinea de
adresare este urmatoarea: nti se aplic pe magistrala de adrese subcuvntul inferior care este inscris n
registrul adres linii cu semnalul de strob RAS (Row Address Strob) dup care pe magistral se aplic
subcuvntul superior ce este nscris n registrul adres coloane cu semnalul CAS (Column Address Strob).
63
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
fig.4.56
Dac subcuvntul de adres se mrete cu un bit (cuvntul de adres de mrete cu 2 bii)
capacitatea memoriei se va mrii de 4 ori (2n/2+1 2n/2+1=2n 4).Acesta explic faptul c circuitele DRAM uzuale au
capaciti multiplu de patru (1K, 4K, 16K, 1M, 4M, 16M, 32M, 64M...)
Diagrama de semnale i timpi pentru scriere, citirea i regenerarea memorilor de tip DRAM este
prezent n figura 4.57.
fig. 4.57
Ciclul de citire
tRAS- durata minim a semnalului RAS
tCAS- durata minim a semnalului CAS
tMSRAS- timp minim de stabilire a adresei de linie fa de frontul negativ al RAS.
tMSCAS- timp minim de stabilire a adresei de coloan fa de frontul negativ al CAS.
tLRAS- timp minim de meninere a adresei de linie fa de frontul negativ RAS.
tLCAS- timp minim de meninere a adresei de coloan fa de frontul negativ CAS.
64
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
tHZD- timp minim necesar n care ieirea TSL trece din starea HZ genernd la ieire data stabil.
tDHZ- timp minim necesar n care ieirea de date trece din starea HZ.
tacc- timp minim de acces, intervalul de timp din momentul aplicrii adresei pn n momentul apariiei datelor
la ieire.
Ciclul de scriere.
Conine toi timpii proprii operaiei de citire i n plus:
tSUD- timpul de stabilire a datelor fa de frontul posterior al CAS
tMD- timpul de meninere a datelor fa de terminarea semnalului CAS.
tMSWE- Timp de stabilire a comenzii de scriere fa de frontul posterior CAS.
Ciclul de regenerare.
Reprezint un ciclu de scriere simultan a tuturor biilor de pe o linie i necesit doar aplicarea adresei
de linie, activarea semnalului RAS i iniializarea comenzii de regenerare. Pentru corectitudinea operaiei este
necesar respectarea strict a timpilor de stabilire i meninere a adresei de linie fa de activarea semnalului
RAS.
n general timpul de ciclu (timpul minim dintre dou operaii de scriere-citire sau citire scriere) pentru
memorile DRAM este cuprins n intrevalul 110-150ns. Acest lucru arat c memorile SRAM sunt de 5...10 ori mai
rapide dect circuitele de memorie DRAM.
4.8.2.3. Adresarea si comanda regenerarii pentru o memorie DRAM de 64K x 1bit. [8]
Schema bloc este prezentat n figura 4.58. Blocul NUM. este un numrtor pe 8 bii care genereaz
adresele A0...A7 pentru mprosptare. Blocul CONTROL genereaz 256 de impulsuri ntr-un interval de 2...4ms,
comand semnalele RAS, CAS, R/W, genereaz semnalele de selecie MUX pentru cele dou ci i semnalul de
strob pentru registru de adrese. multiplexorul determin aplicarea la cele 8 linii de adres ale memoriei, a
adresei de linie (A0...A7) a adresei de coloan (A8...A15) precum i a adresei de regenerare. Blocul de control
va fi comandat de microprocesorul sistemului pe magistrala de control.
fig.4.58
Memorii DRAM folosite uzual: Intel I2104 , I2107 - 4K x 1bit, I 2117- 16K x 1 bit, I 4164 -
64K x 1 bit, Microelectronica SA MMN 4027- 4K x 1 bit, MMN 4116- 16K x 1 bit, Micron MT4LC4M4B1-
4M x 4 bii.
Folosit n sistemele IBM-PC memoria SIMM MT2D48 are capacitatea de 4Moctei. Circuitul dispune de
22 linii de adres furnizate secvenial. Funcionarea este similar cu prezentarea fcut pentru memorile DRAM
cu deosebirea c timpul de regenerare este de 32ms mult mai mare dect cel de la memorile DRAM din prima
generaie care au un timp de regenerare de 2...4ms.
65
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Semnificaia celor 30 de pini este prezentat n figura 4.59 a i b. Ca i structur electric circuitul este
realizat prin extensie folosind dou circuite de memorie MT4CM4B (fig.4.59c).
fig. 4.59
66
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Problema 4.2 S se construiasc tabelul de tranziie al strilor pentru automatul Moore definit de
graful de tranziii urmator.
67
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
01 01
11 10 11
1/1 2/0
10
10 10 10 00
00
4/0 3/1
11 10 11
01 01
Problema 4.23 S se construiasc tabelul de tranziii pentru automatul sincron definit de urmtorul graf
Mealy:
11/0
3
11/1
01/0
10/1
68
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
Problema 4.24 S se reduc i apoi s se implementeze automatul definit prin urmtorul tabel de tranziii:
Starea prezent Q Starea urmatoare Q iesire Y
X1X0
00 01 11 10
1 1 1 1 2 0
2 * 1 2 * 0
3 3 1 2 1 1
4 4 5 1 * 1
5 1 1 3 4 0
6 2 2 4 3 0
7 1 8 9 1 1
8 * 8 10 4 0
9 10 1 3 5 1
10 10 3 1 4 1
Problema 4.25 S se reduc i apoi s se implementeze automatul definit prin urmtorul tabel de tranziii:
Starea prezent Q Starea urmatoare Q
X1X0
00 01 11 10
1 1/1 1/1 1/1 2/0
2 */* 1/1 2/1 */*
3 3/1 1/1 2/0 1/0
4 4/1 5/1 1/0 */*
5 1/1 1/1 3/0 4/1
6 2/1 2/0 4/1 3/1
7 1/0 8/1 9/1 1/1
8 */* 8/1 10/1 4/1
9 10/1 1/1 3/0 5/1
10 10/1 3/1 1/0 4/1
Problema 4.26 S se implementeze urmtoarele automate definite prin organigram ASM.
000 000
A Y1Y2 A Y1Y2
001 001
B Y3 B
011 011
C Y1 Y3 C Y1 Y3
0 1 0 1
X1 010 X1 010
D Y2 Y5 D Y3
110 110
E Y1 E Y1 Y5
0
X2 1 0
X2 1
111 111
F Y5 F Y2 Y5
69
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
7474 Doua bistabile de tip D 7475 Patru bistabile de tip D 7476 Doua bistabile de tip J-K
cu retinere
Memorie RAM de 64 biti Numarator dec adic 7492 Numarator divizor prin 12
16x4 (divizor cu 2 si 5)
70
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC ELECTRONICA DIGITALA
7474 Doua bistabile de tip D 7475 Patru bistabile de tip D 7476 Doua bistabile de tip J-K
cu retinere
Memorie RAM de 64 biti Numarator dec adic 7492 Numarator divizor prin 12
16x4 (divizor cu 2 si 5)
70
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC
B. ELECTRONICA DIGITALA
Cifra cea mai din stnga este este cifra de cel mai mare ordin sau cifra cea mai semnificativ (MSB) iar
cifra cea mai din dreapta este cifra de cel mai mic ordin sau cifra cea mai puin semnificativ (LSB).
1
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC
2
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC
X 1 9 B 9H + X 1 9 11 9 +
Y C 7 E 6H Y 12 7 14 6
S E 1 9 FH S 14 17 25 15
14 16+1 16+9 15
E 1 9 FH
3
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC
1.8.1. Inmulirea
11x 1011x
13 1101
33+ 1011+
11 0000
1011
143 1011
10001111 = 14310
1.8.2. Imprirea
107 0101
99 0000
8 1010
0000
10100
1011
10011
1011
1000 rest
4
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC
5
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 2
ntre cele dou borne ale unei pile exist n mod Diferena de potenial, sau de tensiune
continuu o diferen ntre densitile electronilor liberi, electric, care exist ntre bornele pilei,
borna negativ posed o concentraie mai mare de poart denumirea de for
electroni care au tendina normal de a migra ctre electromotoare, deoarece este capabil
borna pozitiv deficitar n electroni. Dac un circuit de a antrena n micare electronii liberi
electric este conectat la o pil, electronii liberi ai ai circuitului.
circuitului sunt sunt respini de borna negativ i atrai
de borna pozitiv a generatorului.
electroni
1A = 6 ,24 x1018 2
sxmm
Efectele magnetice i chimice se inverseaz atunci cnd sunt inversate
conexiunile la generator, deci exist posibilitatea de alegere arbitrar a
sensului curentului electric, de la borna pozitiv spre borna negativ,
astfel zis invers fa de sensul de deplasare a electronilor.
Intensitatea curentului electric [A] reprezint Sursa de tensiune [V] furnizeaz energia
sarcina electric care parcurge conductorul de necesar meninerii curentului electric prin
seciune cunoscut. circuit.
Tipurile cele mai simple de circuite electrice sunt:
De curent continuu De curent alternativ
Tensiunea furnizat de surs este constant n Tensiunea furnizat de surs este variabil n
timp, iar curentul care parcurge circuitul este timp dup o lege de tip alternativ sinusoidal, iar
deasemeni constant. curentul care traverseaz circuitul este
deasemeni alternativ, respectiv va trece pribn
receptor n mod alternativ ntr-un sens sau altul,
cu o frecven dat de reeaua de alimentare
(50 sau 60 Hz)
I.3 Legea lui Ohm
Legea de baz a unui circuit electric, numit legea lui Ohm se bazeaz pe logica dintre
cauz i efect:
U = RI 1[V ] = 1[]x1[A]
Cauza U 1[V ]
= Efect I = 1[A] = U 1[V ]
Frnare R 1[] R = 1[] =
I 1[ A]
Se constat c efectul devine mai puternic pe msur ce cauza crete n amplitudine sau
efectul de frnare se diminueaz.
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 4
Rtotal = R1 + R2 + R3
iar 1
Rtotal =
U total = U1 + U 2 + U 3 1
+
1
+
1
Curentul electric va avea o mrime R1 R2 R3
constant prin toate rezistenele nseriate iar
U
I= [A] I total = I1 + I 2 + I 3
Rtotal
Tensiunea pe fiecare rezisten va avea o
Pe fiecare rezisten se va repartiza o parte mrime identic cu cea a tensiunii de
corespunztoare din tensiunea de alimentare alimentare la borne
la borne Fiecare ramur a circuitului va fi parcurs de
U i = IxRi [V ] un curent electric cu o intensitate
Puterea disipat pe fiecare rezisten este corespunztoare rezistenei
Pi = U i xI [W ] U U
I i = [A] I total = = I i [A]
Puterea disipat pe ntreg circuitul este Ri Rtotal i
i =1
Conductana, echivalenta electric a admitanei
ce nu creaz defazajul dintre curent i tensiune,
dat de relaia:
I
= [S ]
1
G=
U R
I.4 Reprezentarea vectorial a curentului alternativ monofazat
Tensiunea i curentul alternativ instantaneu se exprim sub forma unei funcii periodice de
tip sinusoidal:
u (t ) = U max . sin t
i( t ) = I max . sin( t + )
unde :
rad
= 2f = 314
sec
defazaj int re curent si tensiune
Funcie de tipul de receptor curentul electric poate fi fie n faz cu tensiunea (sincronism),
fie defazat nainte sau n urma tensiunii, respectiv atunci cnd corespunztor unei tensiuni
maxime curentul nu mai este cu amplitudinea cea mai mare. n cazul existenei unui defazaj ntre
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 5
tensiune i curent se poate utiliza o reprezentare grafic, numit reprezentare vectorial, a variaiei
cu unghiul a amplituidinilor celor dou mrimi, deoarece a treia mrome, frecvena, este presupus
constant (50 sau 60 Hz).
O sinusoid reprezint un semnal periodic ce conine dou alternane, una pozitiv i a
doua negativ.
Xc=I=0 XC=0
Capacitatea unui condensator
reprezint cantitatea de
electricitate ce poate fi
acumulat la o tensiune dat:
Q S
C = = 0 r [F ]
U d
Daca R = Z S = P
Puterea ce trebuie furnizat Puterea utilizat n mod real. Reprezint o component a
ansamblului de receptoare puterii aparente i decalat la
(S>P) 900 fa de puterea activ. Ea
reprezint puterea consumat
de inductane i capaciti i nu
reprezint o putere utiulizabil.
Modalitate de determinare grafic a puterilor
unde:
Z1 receptor pur ohmic
Z2 receptor pur inductiv
Z3 receptor pur capacitiv
Puterea aparent Puterea activ Puterea reactiv
n n
S = P +Q2 2
P = P1 + P2 + .... + Pn = Pi Q = Q1 + Q2 + .... + Qn = Qi
i =1 i =1
I.5 Circuite RL
Conexiune serie Conexiune paralel
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 8
Z
Pentru a mbuntii factorul de putere cos = , trebuie compensat energia inductiv cu energie
R
capacitiv.
I.7 Curentul alternativ trifazat
Receptoare trifazate conectate n stea Receptoare trifazate conectate n triunghi
[F ] = C1 + C2 + ... + Cn [F ]
echivalent considerente 1
capacitatea n stea economice. =
1 1 1
este de 3 ori mai + + .. +
mare dect n C1 C2 Cn
triunghi.
I.8 Receptoare i generatoare electrice
Un receptor reprezint un aparat care convertete energia electric pe care o recepioneaz n alt
form de energie.
Receptor pasiv Receptor activ
ntreaga energie electric recepionat este O parte din energia electric recepionat este
convertit n energie termic (de exemplu, ntr- convertit ntr-o alt form dect n energie
un conductor ohmic care verific legea lui Ohm, termic.
respectiv pentru care tensiunea la bornele de
conectare este proporional cu intensitatea
curentului care-l parcurge).
n curent continuu
Tensiunea electric Intensitatea curentului electric
Acionare motor
electric
Pentru a produce efectul termoelectric n interiorul unui conductor (Dcouvert, 1905), acesta se
nclzete prin intermediul unei surse de tensiune. Cu ajutorul unui reostat este posibil de a
regla valoarea curentului ce traverseaz conductorul.
I.2.2 Efectul Joule
Aparate de nclzire Iluminare electric prin incandecen
Degajarea cldurii este direct Lampa electric a fost inventat n 1879 de Thomas
proporional cu rezistena Edison(1847-1931). Ea a fost constituit dintr-un
conductorului, fapt ce impune n aceste filament din fibr de bambus carbonizat protejat ntr-
aparate s fie utilizate conductori cu un nveli din sticl vidat pentru evitarea aprinderii,
rezisten mult mai mare dect a temperatura filamentului fiind sub 17000C, iluminarea
conductorilor de conectare realizai din fiind de culoare galben i redus n intensitate.
alam, pentru ca degajarea cldurii s 1906 1913 1935
fie localizat n aparat (fier de clcat, Se introduce Se introduce Se introduce
radiator...) i s fie neglijabil n filamentul din n bec azotul n bec
conductorii de legtur pe durata trecerii tungsten sau argonul kryptonul ce
curentului electric. n mod curent, aliajul (tmax=34100C), pentru a evita permite
utilizat este NiCr, constituit din Ni, Cr, ce permite topirea i creterea
puin Fe i Mn, care are o rezistivitate de temperaturi de evaporarea temperaturii
aproximativ 60 ori mai mare dect al Cu- 25000C metalului la 30000C.
lui.Firul conductor, fasonat n mod Lampa cu halogeni (de exemplul iodul) permite
obinuit sub form de spiral pentru a obinerea unei iluminri albe i intense. Halogenul se
limita lungimea, poate fi introdus n combin cu vaporii de tungsten i obligat s se depun
tuburi de Cu i izolate cu pulbere de pe peretele nveliului care nu mai este din sticlci din
magnezit. cuartz.
I.2.3 Legea lui Joule
ntr-un conductor ohmic, parcurs de un curent electric, toat energia recepionat este convertit n
energie termic.
Energia electric transformat n cldur prin efect Puterea consumat n receptorul ohmic prin
Joule efect Joule
Welectric = Q joule = U AB It Pelectric = Pjoule RI 2 [W ]
Welectric = Q joule = RI 2 t [J ]
U AB = RI
Bilanul energetic Bilanul puterilor
Curba caracteristic a unui receptor activ, UAB=f(I) este o curb de tip linear care nu trece prin
origine, de forma:
E' forta contraelectromotoare a receptorului [V ]
U AB = E' + r' I [V ] unde r' rezistenta int erna a receptorului []
I int ensitatea curentului electric ce trece prin receptor [A]
Un flux magnetuic reprezint densitatea fluxului magnetic stabilit ntre doi poli magnetici.
Fluxul magnetic exprim ansamblul liniilor de tor ce se stabilesc ntre cei doi poli magnetici, i se
determin prin relaia:
= BS [Wb ]
Inducia magnetic se determin din relaia:
B = f (H ) = H = O r H = 4 107 H [T ]
unde r reprezint permeabilitatea materialului raportat la cea a aerului (vidului) 0.
Un conductor parcurs de un curent electric
Cnd un conductor este parcurs de un curent electric, atunci implicit se va genera un flux
magnetic:
Precizri funcionale:
Dac valoarea curentului n secundar I2 crete atunci reactana de inducie i inductana
nfurrii primare se diminueaz, iar curentul n nfurarea primar crete;
Puterea la ieire din nfurarea secundar se raporteaz la primar;
Un transformator cu nfurarea secundar n gol se comport ca o inductan pur, fiind
parcurs de un curent foarte redus n intensitate;
Utilizarea transformatorului la frecvene diferite fa de cea a reelei poate genera un efect
capacitiv predominant n nfurri, respectiv o comportare similar cu un receptor bobinat
capacitiv.
Raportul de transformare al unui transformator este dat de relaia:
U I
m= 1 = 2
U2 I1
Circuitul magnetic poate fi conceput n dou variante constructive:
Circuit paralel cu coloan central Circuit paralel cu ntrefier
Autotransformator
Autotransformatorul funcioneaz foarte bine ca un transformator de protecie.
Transformatori de msur
Transformatori de curent Transformatori de tensiune
Constructiv este constituit dintr-un miez Este utilizat foarte rar deoarece exist alte
magnetic toroidal pe care este dispus modaliti de a reduce tensiunea ce se impune
nfurarea secundar, primarul fiind constituit msurat.
dintr-un conductor sau bar ce trece prin Una dintre bornele nfurrii secundare trebuir
interiorul torului. conectat la nulul de protecie.
Una dintre bornele nfurrii secundare Deoarece nfurarea secundar este sensibil
trebuir conectat la nulul de protecie. la cureni mari, conectarea acestui
Pornind de la faptul c ntotdeauna la un transformator se face n analul unei sigurane
transformator de curent: de protecie la supracureni.
S1 = S2
U1I1 = U 2 I 2
ceea ce arat ca la o ntrerupere a circuitului
secundar:
I2 = 0 U2
care va distruge transformatorul.
Transformatori trifazai
Constructiv se asimileaz cu trei transformatori moniofazai, respectiv va dispune de 3 coloane,
cu reluctan magnetic redus, pe care vor fi dispuse cte o nfurare primar i una
secundar.
Se disting mai multe modaliti de conectare a acestor nfurri:
Conexiunu n primar Conexiuni n secundar
Tensiuni de Cureni mari Reea secundar Reea secundar Reea secundar
faz reduse cu nul cu sarcin fr nul cu cu nul cu sarcin
Conexiune Y Conexiune dezechilibrat sarcin simetric puternic
dezechilibrat
Conexiune Y Conexiune Conexiune Zig -
Zag
Dimensionarea transformatorilor
Monofazai Trifazai
U1 I 2 N1 U f1 If2 N f1
m= = = = =
U 2 I1 N 2 Uf2 I f1 Nf2
S1 = S2 S1 = S 2 unde S1 = 3U f 1I f 1 si S 2 = 3U f 2 I f 2
Pierderile 1% U f 1I f 1 = U f 2 I f 2
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 19
cu precizarea c:
n stea n triunghi
U = 3U f U =Uf
I = If I = 3I f
Metoda de dimensionare transformator prin raportarea mrimilor din secundar la cele din primar
Pas Schema echivalent Definiii Relaii
n sarcin '
U 2 = mU 2
2
I
(R2' , X 2' ) N
= (R2 , X 2 ) 1
'
I2 = 2 N2
'
m
(
U 1 = R1 I 1 + jX g1 I 1 + jX h I 1 + I '2 )
= m Z2
Z2
( )
2
'
U 2 = R2 I 2 + jX g 2 I 2 + jX h I 1 + I 2
X g1 reac tan ta
Pentru puteri >10kVA, Xh i
fugii din
deci:
primar I1 I 2
'
X h reac tan ta
campului
principal
vazuta din
primar
n gol '
I2 = I2 = 0 U1
I1 =
(
R1 + j X g1 + X h )
U1
X h X g1 .R1 I 1 =
jX h
n '
U2 =U2 = 0 U1
scurtcircuit Uh
2
'
I 2 = I 1cc
U1
I 1cc =
(
R1 + R2 + j X g1 + X 'g 2 )
II.4 Maini electrice
Motor asincron Motor sincron
Bobinele produc fiecare n parteun flux magnetic Cnd sunt alimentate bobinele statorului vor
care au ca rezultat cumulat un cmp magnetic genera fluxuri magnetice variabile n
nvrtitor, flux ce intersecteaz conductorii intensitate i n sens, rezultnd un cmp
amplasai pe rotor inducnd un curent ce va nvrtitor a crui vitez depinde de frecvena
genera un flux magnetic indus. Se creaz un reelei i de numrul perechilor de poli,
efect dinamic ntre cele dou fluxuri care va
antrena n micare de rotaie rotorul. Deoarece n
f
conform relaiei: n = s 1
p
[ ]
conductorii rotorici nu exist o variaie a fluxului
Numr poli 1 2 3 4 5
viteza de sincronism nu poate fi atins. Pas ntre 180 90 60 33 18
Pornire Frnare poli
La pornire n n c.c. Viteza 50 25 16,5 10 5
curentul contracurent cmpului
absorbit de Prin Dup nvrtitor
stator este inversarea a deconectarea Viteza 3000 1500 1000 600 300
foarte mare, dou fire de alimentrii rotorului
fapt pentru alimentare, statorul se va Motorul sincron se rotete cu viteza
care: ceea ce alimenta cu cmpului nvrtitor, dar pentru atingerea
Se produce c.c. cu un pol acestei viteze se impune un mijloc auxiliar
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 20
Filamentul lmpii este situat n interiorul unui ambalaj de sticl, n interiorul creia este generat un
vid, aa nct prin conectarea la o surs de tensiune, filamentul se nclzete i emite electroni se
vor deplasa fr restricii spre anodul amplasat n imediata apropiere a filamentulul. Dioda permite
trecerea curentului electric numai ntr-un sens, propietate utilizat pentru redresoare.
Vidul permite trecerea electronilor de la filament la anod cu vitez mare (de exemplu, la 50 V,
15000 km/h).
Anodul diodei conectat la polul + al generatorului Anodul diodei conectat la polul - al generatorului
Dioda permite trecerea curentului electric. Dioda nu permite trecerea curentului electric.
Anodul va exercita o for de respingere a
electronilor spre filament.
Caracteristica diodei
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 23
Prin intermediul tensiunii UG aplicat ntre filament i gril, grila va respinge un numr mai mare
sau mai mic de electroni spre filament contribuind la reglarea valorii curentului IP.
Cnd sursa are o rezisten intern mare se Pila de polarizare (care nu furnizeaz nici un
va produce o acumulare de electroni pe curent), face ca tensiunea pe gril s fie
borna + , ceea ce va genera o modificare a negativ, n raport cu filamentul, n
tensiunii UG care devine anormal de negativ permanen.
Dac sursa are o rezisten intern sczut,
electronii vor fi absorbii de sursa UG cu mare
uurin va reduce din curentul IP.
Caracteristica funcional a triodei
Panta tetrodei este identic ca cea a triodei, dar rezistena intern este mult mai mare.
Tetroda cu fascicol dirijat
Grila ecran este amplasat peste grila de comand, deci asigurarea unei dirijri bine definite a
fascicolului de electroni i o concentrare a sarcinilor spaiale ntre grila ecran i anod.
III.1.4 Pentoda
Conine o gril suplimentar, numit gril de blocare, amplasat ntre grila ecran i anod i uneori
este conectat la catod. Grila de blocare suprim emisia secundar a anodului retransmind
electronii emii secundar spre anod. Electronii ce provin de la catod traverseaz grila de blocare
deoarece energia lor este net mai mare dect a electronilor secundari.
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 26
Rezistena i tensiunea la bornele unei diode variaz n funcie de curent, respectiv va crete
cu creterea curentului.
III.2.3 Dioda Zener i derivatele ei
Reprezint un dispozitiv semiconductor a crui dopaj superior dect n cazul unei diode,
avnd caracteristica funcional identic cu aceasta cnd sensul de alimentare este direct, iar cnd
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 28
este alimentat n sens invers aceasta va conduce sub un anumit prag al tensiunii numit tensiune
Zener.
III.2.6 Triac
Ansamblul unui diac cu o intrare de comand sau a dou tiristoare cuplate antiparalel,
reprezint dispozitivul electronic cu semiconductoare numit triac:
Acest dispozitiv conduce n ambele sensuri avnd a comand a impulsului pe poart comun,
dar curentul nu va mai fi pur sinusoidal. La trecerea prin zero a curentului principal triacul este
complet blocat.
Comanda continu a puterii pe sarcin rezistiv parcurs de curent comandat prin tiere de und
Valorile efective ale tensiunii i curentului prin sarcin se exprim n funcie de unghiul de
neconducie (0 :).
sin (2 ) U sin (2 )
U1 = U 1 + i I= 1 +
2 R 2
deci: I[U/R,0] cnd [0,]
Puterile S, P, Q i D i factorul de putere F se excprim la nivelul reelei n funcie de unghiul de
neconducie :
U2 sin (2 ) U 2 sin (2 ) U 2 1 cos (2 )
S= 1 + , P= 1 + , Q=
R 2 R 2 R 2
sin (2 ) sin (2 ) 1 cos (2 )
2 2
U2
D= 1 + 1 +
R 2 2 2
sin (2 )
F = 1 +
2
deci: P[U2/R,0] cnd [0,].
Factorul de putere F nu este egal cu cos , respectiv cu raportul P/S i este complet eronat s
fie denumit astfel. Puterea deformant nefiind nul, egalitatea S = P 2 + Q 2 nu se mai verific
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 32
f (1 g ) rot
Relaia care d turaia unui motor asincron este: N ' =
p min
unde: p numrul perechilor de poli;
f - frecvena;
g alunecarea.
Pentru a se obine acelai cuplu maxim la toate frecvenele tensiunea de alimentare a unui
motor asincron trifazat trebuie s fie proporional cu frecvena de alimentare, respectiv:
2
V 3p V
= cons tan t Cmax . = k = cons tan t
f 2
La tensiunea de alimentare nominal este posibil creterea frecvenei de comand, deci de a
trece peste viteza nominal dar cu un cuplu motor redus.
III.4 Filtre
Tip filtru Scheme i diagrame Comentariu
Trece Circuit R-L serie Circuit R-C serie Atenueaz curenii cu
sus frecvene reduse.
La valoarea lui fc
tensiunea de ieire
este 0,707 din
tensiunea de intrare,
respectiv cnd se
produce o atenuare de
Cnd frecvena crete, Cnd frecvena crete 3dB n raport cu
reactana de inducie XL reactana capacitiv XC semnalul de intrare.
crete, tensiunea UL i US scade, tensiunile UC scade
cresc. iar tensiunile UR i US cresc.
Frecvena de funcionare Frecvena de funcionare
R
filtrul f c = [Hz ] filtrul f c =
1
[Hz ]
2L 2RC
Trece Circuit R-L serie Circuit R-C serie Atenueaz curenii cu
jos frecvene ridicate
La valoarea lui fc
tensiunea de ieire
este 0,707 din
tensiunea de intrare,
respectiv cnd se
produce o atenuare de
3dB n raport cu
Cnd frecvena crete, Cnd frecvena crete
semnalul de intrare.
reactana de inducie XL reactana capacitiv XC
crete, tensiunea UL crete, scade, iar tensiunile UC i
n timp ce UR i US scad. US scad.
Frecvena de funcionare Frecvena de funcionare
R
filtrul f c = [Hz ] filtrul f c =
1
[Hz ]
2L 2RC
Band Frecvena la care curentul este
blocat minim se numete frecven de
Circuit rezonan.
RL-C U
paralel la f 0 I = respectiv :
R
X L = X C ; Z = R; P = S
QL = QC Q = 0; = 0
Valorile reactanelor sunt identice la
frecvena de rezonan i se
anuleaz
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 34
I1 I2 O O1 = I1 + I 2
0 0 0
0 1 1
1 0 1
1 1 1
Funcionarea unui regulator cu comportare PID este aproximat matematic prin relaia:
d (t)
U(t) = K p (t) + K i 0t (t)dt + K d
dt
unde U(t) - mrime de comand;
(t)=econs- e(t) - diferena dintre mrimea de consemn i mrimea de ieire prelevat la
un moment de timp t;
Kp - constanta de proporionalitate;
KI - constanta de integrare (KI =1/Ti);
KD - constanta de derivare (KD =1/Td);
Tip aciune Comentariu
Aciune proporional P: Prin compararea mrimii msurate cu
cea de referin se genereaz un
semnal la ieire proporional cu
abaterea nregistrat n zona numit
band de proporionalitate care este o
caracteristic de aparat ce poate fi
reglat n anumite limite.
n apropriere de consemn puterea
absorbit crete proporional cu
diferena:
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 36
E = f M
Aciunea integratoare I: Se exprim prin integrarea n timp
(secunde) a mrimii de comand.
Aceast aciune are drept scop
compensarea automat a abaterii
staionare inerent aciunii de tip
proporional i reseteaz banda de
proporionalitate n sus sau n jos
funcie de abatere.
t
Edt
0
Debit m3 l
1 = 0 ,2778
h sec .
Energie 2 ,386 x10 4 cal 4 ,186 J 1,341x10 3 CPh
1J = 1cal = 3
1Wh =
2 ,788 x10 4 Wh 1,163 x10 kWh 0 ,8598 cal
Putere 10 cal 1,36 x103 CP
1CP = 68 min 1W = cal
745,7 W 0,01433
min
Temperatur
F 32
1K = C + 278 iar 1 F = 1,8 xC + 32 1C =
1,8
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 38
Conversie n SI 1 lb = 0,454 kg
Conversie n SI 1 ft = 0,3048 m
Mangan
0,43 . 10-6 Polietilen 1016
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE 40
-1 2
Reactan capacitiv XC [] =
B B T T BC-1 B PB P XC = (2. p. f. C)
B B P P XC = UXc/IXc B B B B B B XC= UXc / Qc B B B B P P B B
X = (Xl-1 Xc-1)-1 P P P P P P
X = (Y . sin )-1 T T P P
Conexiune serie
Z = ( R2 + X2)0,5
Impedan Z [ ] = Y -1
Z = Uz/Iz Z= Uz 2 / S
P P P P P P
Conexiune paralel
P B B B B B B P P
T T P
Z = (( G2 + B2)0,5)-1 P P P P P P P P
Prin bobin
I = Uz / Z I=Q/t
I=q/n
B B
Monofazat
Trifazat
n c.c. P = U . I . cos
Puterea activ P [W] P = U . I . cos . 30,5
P = U . I = R . I2 P = Ur . Ir
P P
P = Pph1+Pph2+ Pph3
P P
B B B B
B PB P B PB P
Monofazat
Trifazat
S=U.I
n c.c. S = U . I . 30,5
Puterea aparent S [VA] S = Z . I2 = U2 / Z
P P
S=P S = P / cos
P P P P
S = P / cos
S = (P2 + Q2)0,5
S = (P2 + Q2)0,5
P P P P P P
P P P P P P
Monofazat Trifazat
n c.c.
Puterea reactiv Q [VAr] Q = U . I . sin Q = U . I . sin . 30,5
Q=0
P P
Q = Ux . I x B B B B Q = 3.Ux .Ix B B B B
I1I 2
Fora electromagnetic [N] F=
4 0 D 2
V.2 Concordan ntre formule
Electricitate Magnetism Iluminare
Potenial serie Utotal = B B NItotal = B B
Rezisten / reluctan R = U / I [] R = NI / T T T T
R = r . l / A [W] R = l / ( . A) T T
Q = Ux . Ix [VAr]
T TB B T TB B Q = U . I . sin f [VAr]
T T T Q = U . I . sin f .30,5 [VAr]
T T P TP
S = Uz . Iz [VA]
T TB B T TB B S = U . I [VA] T T T S = U . I .30,5 [VA]
T T P TP
Ra = R1 . R2 / ( R1 + R2 + R3 )
B B B B B B T T B B B B B B R1 =( Ra.Rb + Ra.Rc + Rb.Rc) / Rc
B B B B B B B B B B B B B B B B
Rb = R1 . R3 / ( R1 + R2 + R3 )
B B B B B TB T B B B B B B R2 =( Ra.Rb + Ra.Rc + Rb.Rc) / Rb
B B B B B B B B B B B B B B B B
Rc = R2 . R3 / ( R1 + R2 + R3 )
B B B B B B B B B B B B R3 =( Ra.Rb + Ra.Rc + Rb.Rc) / Ra
B B B B B B B B B B B B B B B B
REFERAT 2
TEMA 1:
Referatul va conine rezolvarea urmtoarelor aplicaii:
1. S se implementeze utiliznd memorii ROM urmtoarele funcii:
F1=(0,2,4,6,8,9,10,12,14,15)
F2=(1,3,5,7,9,11)
F3=(7,6,12,13,14)
F4=(4,5,10,12,15)
4. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Mealy:
fig.5
5. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Moore:
fig.6
5
ELECTRONICA DIGITALA PROIECT
REFERAT 2
TEMA 2:
Referatul va conine rezolvarea urmtoarelor aplicaii:
1. S se implementeze utiliznd memorii ROM urmtoarele funcii:
F1=(0,1,3,5,9,11,13,15)
F2=(1,4,6,7,8,12)
F3=(7,8,10,14)
F4=(2,5,12,13,15)
4. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Mealy:
fig.7
5. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Moore:
fig.8
6
ELECTRONICA DIGITALA PROIECT
ELECTRONIC DIGITAL
PROIECT
TEMA1: S se implementeze automatul secvenial sincron definit de urmtoarea
organigram ASM (fig.1) dup urmtoarele metode:
metoda sintezei cu pori SI-NU i registru paralel de bistabili de tip D.
metoda sintezei cu memorie ROM, MUX i registru paralel de bistabili D.
fig. 1
1
ELECTRONICA DIGITALA PROIECT
TEMA2: S se implementeze automatul secvenial sincron definit de urmtoarea
organigram ASM (fig.2) dup urmtoarele metode:
metoda sintezei cu pori SI-NU i registru paralel de bistabili de tip D.
metoda sintezei cu memorie ROM, MUX i registru paralel de bistabili D.
fig.1
Observaii:
Proiectul va conine cinci referate pe marginea temei de proiectare i soluia final
de implementare. Referatul se pred obligatoriu o dat la dou sptmni cu toate
aplicaile rezolvate n orele rezervate proiectului. La final studentul pred un exemplar al
soluiei de implementare care conine i cele cinci referate ce sunt notate cu pondere
egal n nota final la proiectul disciplinei.
2
ELECTRONICA DIGITALA PROIECT
REFERAT 1
TEMA 1:
Referatul va conine rezolvarea urmtoarelor aplicaii:
1. Efectuai urmtoarele conversii intre sistemele de numeraie:
a) 11010112=?H
b) AB3DH=?2=?10=?8
c) 432110=?2=?8=?H
2. Efectuai urmtoarele operaii:
a) 11010112+101101112=?2
b) AD59H+FE25H=?H
c) 47310x1410=?2=?H
d) 47310:1410=?2=?H
3. S se explice funcionarea logic a urmtoarei scheme:
ECC
+ 5V
R1 R2 R4
4K 1,6K 130 func tia "SI-NU"
T1 T3 + 5V
A T2
B D3 A Y= AB
Y
B
T4
D1 D2 R3
1K V0
B B
T1 E1
C
E1 C E2
E2
tranzistor "multiemitor"
fig.2
4. S se demonstreze urmtoarele relaii:
A +B+A +B = A
A + AB = A + B
A + AB = A + B
A + AB = A + B
A ( A + B) = A + AB = A
5. S se implementeze utiliznd sinteza SI-NU i apoi sinteza cu multiplexoare
urmtoarele funcii:
a) F=(0,2,4,6,8,10,12,14)
b) F=(1,3,5,7)
c) F=(7,6,12,13)
3
ELECTRONICA DIGITALA PROIECT
REFERAT 1
TEMA 2:
Referatul va conine rezolvarea urmtoarelor aplicaii:
1. Efectuai urmtoarele conversii intre sistemele de numeraie:
d) 11011112=?H
e) AC3DH=?2=?10=?8
f) 642110=?2=?8=?H
2. Efectuai urmtoarele operaii:
e) 11010112+101101112=?2
f) FD59H+AE35H=?H
g) 27310x1510=?2=?H
h) 67310:1410=?2=?H
3. S se explice funcionarea logic a urmtoarei scheme:
ECC
+ 5V
R1 R2 R4
4K D 1,6K 130
1
EN T3
A T2
T1 D2
Y
T4
R3
1K V0
A A
EN
fig.2
4. S se demonstreze urmtoarele relaii:
AB + AC + B C = AC + B C
A +B+ A +B = A
AB + BC + CA = AB + B C + C A
A B = AB + AB = B A = A B
4
TESTUL A
ELECTRONICA DIGITALA
- TEST DE AUTO EVALUARE -
P8. Circuitul basculant bistabil RS. Tabel de adevr, simbol i funcionare. 0,5p
TOTAL: 10p
NOT: Subiectul notat cu (*) este facultativ.
71
TESTUL B
ELECTRONICA DIGITALA
- TEST DE AUTO EVALUARE -
P8. Circuitul basculant bistabil JK. Tabel de adevr, simbol i funcionare. 0,5p
TOTAL: 10p
NOT: Subiectul notat cu (*) este facultativ.
72
TESTUL C
ELECTRONICA DIGITALA
- TEST DE AUTO EVALUARE -
P8. Circuitul basculant bistabil de tip T i D. Tabel de adevr, simbol i funcionare. 0,5p
TOTAL: 10p
NOT: Subiectul notat cu (*) este facultativ.
73