Sunteți pe pagina 1din 6

555

El 555 es un circuito integrado muy estable y flexible, soporta tensiones de alimentación de 5V a 18v y
puede trabajar a frecuencias de hasta casi 1MHz y es capaz de suministrar una corriente de salida de poco
mas de 10mA (suficiente para encender un LED), este integrado es ampliamente utilizado para diversas
aplicaciones tales como.

 Generadores de Pulsos Figura 1


 Temporizadores.
 Moduladores de ancho de pulso.
 Generadores de rampas lineales
 Etc.

En la figura siguiente se pueden ver los


encapsulados disponibles y para las 3
versiones que fabrica la firma National
Semiconductor en donde se pueden
apreciar los rangos de temperatura de
operación del dispositivo según su
código.
Este integrado basa su funcionamiento en la comparación de tensiones externas contra dos valores de
tensión de referencia obtenidos a partir de un divisor resistivo interno, habitualmente estos valores son 1/3
de VCC y 2/3 de VCC, aunque si se aplica una tensión en la pata 5 estos valores pueden ser alterados
desde afuera del integrado.

El siguiente diagrama sirve para entender el funcionamiento interno del Circuito integrado 555.

Figura 2

La pata 8 se coloca a VCC y alimenta todas las etapas internas del integrado, la pata 1 es GND, la pata 3
es la salida, la pata 5 habitualmente tiene conectado un capacitor cerámico de 0.1uF para eliminar el ruido
de fuente dentro del divisor resistivo interno, en la mayoría de los circuitos de aplicación la pata 4 se
coloca a VCC para anular la función de reset forzado del Flip-Flop.

Cuando la tensión de la pata 6 supera el valor de tensión presente el la pata 5, el operacional A pasa su
salida a nivel alto colocando un 1 lógico en la entrada R del Flip-Flop, esto causa que la salida Q pase a
nivel lógico 0 y por consiguiente !Q (Q negado) pase a nivel lógico 1 saturando el transistor de la pata 7.
Si en la pata 5 se coloca el capacitor de 0,1uF y no se realiza ningún otro tipo de conexión, la tensión en
la pata 5 es igual a 2/3 de VCC

Cuando la tensión en la pata 2, es menor que la mitad de la tensión presente en la pata 5 (habitualmente
1/3 de VCC), el operacional B pasa su salida a nivel alto colocando un 1 lógico en la entrada S del Flip-
Flop, esto causa que la salida Q pase a nivel lógico 1 y por consiguiente !Q (Q negado) pase a nivel
lógico 0 poniendo al corte al transistor de la pata 7.

Las funciones de las patas 2, 6 y 7, se comprenden cuando se analizan los circuitos de aplicación.
Astable con 555. (generador de pulsos)

Figura 3

Para entender el funcionamiento de este circuito de aplicación es necesario tener a la vista la figura 2, ya
que de aquí en adelante se hará referencia al diagrama interno simplificado del 555.

En el instante inicial y luego de que se estabilicen las tensiones del circuito, el capacitor C se encuentra
descargado por lo tanto la tensión en la pata 2 esta por debajo de 1/3 de VCC lo que genera que el
operacional B mantenga una salida de nivel lógico 1 la cual al estar conectada a la entrada S del Flip-Flop
causa que tensión en la pata 3 (la salida) comience siendo máximo positivo. Si el circuito es alimentado
con +5v la salida es compatible con TTL.
La salida !Q (Q negado), al ser complementaria de la salida Q (la pata 3) se mantiene en nivel lógico 0
conservando al transistor de la pata 7 al corte.

Figura 4 Como el transistor de la pata 7 se encuentra al corte el


capacitor C comienza a cargarse con una corriente que
viene desde VCC atravesando RA + RB (ver figura 3 entre
0 y T1).

Cuando la tensión en bornes del capacitor alcanza 1/3 de


VCC, el operacional B cambia de estado su salida a nivel
lógico 0, quitando el 1 de la entrada S del Flip-Flop sin que
esto afecte a las salidas Q y !Q (Ver figura 3 Instante T1).

El capacitor continúa tomando carga a través de RA + RB


(Ver figura 3 entre T1 y T2).

Cuando la tensión en bornes del capacitor C alcanza los 2/3


de VCC, el operacional A cambia de estado durante un
instante, colocando un 1 lógico en la entrada R del Flip-
Flop (instante T2), esto causa el cambio de estado de la
salida Q (pata 3) a nivel lógico 0 y la saturación del
transistor de la pata 7. Entre T2 y T3, el transistor de la pata
7 provocará la descarga del capacitor C através de RB y
anulará a RA colocándola entre VCC y GND.
El capacitor C se descargará hasta alcanzar 1/3 de VCC, en ese instante el operacional B cambiará de
estado durante un instante colocando un 1 lógico en la entrada S del Flip-Flop (instante T3), esto causa el
cambio de estado de la salida Q (pata 3) a nivel lógico 1 y el corte del transistor de la pata 7, culminando
el tiempo de descarga del capacitor. A partir de este momento el capacitor volverá a cargarse através de
RA+RB (ver figura 3 entre T3 y T4).

Cuando el capacitor C alcance los 2/3 de VCC (instante T4), volverá a ocurrir lo mismo que en el instante
T2 y cuando se descargue hasta llegar nuevamente a 1/3 de VCC (instante T5) ocurrirá lo mismo que en
el instante T3.
Monoestable con 555 (temporizador)

Figura 5

Para entender el funcionamiento de este circuito de aplicación es necesario tener a la vista la figura 2, ya
que de aquí en adelante se hará referencia al diagrama interno simplificado del 555.

El 555 siempre arranca con un 1 en la salida Q (pata 3) y por lo tanto el transistor de la pata 7 al corte,
esto causa que en el momento de aplicarle la alimentación, se dispare un periodo de temporización que no
siempre es deseado.

En el instante 0 el debido a que el transistor de la pata 7 se encuentra al corte, el capacitor C comienza a


cargarse a través de la resistencia R (ver figura 5 entre 0 y T1).

Cuando el capacitor C alcaza la tensión de 2/3 de VCC, el operacional A, cambia momentáneamente el


estado de su salida colocando un 1 es la entrada R del Flip-Flop, provocando que la salida Q (pata 3) pase
a nivel lógico 0 y causando la saturación del transistor de la pata 7, quien descargará de inmediato al
capacitor C. (Instante T1)

El pulso de temporización no se volverá a generar hasta el momento en que se oprima el pulsador


conectado a la pata 2 (ver figura 5 entre T1 y T2).

La pata 2 del circuito integrado cuenta con una resistencia de Pull-Up de 1k que asegura que dicha
entrada se encuentre a potencial de VCC. Cuando se oprime durante un pequeño instante el pulsador, la
tensión de la pata 2 es forzada a nivel de GND por este último (instante T2), la tensión de la pata 2 pasa a
ser inferior a 1/3 de VCC, el operacional B cambia su estado colocando un 1 lógico en la entrada S del
Flip-Flop generando el comienzo de un nuevo pulso de temporización. (ver figura 5 entre T2 y T3)

Cuando la tensión en bornes del capacitor C alcance los 2/3 de VCC el operacional A cambiará
momentáneamente el estado de su salida colocando un 1 lógico en la entrada R del Flip-Flop que pondrá
a cero la tensión de salida Q (pata 3) y saturará al transistor de la pata 7 quien descargará de inmediato al
capacitor C, finalizando así el pulso de temporización. (Instante T3). El circuito queda en este estado, a la
espera de que se oprima el pulsador para volver a iniciar un nuevo pulso de temporización.
Otros circuitos útiles utilizando el 555

Generador de PWM

Para diseñar un generador de PWM, se deben utilizar dos etapas con 555, la primera etapa es un astable
cuya característica debe ser que el tiempo del espacio sea muchísimo menor que el tiempo del pulso. Esto
se logra colocando un valor de RA muy superior al de RB para que el tiempo de carga del capacitor sea
mucho mas prolongado que el tiempo de descarga.

La segunda etapa tiene que ser un monoestable al cual se le conectará la salida de la primera etapa en
lugar del pulsador, con esto se logra que el pulso de temporización se dispare con cada flanco negativo
del astable.

El tiempo del pulso del monoestable, se debe calcular para que sea inferior al periodo de la señal generada
por el astable, y este debería trabajar entre 40 y 100KHz. el ancho del pulso del monoestable, debe
calcularse en función de esto.

La entrada de modulación PWM es la pata 5 del monoestable, mediante esta pata se puede cambiar el
valor de tensión en el cual el monoestable finaliza el pulso de temporización.

Monoestable con rampa lineal.

Cuando la resistencia pull-up, RA, en el circuito


monoestable es sustituida por una fuente de
corriente constante, se genera una rampa lineal.
La figura siguiente muestra una configuración
de circuito que realiza esta función. Esto le da al
555 linealidad en la respuesta, haciéndolo mas
preciso para las funciones de timer y controles
PWM.
Recuerden que la curva de carga de un capacitor
si se utiliza una fuente de corriente constante se
transforma en una recta de carga.

En la hoja de datos del 555 existen algunos circuitos de aplicación que no mencionamos tal como el
astable con duty cycle al 50% o el modulador de posición de pulso el un astable modulado mediante la
pata 5 que mantiene fijo el tiempo del espacio y varia el ancho del pulso en función de la tensión en la
pata 5 (logra un efecto parecido al PWM, pero al dejar fijo el tiempo del espacio, varía la frecuencia).
Si mediante un operacional, invertimos la señal de salida lo que obtenemos es la variación del tiempo del
espacio y un pulso que siempre dura lo mismo, si calculamos el circuito para que este pulso sea breve,
esto podría servir como pulso de excitación para un VCO.
Aplicaciones.

Una de las aplicaciones más típicas es utilizar un monoestable controlando un TRIAC mediante un
optoacoplador para temporizar una luz de pasillo

También se puede experimentar un poco…

Analicemos el circuito de PWM con rampa lineal.

Si bajamos la tensión de modulación, disminuimos el ancho de pulso de salida del monoestable y si


aumentamos la tensión en la entrada de modulación, aumentamos también el ancho del pulso. Si
modificamos un poco el circuito agregando una etapa de fuente switching en configuración BUCK
controlando el transistor de conmutación con la salida PWM, podemos manejar la tensión en la salida y si
a esto agregamos una etapa con amplificador operacional en configuración inversora que tome una
muestra de la salida, podríamos aumentar el ancho del pulso de PWM cuando detectamos que la tensión
de salida baja. Esto básicamente, sería una fuente switching en configuración BUCK. Lo mismo se podría
hacer en configuración BOOST pudiendo lograr tensiones superiores a las de alimentación.

Otra cosa que se puede hacer basándose en el PWM con rampa lineal es calcular el monoestable para que
la señal de salida tenga un duty cycle del 50% cuando no se aplica modulación y aplicar audio a la
entrada de modulación. Con esto logramos de las variaciones de PWM respondan a la señal de audio.
Luego utilizamos una etapa con operacional en configuración inversora para obtener la señal del PWM
negada y utilizando la original y la negada aplicamos estas señales por separado a dos seguidores
implementados con transistores con el objeto de amplificar corriente. Si estas señales las aplicamos a
ambos bornes de un parlante, obtenemos un amplificador de audio clase D.
Investigando en la WEB encontré estos circuitos que me parecieron muy interesantes para experimentar.

S-ar putea să vă placă și