Sunteți pe pagina 1din 6

UNIVERSIDAD NACIONAL INGENIERIA

FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

GRUPO N°1
ALUMNA : LOURDES ARENAS LAYME
CODIGO: 20150335B
PROFESOR: JIMENEZ HEREDIA ELADIO JACINTO

07 DE NOVIEMBRE DEL 2018 1


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

1. OBJETIVO:

Estudio de las caracterizticas del amplificador en base común.

Calculo de 𝑍𝑖𝑛 𝑦 𝑍𝑜𝑢𝑡 .

2. MARCO TEÓRICO:

Esta configuracion se usa en aplicacioness de alta


Transistor frecuencia porque la base separa la entrada de la
salida,minimizando las oscilaciones a altas
frecuencias. Tiene una alta ganancia de voltaje
,relativamente baja impedancia de entrada y alta
impedancia de salida en comparacion con el de
colector comun.

En la figura adjunta podemos apreciar cual es la


configuración de un transistor.

Fig .1

A continuación un metodo sencillo para poder hallar los valores en AC y DC.

Fig.2

07 DE NOVIEMBRE DEL 2018 2


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

De ese modo tambien tambien podemos hallar el valor de la impedancia de entrada y la


impedancia de salida.

Fig.3

Podemos apreciar los diversos comportamientos de una transistor ,entre ellos la BASE COMUN.

TABLA1

1. MATERIALES:
 01 transistor 2N2222 Ó 2N3904
 01 resistor de 1k Ω,0.5w
 01 resistor de 5.6k,0.5w
 01 resistor de 10k,0.5w
 01 resistor de 91k,0.5w

07 DE NOVIEMBRE DEL 2018 3


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

 01 resistor de 15k,0.5w
 01 PROTOBOARD
 01 multimetro FLUKE
 01 osciloscopio TEKTRONICKS-COLOR.
 03 puntas de prueba
 02 condensadores electroliticos de 10µF,16V
 01 condensadores electroliticos de 100µF,16V

PROCEDIMIENTO
1.

Q1
R1 C1 2N2222 C3

1k
100uF 100uF
R5
5.6k

R4

V1
VSINE 91k
R2 C2 R3 R6
1k 100uF 15k 10k
V2

12V

Fig.4 Esquema de la experiencia

2.Tension en vc, ve base y vb

VC VE VB VL DESCONECTANDO
RL
6.51v 0.99V 1.64V 0 6.51V

Señal de entrada:

07 DE NOVIEMBRE DEL 2018 4


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Tension de salida : con RL Sin RL

C3

100uF
+3.35 R5
Volts 5.6k

R6 +0.26
Volts
10k

Relacion de fase entre 𝑉𝑖𝑛 𝑦 𝑉𝐿

FIG.5

TABLA 3 de valores cuando la frecuencia cambia

𝑽𝒊𝒏 (𝑽𝒑𝒊𝒄𝒐 ) 10 10 10 10 10 10 10 10 10 10 10 10
𝒇(𝑯𝒁 ) 100 500 1K 2K 5K 10K 15K 20K 25K 30K 35K 50K
𝑽𝑳 (𝑽𝒑𝒊𝒄𝒐 ) 5.625 3.75 3.35 3.25 1 1 1 1 1 1 1 1

07 DE NOVIEMBRE DEL 2018 5


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

BIBLIOGRAFIA

 https://ocw.ehu.eus/pluginfile.php/2728/mod_resource/content/1/electro_gen/teoria/te
ma-5-teoria.pdf
 https://scuolaelettrica.it/escuelaelectrica/elettronica/transi7.php
 https://www.google.com.pe/search?q=base+comun&tbm=isch&tbo=u&source=univ&sa=
X&ved=2ahUKEwjTquGavsPeAhUD61MKHSVJDx0QsAR6BAgAEAE&b
 https://es.slideshare.net/OthonielHernandezOvando/33-configuracin-en-base-comn

07 DE NOVIEMBRE DEL 2018 6

S-ar putea să vă placă și