Sunteți pe pagina 1din 17

U N I V E R S I DA D N AC I O N A L M AYO R D E S A N M A R C O S

FAC U LTA D D E I N G E N I E R Í A E L E C T R Ó N I C A Y E L É C T R I C A

P U E R TA S L Ó G I C A S Y
ÁLGEBRA DE BOOLE
L AB OR AT OR I O D E C IRC U I T O S D I G ITA L E S

LABORATORIO N°2
A L U M N O : C C O R I C O T R A D O, J O S É F.
CÓDIGO: 16190177
PROFESOR: RUBÉN ALARCÓN M.
PUERTAS LÓGICAS Y ÁLGEBRA DE BOOLE

I N F OR M E

Del libro Texto de referencia (descargar el capítulo correspondiente) se pide:

 Para cada pregunta que se resuelva, escribir el enunciado resumido (en español) y
poner claramente lo que se pide resolver (considerar principalmente el circuito lógico).

 Resuelva teóricamente los problemas indicados, mostrar en detalle sus respuestas.

 Hacer el esquemático y hacer a simulación DSCH de forma adecuada para verificar


respuestas.

P R E G U N TA A

1. Sección 3 – 3: A B C OUT

Pregunta 3.1: Dibujar la forma de onda de la salida de la puerta Or 0 0 0 0

0 0 1 1

0 1 0 1

0 1 1 1

1 0 0 1

1 0 1 1

1 1 0 1

1 1 1 1
Por ser compuerta OR, se cumple que cuando A, B, C sean 0, la
salida será 0. Todos los demás resultados serán 1.

2
2. Sección 3 – 4:

Pregunta 3.8: Repetir el ejercicio 3.1 intercambiando la puerta Or por una AND.

A B C X

0 0 0 0

0 0 1 0

0 1 0 0

0 1 1 0

1 0 0 0

1 0 1 0

1 1 0 0

1 1 1 1

3
3. Sección 3 – 5 al 3 – 7:

Pregunta 3.13: Determine la tabla de verdad encontrando el nivel lógico para cada salida
de puerta para los 16 posibles valores
A B C D OUT

0 0 0 0 1

0 0 0 1 1

0 0 1 0 0

0 0 1 1 0

0 1 0 0 0

0 1 0 1 0

0 1 1 0 0

0 1 1 1 0

1 0 0 0 1

1 0 0 1 1

1 0 1 0 0

1 0 1 1 0

1 1 0 0 1

1 1 0 1 0

1 1 1 0 0

1 1 1 1 0

4
4. Sección 3 – 9:

Pregunta 3.17

a) Aplique las formas de onda de la figura 3.44 a una compuerta NOR y dibuje su
salida.

b) Repetir con C siempre en cero.

c) Repetir con c siempre en alto.

5
A B C OUT

0 0 0 1

0 0 1 0

0 1 0 0

0 1 1 0

Tabla NOR 3 entradas 1 0 0 0

1 0 1 0

1 1 0 0

1 1 1 0

5. Sección 3 – 11 al 3 – 12:

Pregunta 3.27: Use el teorema de Morgan para simplificar la expresión para la salida de la
figura 3.45

𝑓(𝐴, 𝐵, 𝐶) = (𝐴̅̅̅̅̅̅̅̅
+ 𝐵). (𝐵 ̅̅̅̅̅̅̅̅
+𝑪 ̅)
̅ ̅ ̅
= (𝐴. 𝐵). (𝐵. 𝐶)
= 𝐴̅. 𝐵̅. 𝐵̅. 𝐶
𝑓(𝐴, 𝐵, 𝐶) = 𝐴̅. 𝐵̅. C

6. Sección 3 – 13 al 3 – 14:

Pregunta 3.39: Obtener la tabla de verdad de la figura 3.47

6
A B C D E OUT A B C D E OUT

0 0 0 0 0 1 1 0 0 0 0 1

0 0 0 0 1 1 1 0 0 0 1 1

0 0 0 1 0 1 1 0 0 1 0 1

0 0 0 1 1 1 1 0 0 1 1 1

0 0 1 0 0 1 1 0 1 0 0 1

0 0 1 0 1 1 1 0 1 0 1 1

0 0 1 1 0 0 1 0 1 1 0 0

0 0 1 1 1 1 1 0 1 1 1 1

0 1 0 0 0 1 1 1 0 0 0 1

0 1 0 0 1 1 1 1 0 0 1 1

0 1 0 1 0 1 1 1 0 1 0 1

0 1 0 1 1 1 1 1 0 1 1 1

0 1 1 0 0 1 1 1 1 0 0 1

0 1 1 0 1 1 1 1 1 0 1 1

0 1 1 1 0 1 1 1 1 1 0 0

0 1 1 1 1 1 1 1 1 1 1 1

P R E G U N TA B

3.38. Determine las condiciones necesarias para que la salida de la figura 3.47 este activada.

7
𝑓(𝐴, 𝐵, 𝐶, 𝐷, 𝐸) = ̅̅̅̅̅̅̅̅
(𝐴̅. 𝐵) + ̅̅̅̅̅̅̅̅ ̅ + 𝐸̅
(𝐵̅. 𝐶̅ ) + 𝐷

= (𝐴̅. 𝐵) + (𝐵̅. 𝐶̅ ) + 𝐷
̅+𝐸

Estará activo cuando: (𝐴̅. 𝐵) = 1 o (𝐵̅. 𝐶̅ ) = 1 o 𝐷


̅ =1 o 𝐸 = 1.

P R E G U N TA C

1. Resumen de la hoja de datos técnicos de los CI: 74LS00, 74LS08, 74LS32. Buscar en
internet el “data sheet”. Explicar el significado de los principales parámetros.

Alimentación: 5V ± 0,25V, este voltaje debe estar muy filtrado, mejor usar una fuente
regulada. Además del filtrado normal de la alimentación, un condensador de 0,1μF de tipo
cerámico debe ser conectado a través del suministro cerca del CI para eliminar los 'picos'
generados por interruptores, dicho condensador se necesita por cada 4 CIs. Las entradas
que 'flotan' en nivel alto y están desconectadas del circuito pueden captar ruido eléctrico.
En un circuito permanente es conveniente conectar cualquier entrada no utilizada a + Vcc
para garantizar una buena inmunidad al ruido.

Las salidas pueden drenar hasta 16mA (suficiente para encender un LED), pero
pueden solo alimentar sobre los 2mA. Para hacer pasar grandes corrientes se puede
conectar un transistor.

Fan-out: una salida puede manejar hasta 10 entradas 74LS, pero muchas más
entradas 74HCT.

Tiempo de propagación de la puerta: alrededor de 10ns para que una señal pase a
través de una puerta.

Frecuencia: hasta alrededor de 35MHz (bajo condiciones correctas).

Consumo de potencia (propio del CI) es de unos pocos mW.

8
74LS00

SYMBOL PARÁMETROS Min Max Units

VCC Supply Voltage 4.75 5.25 V

VIC High Level Input Voltage 2 V

VIL Low Level Input Voltage 0.8 V

IOH High Level Input Current -0.4 mA

IOL Low Level Input Current 8 mA

TA Free Air Operating Temperature 0 70 °C

9
74LS08

SYMBOL PARÁMETROS Min Max Units

VCC Supply Voltage 4.75 5.25 V

VIC High Level Input Voltage 2 V

VIL Low Level Input Voltage 0.8 V

IOH High Level Input Current -0.4 mA

IOL Low Level Input Current 8 mA

TA Free Air Operating Temperature 0 70 °C

10
74LS32

SYMBOL PARÁMETROS Min Max Units

VCC Supply Voltage 4.75 5.25 V

VIC High Level Input Voltage 2 V

VIL Low Level Input Voltage 0.8 V

IOH High Level Input Current -0.4 mA

IOL Low Level Input Current 8 mA

TA Free Air Operating Temperature 0 70 °C

2. Simular el equivalente lógico de cada CI y definirlo como símbolo. Incluir el pin de Vcc y
GND con la misma distribución de pines del “data sheet”.

11
12
3. Mostrar el conexionado y simular el circuito pedido usando el símbolo del 74LS08 y el
74LS32. El conexionado debe ser tal como se haría en un protoboard real.

4. Mostrar el conexionado y simular el circuito pedido usando solamente el símbolo del


74LS00. El conexionado debe ser tal como se haría en un protoboard real.

P R E G U N TA D

1. Implementación en protoboard y simulación. Determinar el ancho del pulso detector de


flanco. En el circuito mostrado se tiene un diseño básico para un detector de flancos de
subida y de bajada. Se pide:

13
a. Implementar en protoboard con CIs TTL comerciales, y verificar su
funcionamiento en el osciloscopio.

Calculo del ancho de impulso: 0.17ns

14
b. Realizar la simulación en
el DSCH, configurando los retardos apropiados para los CIs de la pregunta C.

Calculo de ancho de impulso:

0.17ns

15
P R E G U N TA E

1. Simulación en el DSCH. Diseñar la función X dada, en lógica CMOS estática. Usar el


menor número de transistores.

𝑥 = ̅̅̅̅̅̅̅̅̅̅̅̅̅
𝑎. 𝑏 + 𝑐. 𝑑

16
Tabla de verdad

a b c d ab cd ̅̅̅̅
𝒂𝒃 ̅̅̅̅
𝒄𝒅 ̅̅̅̅̅̅̅̅̅̅̅
𝒂𝒃 + 𝒄𝒅
0 0 0 0 0 0 1 1 1
0 0 0 1 0 0 1 1 1
0 0 1 0 0 0 1 1 1
0 0 1 1 0 1 1 0 0
0 1 0 0 0 0 1 1 1
0 1 0 1 0 0 1 1 1
0 1 1 0 0 0 1 1 1
0 1 1 1 0 1 1 0 0
1 0 0 0 0 0 1 1 1
1 0 0 1 0 0 1 1 1
1 0 1 0 0 0 1 1 1
1 0 1 1 0 1 1 0 0
1 1 0 0 1 0 0 1 0
1 1 0 1 1 0 0 1 0
1 1 1 0 1 0 0 1 0
1 1 1 1 1 1 0 0 0

17

S-ar putea să vă placă și